1d1613f2aSRomán Cárdenas Rodríguez /*
2d1613f2aSRomán Cárdenas Rodríguez * STM32 RCC (only reset and enable registers are implemented)
3d1613f2aSRomán Cárdenas Rodríguez *
4d1613f2aSRomán Cárdenas Rodríguez * Copyright (c) 2024 Román Cárdenas <rcardenas.rod@gmail.com>
5d1613f2aSRomán Cárdenas Rodríguez *
6d1613f2aSRomán Cárdenas Rodríguez * Permission is hereby granted, free of charge, to any person obtaining a copy
7d1613f2aSRomán Cárdenas Rodríguez * of this software and associated documentation files (the "Software"), to deal
8d1613f2aSRomán Cárdenas Rodríguez * in the Software without restriction, including without limitation the rights
9d1613f2aSRomán Cárdenas Rodríguez * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
10d1613f2aSRomán Cárdenas Rodríguez * copies of the Software, and to permit persons to whom the Software is
11d1613f2aSRomán Cárdenas Rodríguez * furnished to do so, subject to the following conditions:
12d1613f2aSRomán Cárdenas Rodríguez *
13d1613f2aSRomán Cárdenas Rodríguez * The above copyright notice and this permission notice shall be included in
14d1613f2aSRomán Cárdenas Rodríguez * all copies or substantial portions of the Software.
15d1613f2aSRomán Cárdenas Rodríguez *
16d1613f2aSRomán Cárdenas Rodríguez * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17d1613f2aSRomán Cárdenas Rodríguez * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18d1613f2aSRomán Cárdenas Rodríguez * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
19d1613f2aSRomán Cárdenas Rodríguez * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
20d1613f2aSRomán Cárdenas Rodríguez * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
21d1613f2aSRomán Cárdenas Rodríguez * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
22d1613f2aSRomán Cárdenas Rodríguez * THE SOFTWARE.
23d1613f2aSRomán Cárdenas Rodríguez */
24d1613f2aSRomán Cárdenas Rodríguez
25d1613f2aSRomán Cárdenas Rodríguez #include "qemu/osdep.h"
26d1613f2aSRomán Cárdenas Rodríguez #include "qemu/log.h"
27d1613f2aSRomán Cárdenas Rodríguez #include "trace.h"
28d1613f2aSRomán Cárdenas Rodríguez #include "hw/irq.h"
29d1613f2aSRomán Cárdenas Rodríguez #include "migration/vmstate.h"
30d1613f2aSRomán Cárdenas Rodríguez #include "hw/misc/stm32_rcc.h"
31d1613f2aSRomán Cárdenas Rodríguez
stm32_rcc_reset(DeviceState * dev)32d1613f2aSRomán Cárdenas Rodríguez static void stm32_rcc_reset(DeviceState *dev)
33d1613f2aSRomán Cárdenas Rodríguez {
34d1613f2aSRomán Cárdenas Rodríguez STM32RccState *s = STM32_RCC(dev);
35d1613f2aSRomán Cárdenas Rodríguez
36d1613f2aSRomán Cárdenas Rodríguez for (int i = 0; i < STM32_RCC_NREGS; i++) {
37d1613f2aSRomán Cárdenas Rodríguez s->regs[i] = 0;
38d1613f2aSRomán Cárdenas Rodríguez }
39d1613f2aSRomán Cárdenas Rodríguez }
40d1613f2aSRomán Cárdenas Rodríguez
stm32_rcc_read(void * opaque,hwaddr addr,unsigned int size)41d1613f2aSRomán Cárdenas Rodríguez static uint64_t stm32_rcc_read(void *opaque, hwaddr addr, unsigned int size)
42d1613f2aSRomán Cárdenas Rodríguez {
43d1613f2aSRomán Cárdenas Rodríguez STM32RccState *s = STM32_RCC(opaque);
44d1613f2aSRomán Cárdenas Rodríguez
45d1613f2aSRomán Cárdenas Rodríguez uint32_t value = 0;
46d1613f2aSRomán Cárdenas Rodríguez if (addr > STM32_RCC_DCKCFGR2) {
47d1613f2aSRomán Cárdenas Rodríguez qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad offset 0x%"HWADDR_PRIx"\n",
48d1613f2aSRomán Cárdenas Rodríguez __func__, addr);
49d1613f2aSRomán Cárdenas Rodríguez } else {
50d1613f2aSRomán Cárdenas Rodríguez value = s->regs[addr >> 2];
51d1613f2aSRomán Cárdenas Rodríguez }
52d1613f2aSRomán Cárdenas Rodríguez trace_stm32_rcc_read(addr, value);
53d1613f2aSRomán Cárdenas Rodríguez return value;
54d1613f2aSRomán Cárdenas Rodríguez }
55d1613f2aSRomán Cárdenas Rodríguez
stm32_rcc_write(void * opaque,hwaddr addr,uint64_t val64,unsigned int size)56d1613f2aSRomán Cárdenas Rodríguez static void stm32_rcc_write(void *opaque, hwaddr addr,
57d1613f2aSRomán Cárdenas Rodríguez uint64_t val64, unsigned int size)
58d1613f2aSRomán Cárdenas Rodríguez {
59d1613f2aSRomán Cárdenas Rodríguez STM32RccState *s = STM32_RCC(opaque);
60d1613f2aSRomán Cárdenas Rodríguez uint32_t value = val64;
61d1613f2aSRomán Cárdenas Rodríguez uint32_t prev_value, new_value, irq_offset;
62d1613f2aSRomán Cárdenas Rodríguez
63d1613f2aSRomán Cárdenas Rodríguez trace_stm32_rcc_write(value, addr);
64d1613f2aSRomán Cárdenas Rodríguez
65d1613f2aSRomán Cárdenas Rodríguez if (addr > STM32_RCC_DCKCFGR2) {
66d1613f2aSRomán Cárdenas Rodríguez qemu_log_mask(LOG_GUEST_ERROR, "%s: Bad offset 0x%"HWADDR_PRIx"\n",
67d1613f2aSRomán Cárdenas Rodríguez __func__, addr);
68d1613f2aSRomán Cárdenas Rodríguez return;
69d1613f2aSRomán Cárdenas Rodríguez }
70d1613f2aSRomán Cárdenas Rodríguez
71d1613f2aSRomán Cárdenas Rodríguez switch (addr) {
72d1613f2aSRomán Cárdenas Rodríguez case STM32_RCC_AHB1_RSTR...STM32_RCC_APB2_RSTR:
73d1613f2aSRomán Cárdenas Rodríguez prev_value = s->regs[addr / 4];
74d1613f2aSRomán Cárdenas Rodríguez s->regs[addr / 4] = value;
75d1613f2aSRomán Cárdenas Rodríguez
76d1613f2aSRomán Cárdenas Rodríguez irq_offset = ((addr - STM32_RCC_AHB1_RSTR) / 4) * 32;
77d1613f2aSRomán Cárdenas Rodríguez for (int i = 0; i < 32; i++) {
78d1613f2aSRomán Cárdenas Rodríguez new_value = extract32(value, i, 1);
79d1613f2aSRomán Cárdenas Rodríguez if (extract32(prev_value, i, 1) && !new_value) {
80d1613f2aSRomán Cárdenas Rodríguez trace_stm32_rcc_pulse_reset(irq_offset + i, new_value);
81d1613f2aSRomán Cárdenas Rodríguez qemu_set_irq(s->reset_irq[irq_offset + i], new_value);
82d1613f2aSRomán Cárdenas Rodríguez }
83d1613f2aSRomán Cárdenas Rodríguez }
84d1613f2aSRomán Cárdenas Rodríguez return;
85d1613f2aSRomán Cárdenas Rodríguez case STM32_RCC_AHB1_ENR...STM32_RCC_APB2_ENR:
86d1613f2aSRomán Cárdenas Rodríguez prev_value = s->regs[addr / 4];
87d1613f2aSRomán Cárdenas Rodríguez s->regs[addr / 4] = value;
88d1613f2aSRomán Cárdenas Rodríguez
89d1613f2aSRomán Cárdenas Rodríguez irq_offset = ((addr - STM32_RCC_AHB1_ENR) / 4) * 32;
90d1613f2aSRomán Cárdenas Rodríguez for (int i = 0; i < 32; i++) {
91d1613f2aSRomán Cárdenas Rodríguez new_value = extract32(value, i, 1);
92d1613f2aSRomán Cárdenas Rodríguez if (!extract32(prev_value, i, 1) && new_value) {
93d1613f2aSRomán Cárdenas Rodríguez trace_stm32_rcc_pulse_enable(irq_offset + i, new_value);
94d1613f2aSRomán Cárdenas Rodríguez qemu_set_irq(s->enable_irq[irq_offset + i], new_value);
95d1613f2aSRomán Cárdenas Rodríguez }
96d1613f2aSRomán Cárdenas Rodríguez }
97d1613f2aSRomán Cárdenas Rodríguez return;
98d1613f2aSRomán Cárdenas Rodríguez default:
99d1613f2aSRomán Cárdenas Rodríguez qemu_log_mask(
100d1613f2aSRomán Cárdenas Rodríguez LOG_UNIMP,
101d1613f2aSRomán Cárdenas Rodríguez "%s: The RCC peripheral only supports enable and reset in QEMU\n",
102d1613f2aSRomán Cárdenas Rodríguez __func__
103d1613f2aSRomán Cárdenas Rodríguez );
104d1613f2aSRomán Cárdenas Rodríguez s->regs[addr >> 2] = value;
105d1613f2aSRomán Cárdenas Rodríguez }
106d1613f2aSRomán Cárdenas Rodríguez }
107d1613f2aSRomán Cárdenas Rodríguez
108d1613f2aSRomán Cárdenas Rodríguez static const MemoryRegionOps stm32_rcc_ops = {
109d1613f2aSRomán Cárdenas Rodríguez .read = stm32_rcc_read,
110d1613f2aSRomán Cárdenas Rodríguez .write = stm32_rcc_write,
111d1613f2aSRomán Cárdenas Rodríguez .endianness = DEVICE_NATIVE_ENDIAN,
112d1613f2aSRomán Cárdenas Rodríguez };
113d1613f2aSRomán Cárdenas Rodríguez
stm32_rcc_init(Object * obj)114d1613f2aSRomán Cárdenas Rodríguez static void stm32_rcc_init(Object *obj)
115d1613f2aSRomán Cárdenas Rodríguez {
116d1613f2aSRomán Cárdenas Rodríguez STM32RccState *s = STM32_RCC(obj);
117d1613f2aSRomán Cárdenas Rodríguez
118d1613f2aSRomán Cárdenas Rodríguez memory_region_init_io(&s->mmio, obj, &stm32_rcc_ops, s,
119d1613f2aSRomán Cárdenas Rodríguez TYPE_STM32_RCC, STM32_RCC_PERIPHERAL_SIZE);
120d1613f2aSRomán Cárdenas Rodríguez sysbus_init_mmio(SYS_BUS_DEVICE(obj), &s->mmio);
121d1613f2aSRomán Cárdenas Rodríguez
122d1613f2aSRomán Cárdenas Rodríguez qdev_init_gpio_out(DEVICE(obj), s->reset_irq, STM32_RCC_NIRQS);
123d1613f2aSRomán Cárdenas Rodríguez qdev_init_gpio_out(DEVICE(obj), s->enable_irq, STM32_RCC_NIRQS);
124d1613f2aSRomán Cárdenas Rodríguez
125d1613f2aSRomán Cárdenas Rodríguez for (int i = 0; i < STM32_RCC_NIRQS; i++) {
126d1613f2aSRomán Cárdenas Rodríguez sysbus_init_irq(SYS_BUS_DEVICE(obj), &s->reset_irq[i]);
127d1613f2aSRomán Cárdenas Rodríguez sysbus_init_irq(SYS_BUS_DEVICE(obj), &s->enable_irq[i]);
128d1613f2aSRomán Cárdenas Rodríguez }
129d1613f2aSRomán Cárdenas Rodríguez }
130d1613f2aSRomán Cárdenas Rodríguez
131d1613f2aSRomán Cárdenas Rodríguez static const VMStateDescription vmstate_stm32_rcc = {
132d1613f2aSRomán Cárdenas Rodríguez .name = TYPE_STM32_RCC,
133d1613f2aSRomán Cárdenas Rodríguez .version_id = 1,
134d1613f2aSRomán Cárdenas Rodríguez .minimum_version_id = 1,
135d1613f2aSRomán Cárdenas Rodríguez .fields = (const VMStateField[]) {
136d1613f2aSRomán Cárdenas Rodríguez VMSTATE_UINT32_ARRAY(regs, STM32RccState, STM32_RCC_NREGS),
137d1613f2aSRomán Cárdenas Rodríguez VMSTATE_END_OF_LIST()
138d1613f2aSRomán Cárdenas Rodríguez }
139d1613f2aSRomán Cárdenas Rodríguez };
140d1613f2aSRomán Cárdenas Rodríguez
stm32_rcc_class_init(ObjectClass * klass,const void * data)141*12d1a768SPhilippe Mathieu-Daudé static void stm32_rcc_class_init(ObjectClass *klass, const void *data)
142d1613f2aSRomán Cárdenas Rodríguez {
143d1613f2aSRomán Cárdenas Rodríguez DeviceClass *dc = DEVICE_CLASS(klass);
144d1613f2aSRomán Cárdenas Rodríguez
145d1613f2aSRomán Cárdenas Rodríguez dc->vmsd = &vmstate_stm32_rcc;
146d1613f2aSRomán Cárdenas Rodríguez device_class_set_legacy_reset(dc, stm32_rcc_reset);
147d1613f2aSRomán Cárdenas Rodríguez }
148d1613f2aSRomán Cárdenas Rodríguez
149d1613f2aSRomán Cárdenas Rodríguez static const TypeInfo stm32_rcc_info = {
150d1613f2aSRomán Cárdenas Rodríguez .name = TYPE_STM32_RCC,
151d1613f2aSRomán Cárdenas Rodríguez .parent = TYPE_SYS_BUS_DEVICE,
152d1613f2aSRomán Cárdenas Rodríguez .instance_size = sizeof(STM32RccState),
153d1613f2aSRomán Cárdenas Rodríguez .instance_init = stm32_rcc_init,
154d1613f2aSRomán Cárdenas Rodríguez .class_init = stm32_rcc_class_init,
155d1613f2aSRomán Cárdenas Rodríguez };
156d1613f2aSRomán Cárdenas Rodríguez
stm32_rcc_register_types(void)157d1613f2aSRomán Cárdenas Rodríguez static void stm32_rcc_register_types(void)
158d1613f2aSRomán Cárdenas Rodríguez {
159d1613f2aSRomán Cárdenas Rodríguez type_register_static(&stm32_rcc_info);
160d1613f2aSRomán Cárdenas Rodríguez }
161d1613f2aSRomán Cárdenas Rodríguez
162d1613f2aSRomán Cárdenas Rodríguez type_init(stm32_rcc_register_types)
163