xref: /qemu/hw/misc/macio/pmu.c (revision 0c2adc175398c37cc40b0164849aada9ad9c56c4)
1d811d61fSMark Cave-Ayland /*
2d811d61fSMark Cave-Ayland  * QEMU PowerMac PMU device support
3d811d61fSMark Cave-Ayland  *
4d811d61fSMark Cave-Ayland  * Copyright (c) 2016 Benjamin Herrenschmidt, IBM Corp.
5d811d61fSMark Cave-Ayland  * Copyright (c) 2018 Mark Cave-Ayland
6d811d61fSMark Cave-Ayland  *
7d811d61fSMark Cave-Ayland  * Based on the CUDA device by:
8d811d61fSMark Cave-Ayland  *
9d811d61fSMark Cave-Ayland  * Copyright (c) 2004-2007 Fabrice Bellard
10d811d61fSMark Cave-Ayland  * Copyright (c) 2007 Jocelyn Mayer
11d811d61fSMark Cave-Ayland  *
12d811d61fSMark Cave-Ayland  * Permission is hereby granted, free of charge, to any person obtaining a copy
13d811d61fSMark Cave-Ayland  * of this software and associated documentation files (the "Software"), to deal
14d811d61fSMark Cave-Ayland  * in the Software without restriction, including without limitation the rights
15d811d61fSMark Cave-Ayland  * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
16d811d61fSMark Cave-Ayland  * copies of the Software, and to permit persons to whom the Software is
17d811d61fSMark Cave-Ayland  * furnished to do so, subject to the following conditions:
18d811d61fSMark Cave-Ayland  *
19d811d61fSMark Cave-Ayland  * The above copyright notice and this permission notice shall be included in
20d811d61fSMark Cave-Ayland  * all copies or substantial portions of the Software.
21d811d61fSMark Cave-Ayland  *
22d811d61fSMark Cave-Ayland  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
23d811d61fSMark Cave-Ayland  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
24d811d61fSMark Cave-Ayland  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
25d811d61fSMark Cave-Ayland  * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
26d811d61fSMark Cave-Ayland  * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
27d811d61fSMark Cave-Ayland  * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
28d811d61fSMark Cave-Ayland  * THE SOFTWARE.
29d811d61fSMark Cave-Ayland  */
30d811d61fSMark Cave-Ayland 
31d811d61fSMark Cave-Ayland #include "qemu/osdep.h"
32d811d61fSMark Cave-Ayland #include "hw/hw.h"
33d811d61fSMark Cave-Ayland #include "hw/ppc/mac.h"
34d811d61fSMark Cave-Ayland #include "hw/input/adb.h"
35d811d61fSMark Cave-Ayland #include "hw/misc/mos6522.h"
36d811d61fSMark Cave-Ayland #include "hw/misc/macio/gpio.h"
37d811d61fSMark Cave-Ayland #include "hw/misc/macio/pmu.h"
38d811d61fSMark Cave-Ayland #include "qemu/timer.h"
39d811d61fSMark Cave-Ayland #include "sysemu/sysemu.h"
40d811d61fSMark Cave-Ayland #include "qemu/cutils.h"
41d811d61fSMark Cave-Ayland #include "qemu/log.h"
42d811d61fSMark Cave-Ayland #include "trace.h"
43d811d61fSMark Cave-Ayland 
44d811d61fSMark Cave-Ayland 
45d811d61fSMark Cave-Ayland /* Bits in B data register: all active low */
46d811d61fSMark Cave-Ayland #define TACK    0x08    /* Transfer request (input) */
47d811d61fSMark Cave-Ayland #define TREQ    0x10    /* Transfer acknowledge (output) */
48d811d61fSMark Cave-Ayland 
49d811d61fSMark Cave-Ayland /* PMU returns time_t's offset from Jan 1, 1904, not 1970 */
50d811d61fSMark Cave-Ayland #define RTC_OFFSET                      2082844800
51d811d61fSMark Cave-Ayland 
52d811d61fSMark Cave-Ayland #define VIA_TIMER_FREQ (4700000 / 6)
53d811d61fSMark Cave-Ayland 
54d811d61fSMark Cave-Ayland static void via_update_irq(PMUState *s)
55d811d61fSMark Cave-Ayland {
56d811d61fSMark Cave-Ayland     MOS6522PMUState *mps = MOS6522_PMU(&s->mos6522_pmu);
57d811d61fSMark Cave-Ayland     MOS6522State *ms = MOS6522(mps);
58d811d61fSMark Cave-Ayland 
59d811d61fSMark Cave-Ayland     bool new_state = !!(ms->ifr & ms->ier & (SR_INT | T1_INT | T2_INT));
60d811d61fSMark Cave-Ayland 
61d811d61fSMark Cave-Ayland     if (new_state != s->via_irq_state) {
62d811d61fSMark Cave-Ayland         s->via_irq_state = new_state;
63d811d61fSMark Cave-Ayland         qemu_set_irq(s->via_irq, new_state);
64d811d61fSMark Cave-Ayland     }
65d811d61fSMark Cave-Ayland }
66d811d61fSMark Cave-Ayland 
67d811d61fSMark Cave-Ayland static void via_set_sr_int(void *opaque)
68d811d61fSMark Cave-Ayland {
69d811d61fSMark Cave-Ayland     PMUState *s = opaque;
70d811d61fSMark Cave-Ayland     MOS6522PMUState *mps = MOS6522_PMU(&s->mos6522_pmu);
71d811d61fSMark Cave-Ayland     MOS6522State *ms = MOS6522(mps);
72d811d61fSMark Cave-Ayland     MOS6522DeviceClass *mdc = MOS6522_DEVICE_GET_CLASS(ms);
73d811d61fSMark Cave-Ayland 
74d811d61fSMark Cave-Ayland     mdc->set_sr_int(ms);
75d811d61fSMark Cave-Ayland }
76d811d61fSMark Cave-Ayland 
77d811d61fSMark Cave-Ayland static void pmu_update_extirq(PMUState *s)
78d811d61fSMark Cave-Ayland {
79d811d61fSMark Cave-Ayland     if ((s->intbits & s->intmask) != 0) {
80d811d61fSMark Cave-Ayland         macio_set_gpio(s->gpio, 1, false);
81d811d61fSMark Cave-Ayland     } else {
82d811d61fSMark Cave-Ayland         macio_set_gpio(s->gpio, 1, true);
83d811d61fSMark Cave-Ayland     }
84d811d61fSMark Cave-Ayland }
85d811d61fSMark Cave-Ayland 
86d811d61fSMark Cave-Ayland static void pmu_adb_poll(void *opaque)
87d811d61fSMark Cave-Ayland {
88d811d61fSMark Cave-Ayland     PMUState *s = opaque;
89d811d61fSMark Cave-Ayland     int olen;
90d811d61fSMark Cave-Ayland 
91d811d61fSMark Cave-Ayland     if (!(s->intbits & PMU_INT_ADB)) {
92d811d61fSMark Cave-Ayland         olen = adb_poll(&s->adb_bus, s->adb_reply, s->adb_poll_mask);
93d811d61fSMark Cave-Ayland         trace_pmu_adb_poll(olen);
94d811d61fSMark Cave-Ayland 
95d811d61fSMark Cave-Ayland         if (olen > 0) {
96d811d61fSMark Cave-Ayland             s->adb_reply_size = olen;
97d811d61fSMark Cave-Ayland             s->intbits |= PMU_INT_ADB | PMU_INT_ADB_AUTO;
98d811d61fSMark Cave-Ayland             pmu_update_extirq(s);
99d811d61fSMark Cave-Ayland         }
100d811d61fSMark Cave-Ayland     }
101d811d61fSMark Cave-Ayland 
102d811d61fSMark Cave-Ayland     timer_mod(s->adb_poll_timer,
103d811d61fSMark Cave-Ayland               qemu_clock_get_ms(QEMU_CLOCK_VIRTUAL) + 30);
104d811d61fSMark Cave-Ayland }
105d811d61fSMark Cave-Ayland 
106d811d61fSMark Cave-Ayland static void pmu_one_sec_timer(void *opaque)
107d811d61fSMark Cave-Ayland {
108d811d61fSMark Cave-Ayland     PMUState *s = opaque;
109d811d61fSMark Cave-Ayland 
110d811d61fSMark Cave-Ayland     trace_pmu_one_sec_timer();
111d811d61fSMark Cave-Ayland 
112d811d61fSMark Cave-Ayland     s->intbits |= PMU_INT_TICK;
113d811d61fSMark Cave-Ayland     pmu_update_extirq(s);
114d811d61fSMark Cave-Ayland     s->one_sec_target += 1000;
115d811d61fSMark Cave-Ayland 
116d811d61fSMark Cave-Ayland     timer_mod(s->one_sec_timer, s->one_sec_target);
117d811d61fSMark Cave-Ayland }
118d811d61fSMark Cave-Ayland 
119d811d61fSMark Cave-Ayland static void pmu_cmd_int_ack(PMUState *s,
120d811d61fSMark Cave-Ayland                             const uint8_t *in_data, uint8_t in_len,
121d811d61fSMark Cave-Ayland                             uint8_t *out_data, uint8_t *out_len)
122d811d61fSMark Cave-Ayland {
123d811d61fSMark Cave-Ayland     if (in_len != 0) {
124d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
125d811d61fSMark Cave-Ayland                       "PMU: INT_ACK command, invalid len: %d want: 0\n",
126d811d61fSMark Cave-Ayland                       in_len);
127d811d61fSMark Cave-Ayland         return;
128d811d61fSMark Cave-Ayland     }
129d811d61fSMark Cave-Ayland 
130d811d61fSMark Cave-Ayland     /* Make appropriate reply packet */
131d811d61fSMark Cave-Ayland     if (s->intbits & PMU_INT_ADB) {
132d811d61fSMark Cave-Ayland         if (!s->adb_reply_size) {
133d811d61fSMark Cave-Ayland             qemu_log_mask(LOG_GUEST_ERROR,
134d811d61fSMark Cave-Ayland                           "Odd, PMU_INT_ADB set with no reply in buffer\n");
135d811d61fSMark Cave-Ayland         }
136d811d61fSMark Cave-Ayland 
137d811d61fSMark Cave-Ayland         memcpy(out_data + 1, s->adb_reply, s->adb_reply_size);
138d811d61fSMark Cave-Ayland         out_data[0] = s->intbits & (PMU_INT_ADB | PMU_INT_ADB_AUTO);
139d811d61fSMark Cave-Ayland         *out_len = s->adb_reply_size + 1;
140d811d61fSMark Cave-Ayland         s->intbits &= ~(PMU_INT_ADB | PMU_INT_ADB_AUTO);
141d811d61fSMark Cave-Ayland         s->adb_reply_size = 0;
142d811d61fSMark Cave-Ayland     } else {
143d811d61fSMark Cave-Ayland         out_data[0] = s->intbits;
144d811d61fSMark Cave-Ayland         s->intbits = 0;
145d811d61fSMark Cave-Ayland         *out_len = 1;
146d811d61fSMark Cave-Ayland     }
147d811d61fSMark Cave-Ayland 
148d811d61fSMark Cave-Ayland     pmu_update_extirq(s);
149d811d61fSMark Cave-Ayland }
150d811d61fSMark Cave-Ayland 
151d811d61fSMark Cave-Ayland static void pmu_cmd_set_int_mask(PMUState *s,
152d811d61fSMark Cave-Ayland                                  const uint8_t *in_data, uint8_t in_len,
153d811d61fSMark Cave-Ayland                                  uint8_t *out_data, uint8_t *out_len)
154d811d61fSMark Cave-Ayland {
155d811d61fSMark Cave-Ayland     if (in_len != 1) {
156d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
157d811d61fSMark Cave-Ayland                       "PMU: SET_INT_MASK command, invalid len: %d want: 1\n",
158d811d61fSMark Cave-Ayland                       in_len);
159d811d61fSMark Cave-Ayland         return;
160d811d61fSMark Cave-Ayland     }
161d811d61fSMark Cave-Ayland 
162d811d61fSMark Cave-Ayland     trace_pmu_cmd_set_int_mask(s->intmask);
163d811d61fSMark Cave-Ayland     s->intmask = in_data[0];
164d811d61fSMark Cave-Ayland 
165d811d61fSMark Cave-Ayland     pmu_update_extirq(s);
166d811d61fSMark Cave-Ayland }
167d811d61fSMark Cave-Ayland 
168d811d61fSMark Cave-Ayland static void pmu_cmd_set_adb_autopoll(PMUState *s, uint16_t mask)
169d811d61fSMark Cave-Ayland {
170d811d61fSMark Cave-Ayland     trace_pmu_cmd_set_adb_autopoll(mask);
171d811d61fSMark Cave-Ayland 
172d811d61fSMark Cave-Ayland     if (s->autopoll_mask == mask) {
173d811d61fSMark Cave-Ayland         return;
174d811d61fSMark Cave-Ayland     }
175d811d61fSMark Cave-Ayland 
176d811d61fSMark Cave-Ayland     s->autopoll_mask = mask;
177d811d61fSMark Cave-Ayland     if (mask) {
178d811d61fSMark Cave-Ayland         timer_mod(s->adb_poll_timer,
179d811d61fSMark Cave-Ayland                   qemu_clock_get_ms(QEMU_CLOCK_VIRTUAL) + 30);
180d811d61fSMark Cave-Ayland     } else {
181d811d61fSMark Cave-Ayland         timer_del(s->adb_poll_timer);
182d811d61fSMark Cave-Ayland     }
183d811d61fSMark Cave-Ayland }
184d811d61fSMark Cave-Ayland 
185d811d61fSMark Cave-Ayland static void pmu_cmd_adb(PMUState *s,
186d811d61fSMark Cave-Ayland                         const uint8_t *in_data, uint8_t in_len,
187d811d61fSMark Cave-Ayland                         uint8_t *out_data, uint8_t *out_len)
188d811d61fSMark Cave-Ayland {
189d811d61fSMark Cave-Ayland     int len, adblen;
190d811d61fSMark Cave-Ayland     uint8_t adb_cmd[255];
191d811d61fSMark Cave-Ayland 
192d811d61fSMark Cave-Ayland     if (in_len < 2) {
193d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
194d811d61fSMark Cave-Ayland                       "PMU: ADB PACKET, invalid len: %d want at least 2\n",
195d811d61fSMark Cave-Ayland                       in_len);
196d811d61fSMark Cave-Ayland         return;
197d811d61fSMark Cave-Ayland     }
198d811d61fSMark Cave-Ayland 
199d811d61fSMark Cave-Ayland     *out_len = 0;
200d811d61fSMark Cave-Ayland 
201d811d61fSMark Cave-Ayland     if (!s->has_adb) {
202d811d61fSMark Cave-Ayland         trace_pmu_cmd_adb_nobus();
203d811d61fSMark Cave-Ayland         return;
204d811d61fSMark Cave-Ayland     }
205d811d61fSMark Cave-Ayland 
206d811d61fSMark Cave-Ayland     /* Set autopoll is a special form of the command */
207d811d61fSMark Cave-Ayland     if (in_data[0] == 0 && in_data[1] == 0x86) {
208d811d61fSMark Cave-Ayland         uint16_t mask = in_data[2];
209d811d61fSMark Cave-Ayland         mask = (mask << 8) | in_data[3];
210d811d61fSMark Cave-Ayland         if (in_len != 4) {
211d811d61fSMark Cave-Ayland             qemu_log_mask(LOG_GUEST_ERROR,
212d811d61fSMark Cave-Ayland                           "PMU: ADB Autopoll requires 4 bytes, got %d\n",
213d811d61fSMark Cave-Ayland                           in_len);
214d811d61fSMark Cave-Ayland             return;
215d811d61fSMark Cave-Ayland         }
216d811d61fSMark Cave-Ayland 
217d811d61fSMark Cave-Ayland         pmu_cmd_set_adb_autopoll(s, mask);
218d811d61fSMark Cave-Ayland         return;
219d811d61fSMark Cave-Ayland     }
220d811d61fSMark Cave-Ayland 
221d811d61fSMark Cave-Ayland     trace_pmu_cmd_adb_request(in_len, in_data[0], in_data[1], in_data[2],
222d811d61fSMark Cave-Ayland                               in_data[3], in_data[4]);
223d811d61fSMark Cave-Ayland 
224d811d61fSMark Cave-Ayland     *out_len = 0;
225d811d61fSMark Cave-Ayland 
226d811d61fSMark Cave-Ayland     /* Check ADB len */
227d811d61fSMark Cave-Ayland     adblen = in_data[2];
228d811d61fSMark Cave-Ayland     if (adblen > (in_len - 3)) {
229d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
230d811d61fSMark Cave-Ayland                       "PMU: ADB len is %d > %d (in_len -3)...erroring\n",
231d811d61fSMark Cave-Ayland                       adblen, in_len - 3);
232d811d61fSMark Cave-Ayland         len = -1;
233d811d61fSMark Cave-Ayland     } else if (adblen > 252) {
234d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR, "PMU: ADB command too big!\n");
235d811d61fSMark Cave-Ayland         len = -1;
236d811d61fSMark Cave-Ayland     } else {
237d811d61fSMark Cave-Ayland         /* Format command */
238d811d61fSMark Cave-Ayland         adb_cmd[0] = in_data[0];
239d811d61fSMark Cave-Ayland         memcpy(&adb_cmd[1], &in_data[3], in_len - 3);
240d811d61fSMark Cave-Ayland         len = adb_request(&s->adb_bus, s->adb_reply + 2, adb_cmd, in_len - 2);
241d811d61fSMark Cave-Ayland 
242d811d61fSMark Cave-Ayland         trace_pmu_cmd_adb_reply(len);
243d811d61fSMark Cave-Ayland     }
244d811d61fSMark Cave-Ayland 
245d811d61fSMark Cave-Ayland     if (len > 0) {
246d811d61fSMark Cave-Ayland         /* XXX Check this */
247d811d61fSMark Cave-Ayland         s->adb_reply_size = len + 2;
248d811d61fSMark Cave-Ayland         s->adb_reply[0] = 0x01;
249d811d61fSMark Cave-Ayland         s->adb_reply[1] = len;
250d811d61fSMark Cave-Ayland     } else {
251d811d61fSMark Cave-Ayland         /* XXX Check this */
252d811d61fSMark Cave-Ayland         s->adb_reply_size = 1;
253d811d61fSMark Cave-Ayland         s->adb_reply[0] = 0x00;
254d811d61fSMark Cave-Ayland     }
255d811d61fSMark Cave-Ayland 
256d811d61fSMark Cave-Ayland     s->intbits |= PMU_INT_ADB;
257d811d61fSMark Cave-Ayland     pmu_update_extirq(s);
258d811d61fSMark Cave-Ayland }
259d811d61fSMark Cave-Ayland 
260d811d61fSMark Cave-Ayland static void pmu_cmd_adb_poll_off(PMUState *s,
261d811d61fSMark Cave-Ayland                                  const uint8_t *in_data, uint8_t in_len,
262d811d61fSMark Cave-Ayland                                  uint8_t *out_data, uint8_t *out_len)
263d811d61fSMark Cave-Ayland {
264d811d61fSMark Cave-Ayland     if (in_len != 0) {
265d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
266d811d61fSMark Cave-Ayland                       "PMU: ADB POLL OFF command, invalid len: %d want: 0\n",
267d811d61fSMark Cave-Ayland                       in_len);
268d811d61fSMark Cave-Ayland         return;
269d811d61fSMark Cave-Ayland     }
270d811d61fSMark Cave-Ayland 
271d811d61fSMark Cave-Ayland     if (s->has_adb && s->autopoll_mask) {
272d811d61fSMark Cave-Ayland         timer_del(s->adb_poll_timer);
273d811d61fSMark Cave-Ayland         s->autopoll_mask = false;
274d811d61fSMark Cave-Ayland     }
275d811d61fSMark Cave-Ayland }
276d811d61fSMark Cave-Ayland 
277d811d61fSMark Cave-Ayland static void pmu_cmd_shutdown(PMUState *s,
278d811d61fSMark Cave-Ayland                              const uint8_t *in_data, uint8_t in_len,
279d811d61fSMark Cave-Ayland                              uint8_t *out_data, uint8_t *out_len)
280d811d61fSMark Cave-Ayland {
281d811d61fSMark Cave-Ayland     if (in_len != 4) {
282d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
283d811d61fSMark Cave-Ayland                       "PMU: SHUTDOWN command, invalid len: %d want: 4\n",
284d811d61fSMark Cave-Ayland                       in_len);
285d811d61fSMark Cave-Ayland         return;
286d811d61fSMark Cave-Ayland     }
287d811d61fSMark Cave-Ayland 
288d811d61fSMark Cave-Ayland     *out_len = 1;
289d811d61fSMark Cave-Ayland     out_data[0] = 0;
290d811d61fSMark Cave-Ayland 
291d811d61fSMark Cave-Ayland     if (in_data[0] != 'M' || in_data[1] != 'A' || in_data[2] != 'T' ||
292d811d61fSMark Cave-Ayland         in_data[3] != 'T') {
293d811d61fSMark Cave-Ayland 
294d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
295d811d61fSMark Cave-Ayland                       "PMU: SHUTDOWN command, Bad MATT signature\n");
296d811d61fSMark Cave-Ayland         return;
297d811d61fSMark Cave-Ayland     }
298d811d61fSMark Cave-Ayland 
299d811d61fSMark Cave-Ayland     qemu_system_shutdown_request(SHUTDOWN_CAUSE_GUEST_SHUTDOWN);
300d811d61fSMark Cave-Ayland }
301d811d61fSMark Cave-Ayland 
302d811d61fSMark Cave-Ayland static void pmu_cmd_reset(PMUState *s,
303d811d61fSMark Cave-Ayland                           const uint8_t *in_data, uint8_t in_len,
304d811d61fSMark Cave-Ayland                           uint8_t *out_data, uint8_t *out_len)
305d811d61fSMark Cave-Ayland {
306d811d61fSMark Cave-Ayland     if (in_len != 0) {
307d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
308d811d61fSMark Cave-Ayland                       "PMU: RESET command, invalid len: %d want: 0\n",
309d811d61fSMark Cave-Ayland                       in_len);
310d811d61fSMark Cave-Ayland         return;
311d811d61fSMark Cave-Ayland     }
312d811d61fSMark Cave-Ayland 
313d811d61fSMark Cave-Ayland     qemu_system_reset_request(SHUTDOWN_CAUSE_GUEST_RESET);
314d811d61fSMark Cave-Ayland }
315d811d61fSMark Cave-Ayland 
316d811d61fSMark Cave-Ayland static void pmu_cmd_get_rtc(PMUState *s,
317d811d61fSMark Cave-Ayland                             const uint8_t *in_data, uint8_t in_len,
318d811d61fSMark Cave-Ayland                             uint8_t *out_data, uint8_t *out_len)
319d811d61fSMark Cave-Ayland {
320d811d61fSMark Cave-Ayland     uint32_t ti;
321d811d61fSMark Cave-Ayland 
322d811d61fSMark Cave-Ayland     if (in_len != 0) {
323d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
324d811d61fSMark Cave-Ayland                       "PMU: GET_RTC command, invalid len: %d want: 0\n",
325d811d61fSMark Cave-Ayland                       in_len);
326d811d61fSMark Cave-Ayland         return;
327d811d61fSMark Cave-Ayland     }
328d811d61fSMark Cave-Ayland 
329d811d61fSMark Cave-Ayland     ti = s->tick_offset + (qemu_clock_get_ns(QEMU_CLOCK_VIRTUAL)
330d811d61fSMark Cave-Ayland                            / NANOSECONDS_PER_SECOND);
331d811d61fSMark Cave-Ayland     out_data[0] = ti >> 24;
332d811d61fSMark Cave-Ayland     out_data[1] = ti >> 16;
333d811d61fSMark Cave-Ayland     out_data[2] = ti >> 8;
334d811d61fSMark Cave-Ayland     out_data[3] = ti;
335d811d61fSMark Cave-Ayland     *out_len = 4;
336d811d61fSMark Cave-Ayland }
337d811d61fSMark Cave-Ayland 
338d811d61fSMark Cave-Ayland static void pmu_cmd_set_rtc(PMUState *s,
339d811d61fSMark Cave-Ayland                             const uint8_t *in_data, uint8_t in_len,
340d811d61fSMark Cave-Ayland                             uint8_t *out_data, uint8_t *out_len)
341d811d61fSMark Cave-Ayland {
342d811d61fSMark Cave-Ayland     uint32_t ti;
343d811d61fSMark Cave-Ayland 
344d811d61fSMark Cave-Ayland     if (in_len != 4) {
345d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
346d811d61fSMark Cave-Ayland                       "PMU: SET_RTC command, invalid len: %d want: 4\n",
347d811d61fSMark Cave-Ayland                       in_len);
348d811d61fSMark Cave-Ayland         return;
349d811d61fSMark Cave-Ayland     }
350d811d61fSMark Cave-Ayland 
351d811d61fSMark Cave-Ayland     ti = (((uint32_t)in_data[0]) << 24) + (((uint32_t)in_data[1]) << 16)
352d811d61fSMark Cave-Ayland          + (((uint32_t)in_data[2]) << 8) + in_data[3];
353d811d61fSMark Cave-Ayland 
354d811d61fSMark Cave-Ayland     s->tick_offset = ti - (qemu_clock_get_ns(QEMU_CLOCK_VIRTUAL)
355d811d61fSMark Cave-Ayland                            / NANOSECONDS_PER_SECOND);
356d811d61fSMark Cave-Ayland }
357d811d61fSMark Cave-Ayland 
358d811d61fSMark Cave-Ayland static void pmu_cmd_system_ready(PMUState *s,
359d811d61fSMark Cave-Ayland                                  const uint8_t *in_data, uint8_t in_len,
360d811d61fSMark Cave-Ayland                                  uint8_t *out_data, uint8_t *out_len)
361d811d61fSMark Cave-Ayland {
362d811d61fSMark Cave-Ayland     /* Do nothing */
363d811d61fSMark Cave-Ayland }
364d811d61fSMark Cave-Ayland 
365d811d61fSMark Cave-Ayland static void pmu_cmd_get_version(PMUState *s,
366d811d61fSMark Cave-Ayland                                 const uint8_t *in_data, uint8_t in_len,
367d811d61fSMark Cave-Ayland                                 uint8_t *out_data, uint8_t *out_len)
368d811d61fSMark Cave-Ayland {
369d811d61fSMark Cave-Ayland     *out_len = 1;
370d811d61fSMark Cave-Ayland     *out_data = 1; /* ??? Check what Apple does */
371d811d61fSMark Cave-Ayland }
372d811d61fSMark Cave-Ayland 
373d811d61fSMark Cave-Ayland static void pmu_cmd_power_events(PMUState *s,
374d811d61fSMark Cave-Ayland                                  const uint8_t *in_data, uint8_t in_len,
375d811d61fSMark Cave-Ayland                                  uint8_t *out_data, uint8_t *out_len)
376d811d61fSMark Cave-Ayland {
377d811d61fSMark Cave-Ayland     if (in_len < 1) {
378d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
379d811d61fSMark Cave-Ayland                       "PMU: POWER EVENTS command, invalid len %d, want at least 1\n",
380d811d61fSMark Cave-Ayland                       in_len);
381d811d61fSMark Cave-Ayland         return;
382d811d61fSMark Cave-Ayland     }
383d811d61fSMark Cave-Ayland 
384d811d61fSMark Cave-Ayland     switch (in_data[0]) {
385d811d61fSMark Cave-Ayland     /* Dummies for now */
386d811d61fSMark Cave-Ayland     case PMU_PWR_GET_POWERUP_EVENTS:
387d811d61fSMark Cave-Ayland         *out_len = 2;
388d811d61fSMark Cave-Ayland         out_data[0] = 0;
389d811d61fSMark Cave-Ayland         out_data[1] = 0;
390d811d61fSMark Cave-Ayland         break;
391d811d61fSMark Cave-Ayland     case PMU_PWR_SET_POWERUP_EVENTS:
392d811d61fSMark Cave-Ayland     case PMU_PWR_CLR_POWERUP_EVENTS:
393d811d61fSMark Cave-Ayland         break;
394d811d61fSMark Cave-Ayland     case PMU_PWR_GET_WAKEUP_EVENTS:
395d811d61fSMark Cave-Ayland         *out_len = 2;
396d811d61fSMark Cave-Ayland         out_data[0] = 0;
397d811d61fSMark Cave-Ayland         out_data[1] = 0;
398d811d61fSMark Cave-Ayland         break;
399d811d61fSMark Cave-Ayland     case PMU_PWR_SET_WAKEUP_EVENTS:
400d811d61fSMark Cave-Ayland     case PMU_PWR_CLR_WAKEUP_EVENTS:
401d811d61fSMark Cave-Ayland         break;
402d811d61fSMark Cave-Ayland     default:
403d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
404d811d61fSMark Cave-Ayland                       "PMU: POWER EVENTS unknown subcommand 0x%02x\n",
405d811d61fSMark Cave-Ayland                       in_data[0]);
406d811d61fSMark Cave-Ayland     }
407d811d61fSMark Cave-Ayland }
408d811d61fSMark Cave-Ayland 
409d811d61fSMark Cave-Ayland static void pmu_cmd_get_cover(PMUState *s,
410d811d61fSMark Cave-Ayland                               const uint8_t *in_data, uint8_t in_len,
411d811d61fSMark Cave-Ayland                               uint8_t *out_data, uint8_t *out_len)
412d811d61fSMark Cave-Ayland {
413d811d61fSMark Cave-Ayland     /* Not 100% sure here, will have to check what a real Mac
414d811d61fSMark Cave-Ayland      * returns other than byte 0 bit 0 is LID closed on laptops
415d811d61fSMark Cave-Ayland      */
416d811d61fSMark Cave-Ayland     *out_len = 1;
417d811d61fSMark Cave-Ayland     *out_data = 0x00;
418d811d61fSMark Cave-Ayland }
419d811d61fSMark Cave-Ayland 
420d811d61fSMark Cave-Ayland static void pmu_cmd_download_status(PMUState *s,
421d811d61fSMark Cave-Ayland                                     const uint8_t *in_data, uint8_t in_len,
422d811d61fSMark Cave-Ayland                                     uint8_t *out_data, uint8_t *out_len)
423d811d61fSMark Cave-Ayland {
424d811d61fSMark Cave-Ayland     /* This has to do with PMU firmware updates as far as I can tell.
425d811d61fSMark Cave-Ayland      *
426d811d61fSMark Cave-Ayland      * We return 0x62 which is what OpenPMU expects
427d811d61fSMark Cave-Ayland      */
428d811d61fSMark Cave-Ayland     *out_len = 1;
429d811d61fSMark Cave-Ayland     *out_data = 0x62;
430d811d61fSMark Cave-Ayland }
431d811d61fSMark Cave-Ayland 
432d811d61fSMark Cave-Ayland static void pmu_cmd_read_pmu_ram(PMUState *s,
433d811d61fSMark Cave-Ayland                                  const uint8_t *in_data, uint8_t in_len,
434d811d61fSMark Cave-Ayland                                  uint8_t *out_data, uint8_t *out_len)
435d811d61fSMark Cave-Ayland {
436d811d61fSMark Cave-Ayland     if (in_len < 3) {
437d811d61fSMark Cave-Ayland         qemu_log_mask(LOG_GUEST_ERROR,
438d811d61fSMark Cave-Ayland                       "PMU: READ_PMU_RAM command, invalid len %d, expected 3\n",
439d811d61fSMark Cave-Ayland                       in_len);
440d811d61fSMark Cave-Ayland         return;
441d811d61fSMark Cave-Ayland     }
442d811d61fSMark Cave-Ayland 
443d811d61fSMark Cave-Ayland     qemu_log_mask(LOG_GUEST_ERROR,
444d811d61fSMark Cave-Ayland                   "PMU: Unsupported READ_PMU_RAM, args: %02x %02x %02x\n",
445d811d61fSMark Cave-Ayland                   in_data[0], in_data[1], in_data[2]);
446d811d61fSMark Cave-Ayland 
447d811d61fSMark Cave-Ayland     *out_len = 0;
448d811d61fSMark Cave-Ayland }
449d811d61fSMark Cave-Ayland 
450d811d61fSMark Cave-Ayland /* description of commands */
451d811d61fSMark Cave-Ayland typedef struct PMUCmdHandler {
452d811d61fSMark Cave-Ayland     uint8_t command;
453d811d61fSMark Cave-Ayland     const char *name;
454d811d61fSMark Cave-Ayland     void (*handler)(PMUState *s,
455d811d61fSMark Cave-Ayland                     const uint8_t *in_args, uint8_t in_len,
456d811d61fSMark Cave-Ayland                     uint8_t *out_args, uint8_t *out_len);
457d811d61fSMark Cave-Ayland } PMUCmdHandler;
458d811d61fSMark Cave-Ayland 
459d811d61fSMark Cave-Ayland static const PMUCmdHandler PMUCmdHandlers[] = {
460d811d61fSMark Cave-Ayland     { PMU_INT_ACK, "INT ACK", pmu_cmd_int_ack },
461d811d61fSMark Cave-Ayland     { PMU_SET_INTR_MASK, "SET INT MASK", pmu_cmd_set_int_mask },
462d811d61fSMark Cave-Ayland     { PMU_ADB_CMD, "ADB COMMAND", pmu_cmd_adb },
463d811d61fSMark Cave-Ayland     { PMU_ADB_POLL_OFF, "ADB POLL OFF", pmu_cmd_adb_poll_off },
464d811d61fSMark Cave-Ayland     { PMU_RESET, "REBOOT", pmu_cmd_reset },
465d811d61fSMark Cave-Ayland     { PMU_SHUTDOWN, "SHUTDOWN", pmu_cmd_shutdown },
466d811d61fSMark Cave-Ayland     { PMU_READ_RTC, "GET RTC", pmu_cmd_get_rtc },
467d811d61fSMark Cave-Ayland     { PMU_SET_RTC, "SET RTC", pmu_cmd_set_rtc },
468d811d61fSMark Cave-Ayland     { PMU_SYSTEM_READY, "SYSTEM READY", pmu_cmd_system_ready },
469d811d61fSMark Cave-Ayland     { PMU_GET_VERSION, "GET VERSION", pmu_cmd_get_version },
470d811d61fSMark Cave-Ayland     { PMU_POWER_EVENTS, "POWER EVENTS", pmu_cmd_power_events },
471d811d61fSMark Cave-Ayland     { PMU_GET_COVER, "GET_COVER", pmu_cmd_get_cover },
472d811d61fSMark Cave-Ayland     { PMU_DOWNLOAD_STATUS, "DOWNLOAD STATUS", pmu_cmd_download_status },
473d811d61fSMark Cave-Ayland     { PMU_READ_PMU_RAM, "READ PMGR RAM", pmu_cmd_read_pmu_ram },
474d811d61fSMark Cave-Ayland };
475d811d61fSMark Cave-Ayland 
476d811d61fSMark Cave-Ayland static void pmu_dispatch_cmd(PMUState *s)
477d811d61fSMark Cave-Ayland {
478d811d61fSMark Cave-Ayland     unsigned int i;
479d811d61fSMark Cave-Ayland 
480d811d61fSMark Cave-Ayland     /* No response by default */
481d811d61fSMark Cave-Ayland     s->cmd_rsp_sz = 0;
482d811d61fSMark Cave-Ayland 
483d811d61fSMark Cave-Ayland     for (i = 0; i < ARRAY_SIZE(PMUCmdHandlers); i++) {
484d811d61fSMark Cave-Ayland         const PMUCmdHandler *desc = &PMUCmdHandlers[i];
485d811d61fSMark Cave-Ayland 
486d811d61fSMark Cave-Ayland         if (desc->command != s->cmd) {
487d811d61fSMark Cave-Ayland             continue;
488d811d61fSMark Cave-Ayland         }
489d811d61fSMark Cave-Ayland 
490d811d61fSMark Cave-Ayland         trace_pmu_dispatch_cmd(desc->name);
491d811d61fSMark Cave-Ayland         desc->handler(s, s->cmd_buf, s->cmd_buf_pos,
492d811d61fSMark Cave-Ayland                       s->cmd_rsp, &s->cmd_rsp_sz);
493d811d61fSMark Cave-Ayland 
494d811d61fSMark Cave-Ayland         if (s->rsplen != -1 && s->rsplen != s->cmd_rsp_sz) {
495d811d61fSMark Cave-Ayland             trace_pmu_debug_protocol_string("QEMU internal cmd resp mismatch!");
496d811d61fSMark Cave-Ayland         } else {
497d811d61fSMark Cave-Ayland             trace_pmu_debug_protocol_resp_size(s->cmd_rsp_sz);
498d811d61fSMark Cave-Ayland         }
499d811d61fSMark Cave-Ayland 
500d811d61fSMark Cave-Ayland         return;
501d811d61fSMark Cave-Ayland     }
502d811d61fSMark Cave-Ayland 
503d811d61fSMark Cave-Ayland     trace_pmu_dispatch_unknown_cmd(s->cmd);
504d811d61fSMark Cave-Ayland 
505d811d61fSMark Cave-Ayland     /* Manufacture fake response with 0's */
506d811d61fSMark Cave-Ayland     if (s->rsplen == -1) {
507d811d61fSMark Cave-Ayland         s->cmd_rsp_sz = 0;
508d811d61fSMark Cave-Ayland     } else {
509d811d61fSMark Cave-Ayland         s->cmd_rsp_sz = s->rsplen;
510d811d61fSMark Cave-Ayland         memset(s->cmd_rsp, 0, s->rsplen);
511d811d61fSMark Cave-Ayland     }
512d811d61fSMark Cave-Ayland }
513d811d61fSMark Cave-Ayland 
514d811d61fSMark Cave-Ayland static void pmu_update(PMUState *s)
515d811d61fSMark Cave-Ayland {
516d811d61fSMark Cave-Ayland     MOS6522PMUState *mps = &s->mos6522_pmu;
517d811d61fSMark Cave-Ayland     MOS6522State *ms = MOS6522(mps);
518d811d61fSMark Cave-Ayland 
519d811d61fSMark Cave-Ayland     /* Only react to changes in reg B */
520d811d61fSMark Cave-Ayland     if (ms->b == s->last_b) {
521d811d61fSMark Cave-Ayland         return;
522d811d61fSMark Cave-Ayland     }
523d811d61fSMark Cave-Ayland     s->last_b = ms->b;
524d811d61fSMark Cave-Ayland 
525d811d61fSMark Cave-Ayland     /* Check the TREQ / TACK state */
526d811d61fSMark Cave-Ayland     switch (ms->b & (TREQ | TACK)) {
527d811d61fSMark Cave-Ayland     case TREQ:
528d811d61fSMark Cave-Ayland         /* This is an ack release, handle it and bail out */
529d811d61fSMark Cave-Ayland         ms->b |= TACK;
530d811d61fSMark Cave-Ayland         s->last_b = ms->b;
531d811d61fSMark Cave-Ayland 
532d811d61fSMark Cave-Ayland         trace_pmu_debug_protocol_string("handshake: TREQ high, setting TACK");
533d811d61fSMark Cave-Ayland         return;
534d811d61fSMark Cave-Ayland     case TACK:
535d811d61fSMark Cave-Ayland         /* This is a valid request, handle below */
536d811d61fSMark Cave-Ayland         break;
537d811d61fSMark Cave-Ayland     case TREQ | TACK:
538d811d61fSMark Cave-Ayland         /* This is an idle state */
539d811d61fSMark Cave-Ayland         return;
540d811d61fSMark Cave-Ayland     default:
541d811d61fSMark Cave-Ayland         /* Invalid state, log and ignore */
542d811d61fSMark Cave-Ayland         trace_pmu_debug_protocol_error(ms->b);
543d811d61fSMark Cave-Ayland         return;
544d811d61fSMark Cave-Ayland     }
545d811d61fSMark Cave-Ayland 
546d811d61fSMark Cave-Ayland     /* If we wanted to handle commands asynchronously, this is where
547d811d61fSMark Cave-Ayland      * we would delay the clearing of TACK until we are ready to send
548d811d61fSMark Cave-Ayland      * the response
549d811d61fSMark Cave-Ayland      */
550d811d61fSMark Cave-Ayland 
551d811d61fSMark Cave-Ayland     /* We have a request, handshake TACK so we don't stay in
552d811d61fSMark Cave-Ayland      * an invalid state. If we were concurrent with the OS we
553d811d61fSMark Cave-Ayland      * should only do this after we grabbed the SR but that isn't
554d811d61fSMark Cave-Ayland      * a problem here.
555d811d61fSMark Cave-Ayland      */
556d811d61fSMark Cave-Ayland 
557d811d61fSMark Cave-Ayland     trace_pmu_debug_protocol_clear_treq(s->cmd_state);
558d811d61fSMark Cave-Ayland 
559d811d61fSMark Cave-Ayland     ms->b &= ~TACK;
560d811d61fSMark Cave-Ayland     s->last_b = ms->b;
561d811d61fSMark Cave-Ayland 
562d811d61fSMark Cave-Ayland     /* Act according to state */
563d811d61fSMark Cave-Ayland     switch (s->cmd_state) {
564d811d61fSMark Cave-Ayland     case pmu_state_idle:
565d811d61fSMark Cave-Ayland         if (!(ms->acr & SR_OUT)) {
566d811d61fSMark Cave-Ayland             trace_pmu_debug_protocol_string("protocol error! "
567d811d61fSMark Cave-Ayland                                             "state idle, ACR reading");
568d811d61fSMark Cave-Ayland             break;
569d811d61fSMark Cave-Ayland         }
570d811d61fSMark Cave-Ayland 
571d811d61fSMark Cave-Ayland         s->cmd = ms->sr;
572d811d61fSMark Cave-Ayland         via_set_sr_int(s);
573d811d61fSMark Cave-Ayland         s->cmdlen = pmu_data_len[s->cmd][0];
574d811d61fSMark Cave-Ayland         s->rsplen = pmu_data_len[s->cmd][1];
575d811d61fSMark Cave-Ayland         s->cmd_buf_pos = 0;
576d811d61fSMark Cave-Ayland         s->cmd_rsp_pos = 0;
577d811d61fSMark Cave-Ayland         s->cmd_state = pmu_state_cmd;
578d811d61fSMark Cave-Ayland 
579d811d61fSMark Cave-Ayland         trace_pmu_debug_protocol_cmd(s->cmd, s->cmdlen, s->rsplen);
580d811d61fSMark Cave-Ayland         break;
581d811d61fSMark Cave-Ayland 
582d811d61fSMark Cave-Ayland     case pmu_state_cmd:
583d811d61fSMark Cave-Ayland         if (!(ms->acr & SR_OUT)) {
584d811d61fSMark Cave-Ayland             trace_pmu_debug_protocol_string("protocol error! "
585d811d61fSMark Cave-Ayland                                             "state cmd, ACR reading");
586d811d61fSMark Cave-Ayland             break;
587d811d61fSMark Cave-Ayland         }
588d811d61fSMark Cave-Ayland 
589d811d61fSMark Cave-Ayland         if (s->cmdlen == -1) {
590d811d61fSMark Cave-Ayland             trace_pmu_debug_protocol_cmdlen(ms->sr);
591d811d61fSMark Cave-Ayland 
592d811d61fSMark Cave-Ayland             s->cmdlen = ms->sr;
593d811d61fSMark Cave-Ayland             if (s->cmdlen > sizeof(s->cmd_buf)) {
594d811d61fSMark Cave-Ayland                 trace_pmu_debug_protocol_cmd_toobig(s->cmdlen);
595d811d61fSMark Cave-Ayland             }
596d811d61fSMark Cave-Ayland         } else if (s->cmd_buf_pos < sizeof(s->cmd_buf)) {
597d811d61fSMark Cave-Ayland             s->cmd_buf[s->cmd_buf_pos++] = ms->sr;
598d811d61fSMark Cave-Ayland         }
599d811d61fSMark Cave-Ayland 
600d811d61fSMark Cave-Ayland         via_set_sr_int(s);
601d811d61fSMark Cave-Ayland         break;
602d811d61fSMark Cave-Ayland 
603d811d61fSMark Cave-Ayland     case pmu_state_rsp:
604d811d61fSMark Cave-Ayland         if (ms->acr & SR_OUT) {
605d811d61fSMark Cave-Ayland             trace_pmu_debug_protocol_string("protocol error! "
606d811d61fSMark Cave-Ayland                                             "state resp, ACR writing");
607d811d61fSMark Cave-Ayland             break;
608d811d61fSMark Cave-Ayland         }
609d811d61fSMark Cave-Ayland 
610d811d61fSMark Cave-Ayland         if (s->rsplen == -1) {
611d811d61fSMark Cave-Ayland             trace_pmu_debug_protocol_cmd_send_resp_size(s->cmd_rsp_sz);
612d811d61fSMark Cave-Ayland 
613d811d61fSMark Cave-Ayland             ms->sr = s->cmd_rsp_sz;
614d811d61fSMark Cave-Ayland             s->rsplen = s->cmd_rsp_sz;
615d811d61fSMark Cave-Ayland         } else if (s->cmd_rsp_pos < s->cmd_rsp_sz) {
616d811d61fSMark Cave-Ayland             trace_pmu_debug_protocol_cmd_send_resp(s->cmd_rsp_pos, s->rsplen);
617d811d61fSMark Cave-Ayland 
618d811d61fSMark Cave-Ayland             ms->sr = s->cmd_rsp[s->cmd_rsp_pos++];
619d811d61fSMark Cave-Ayland         }
620d811d61fSMark Cave-Ayland 
621d811d61fSMark Cave-Ayland         via_set_sr_int(s);
622d811d61fSMark Cave-Ayland         break;
623d811d61fSMark Cave-Ayland     }
624d811d61fSMark Cave-Ayland 
625d811d61fSMark Cave-Ayland     /* Check for state completion */
626d811d61fSMark Cave-Ayland     if (s->cmd_state == pmu_state_cmd && s->cmdlen == s->cmd_buf_pos) {
627d811d61fSMark Cave-Ayland         trace_pmu_debug_protocol_string("Command reception complete, "
628d811d61fSMark Cave-Ayland                                         "dispatching...");
629d811d61fSMark Cave-Ayland 
630d811d61fSMark Cave-Ayland         pmu_dispatch_cmd(s);
631d811d61fSMark Cave-Ayland         s->cmd_state = pmu_state_rsp;
632d811d61fSMark Cave-Ayland     }
633d811d61fSMark Cave-Ayland 
634d811d61fSMark Cave-Ayland     if (s->cmd_state == pmu_state_rsp && s->rsplen == s->cmd_rsp_pos) {
635d811d61fSMark Cave-Ayland         trace_pmu_debug_protocol_cmd_resp_complete(ms->ier);
636d811d61fSMark Cave-Ayland 
637d811d61fSMark Cave-Ayland         s->cmd_state = pmu_state_idle;
638d811d61fSMark Cave-Ayland     }
639d811d61fSMark Cave-Ayland }
640d811d61fSMark Cave-Ayland 
641d811d61fSMark Cave-Ayland static uint64_t mos6522_pmu_read(void *opaque, hwaddr addr, unsigned size)
642d811d61fSMark Cave-Ayland {
643d811d61fSMark Cave-Ayland     PMUState *s = opaque;
644d811d61fSMark Cave-Ayland     MOS6522PMUState *mps = &s->mos6522_pmu;
645d811d61fSMark Cave-Ayland     MOS6522State *ms = MOS6522(mps);
646d811d61fSMark Cave-Ayland 
647d811d61fSMark Cave-Ayland     addr = (addr >> 9) & 0xf;
648d811d61fSMark Cave-Ayland     return mos6522_read(ms, addr, size);
649d811d61fSMark Cave-Ayland }
650d811d61fSMark Cave-Ayland 
651d811d61fSMark Cave-Ayland static void mos6522_pmu_write(void *opaque, hwaddr addr, uint64_t val,
652d811d61fSMark Cave-Ayland                               unsigned size)
653d811d61fSMark Cave-Ayland {
654d811d61fSMark Cave-Ayland     PMUState *s = opaque;
655d811d61fSMark Cave-Ayland     MOS6522PMUState *mps = &s->mos6522_pmu;
656d811d61fSMark Cave-Ayland     MOS6522State *ms = MOS6522(mps);
657d811d61fSMark Cave-Ayland 
658d811d61fSMark Cave-Ayland     addr = (addr >> 9) & 0xf;
659d811d61fSMark Cave-Ayland     mos6522_write(ms, addr, val, size);
660d811d61fSMark Cave-Ayland }
661d811d61fSMark Cave-Ayland 
662d811d61fSMark Cave-Ayland static const MemoryRegionOps mos6522_pmu_ops = {
663d811d61fSMark Cave-Ayland     .read = mos6522_pmu_read,
664d811d61fSMark Cave-Ayland     .write = mos6522_pmu_write,
665d811d61fSMark Cave-Ayland     .endianness = DEVICE_BIG_ENDIAN,
666d811d61fSMark Cave-Ayland     .impl = {
667d811d61fSMark Cave-Ayland         .min_access_size = 1,
668d811d61fSMark Cave-Ayland         .max_access_size = 1,
669d811d61fSMark Cave-Ayland     },
670d811d61fSMark Cave-Ayland };
671d811d61fSMark Cave-Ayland 
672d811d61fSMark Cave-Ayland static bool pmu_adb_state_needed(void *opaque)
673d811d61fSMark Cave-Ayland {
674d811d61fSMark Cave-Ayland     PMUState *s = opaque;
675d811d61fSMark Cave-Ayland 
676d811d61fSMark Cave-Ayland     return s->has_adb;
677d811d61fSMark Cave-Ayland }
678d811d61fSMark Cave-Ayland 
679d811d61fSMark Cave-Ayland static const VMStateDescription vmstate_pmu_adb = {
680d811d61fSMark Cave-Ayland     .name = "pmu/adb",
681d811d61fSMark Cave-Ayland     .version_id = 0,
682d811d61fSMark Cave-Ayland     .minimum_version_id = 0,
683d811d61fSMark Cave-Ayland     .needed = pmu_adb_state_needed,
684d811d61fSMark Cave-Ayland     .fields = (VMStateField[]) {
685d811d61fSMark Cave-Ayland         VMSTATE_UINT16(adb_poll_mask, PMUState),
686d811d61fSMark Cave-Ayland         VMSTATE_TIMER_PTR(adb_poll_timer, PMUState),
687d811d61fSMark Cave-Ayland         VMSTATE_UINT8(adb_reply_size, PMUState),
688d811d61fSMark Cave-Ayland         VMSTATE_BUFFER(adb_reply, PMUState),
689*0c2adc17SDr. David Alan Gilbert         VMSTATE_END_OF_LIST()
690d811d61fSMark Cave-Ayland     }
691d811d61fSMark Cave-Ayland };
692d811d61fSMark Cave-Ayland 
693d811d61fSMark Cave-Ayland static const VMStateDescription vmstate_pmu = {
694d811d61fSMark Cave-Ayland     .name = "pmu",
695d811d61fSMark Cave-Ayland     .version_id = 0,
696d811d61fSMark Cave-Ayland     .minimum_version_id = 0,
697d811d61fSMark Cave-Ayland     .fields = (VMStateField[]) {
698d811d61fSMark Cave-Ayland         VMSTATE_STRUCT(mos6522_pmu.parent_obj, PMUState, 0, vmstate_mos6522,
699d811d61fSMark Cave-Ayland                        MOS6522State),
700d811d61fSMark Cave-Ayland         VMSTATE_UINT8(last_b, PMUState),
701d811d61fSMark Cave-Ayland         VMSTATE_UINT8(cmd, PMUState),
702d811d61fSMark Cave-Ayland         VMSTATE_UINT32(cmdlen, PMUState),
703d811d61fSMark Cave-Ayland         VMSTATE_UINT32(rsplen, PMUState),
704d811d61fSMark Cave-Ayland         VMSTATE_UINT8(cmd_buf_pos, PMUState),
705d811d61fSMark Cave-Ayland         VMSTATE_BUFFER(cmd_buf, PMUState),
706d811d61fSMark Cave-Ayland         VMSTATE_UINT8(cmd_rsp_pos, PMUState),
707d811d61fSMark Cave-Ayland         VMSTATE_UINT8(cmd_rsp_sz, PMUState),
708d811d61fSMark Cave-Ayland         VMSTATE_BUFFER(cmd_rsp, PMUState),
709d811d61fSMark Cave-Ayland         VMSTATE_UINT8(intbits, PMUState),
710d811d61fSMark Cave-Ayland         VMSTATE_UINT8(intmask, PMUState),
711d811d61fSMark Cave-Ayland         VMSTATE_UINT8(autopoll_rate_ms, PMUState),
712d811d61fSMark Cave-Ayland         VMSTATE_UINT8(autopoll_mask, PMUState),
713d811d61fSMark Cave-Ayland         VMSTATE_UINT32(tick_offset, PMUState),
714d811d61fSMark Cave-Ayland         VMSTATE_TIMER_PTR(one_sec_timer, PMUState),
715d811d61fSMark Cave-Ayland         VMSTATE_INT64(one_sec_target, PMUState),
716d811d61fSMark Cave-Ayland         VMSTATE_END_OF_LIST()
717d811d61fSMark Cave-Ayland     },
718d811d61fSMark Cave-Ayland     .subsections = (const VMStateDescription * []) {
719d811d61fSMark Cave-Ayland         &vmstate_pmu_adb,
720d811d61fSMark Cave-Ayland     }
721d811d61fSMark Cave-Ayland };
722d811d61fSMark Cave-Ayland 
723d811d61fSMark Cave-Ayland static void pmu_reset(DeviceState *dev)
724d811d61fSMark Cave-Ayland {
725d811d61fSMark Cave-Ayland     PMUState *s = VIA_PMU(dev);
726d811d61fSMark Cave-Ayland 
727d811d61fSMark Cave-Ayland     /* OpenBIOS needs to do this? MacOS 9 needs it */
728d811d61fSMark Cave-Ayland     s->intmask = PMU_INT_ADB | PMU_INT_TICK;
729d811d61fSMark Cave-Ayland     s->intbits = 0;
730d811d61fSMark Cave-Ayland 
731d811d61fSMark Cave-Ayland     s->cmd_state = pmu_state_idle;
732d811d61fSMark Cave-Ayland     s->autopoll_mask = 0;
733d811d61fSMark Cave-Ayland }
734d811d61fSMark Cave-Ayland 
735d811d61fSMark Cave-Ayland static void pmu_realize(DeviceState *dev, Error **errp)
736d811d61fSMark Cave-Ayland {
737d811d61fSMark Cave-Ayland     PMUState *s = VIA_PMU(dev);
738d811d61fSMark Cave-Ayland     SysBusDevice *sbd;
739d811d61fSMark Cave-Ayland     MOS6522State *ms;
740d811d61fSMark Cave-Ayland     DeviceState *d;
741d811d61fSMark Cave-Ayland     struct tm tm;
742d811d61fSMark Cave-Ayland 
743d811d61fSMark Cave-Ayland     /* Pass IRQ from 6522 */
744d811d61fSMark Cave-Ayland     d = DEVICE(&s->mos6522_pmu);
745d811d61fSMark Cave-Ayland     ms = MOS6522(d);
746d811d61fSMark Cave-Ayland     sbd = SYS_BUS_DEVICE(s);
747d811d61fSMark Cave-Ayland     sysbus_pass_irq(sbd, SYS_BUS_DEVICE(ms));
748d811d61fSMark Cave-Ayland 
749d811d61fSMark Cave-Ayland     qemu_get_timedate(&tm, 0);
750d811d61fSMark Cave-Ayland     s->tick_offset = (uint32_t)mktimegm(&tm) + RTC_OFFSET;
751d811d61fSMark Cave-Ayland     s->one_sec_timer = timer_new_ms(QEMU_CLOCK_VIRTUAL, pmu_one_sec_timer, s);
752d811d61fSMark Cave-Ayland     s->one_sec_target = qemu_clock_get_ms(QEMU_CLOCK_VIRTUAL) + 1000;
753d811d61fSMark Cave-Ayland     timer_mod(s->one_sec_timer, s->one_sec_target);
754d811d61fSMark Cave-Ayland 
755d811d61fSMark Cave-Ayland     if (s->has_adb) {
756d811d61fSMark Cave-Ayland         qbus_create_inplace(&s->adb_bus, sizeof(s->adb_bus), TYPE_ADB_BUS,
757d811d61fSMark Cave-Ayland                             DEVICE(dev), "adb.0");
758d811d61fSMark Cave-Ayland         s->adb_poll_timer = timer_new_ms(QEMU_CLOCK_VIRTUAL, pmu_adb_poll, s);
759d811d61fSMark Cave-Ayland         s->adb_poll_mask = 0xffff;
760d811d61fSMark Cave-Ayland         s->autopoll_rate_ms = 20;
761d811d61fSMark Cave-Ayland     }
762d811d61fSMark Cave-Ayland }
763d811d61fSMark Cave-Ayland 
764d811d61fSMark Cave-Ayland static void pmu_init(Object *obj)
765d811d61fSMark Cave-Ayland {
766d811d61fSMark Cave-Ayland     SysBusDevice *d = SYS_BUS_DEVICE(obj);
767d811d61fSMark Cave-Ayland     PMUState *s = VIA_PMU(obj);
768d811d61fSMark Cave-Ayland 
769d811d61fSMark Cave-Ayland     object_property_add_link(obj, "gpio", TYPE_MACIO_GPIO,
770d811d61fSMark Cave-Ayland                              (Object **) &s->gpio,
771d811d61fSMark Cave-Ayland                              qdev_prop_allow_set_link_before_realize,
772d811d61fSMark Cave-Ayland                              0, NULL);
773d811d61fSMark Cave-Ayland 
7741069a3c6SThomas Huth     sysbus_init_child_obj(obj, "mos6522-pmu", &s->mos6522_pmu,
7751069a3c6SThomas Huth                           sizeof(s->mos6522_pmu), TYPE_MOS6522_PMU);
776d811d61fSMark Cave-Ayland 
777d811d61fSMark Cave-Ayland     memory_region_init_io(&s->mem, obj, &mos6522_pmu_ops, s, "via-pmu",
778d811d61fSMark Cave-Ayland                           0x2000);
779d811d61fSMark Cave-Ayland     sysbus_init_mmio(d, &s->mem);
780d811d61fSMark Cave-Ayland }
781d811d61fSMark Cave-Ayland 
782d811d61fSMark Cave-Ayland static Property pmu_properties[] = {
783d811d61fSMark Cave-Ayland     DEFINE_PROP_BOOL("has-adb", PMUState, has_adb, true),
784d811d61fSMark Cave-Ayland     DEFINE_PROP_END_OF_LIST()
785d811d61fSMark Cave-Ayland };
786d811d61fSMark Cave-Ayland 
787d811d61fSMark Cave-Ayland static void pmu_class_init(ObjectClass *oc, void *data)
788d811d61fSMark Cave-Ayland {
789d811d61fSMark Cave-Ayland     DeviceClass *dc = DEVICE_CLASS(oc);
790d811d61fSMark Cave-Ayland 
791d811d61fSMark Cave-Ayland     dc->realize = pmu_realize;
792d811d61fSMark Cave-Ayland     dc->reset = pmu_reset;
793d811d61fSMark Cave-Ayland     dc->vmsd = &vmstate_pmu;
794d811d61fSMark Cave-Ayland     dc->props = pmu_properties;
795d811d61fSMark Cave-Ayland     set_bit(DEVICE_CATEGORY_BRIDGE, dc->categories);
796d811d61fSMark Cave-Ayland }
797d811d61fSMark Cave-Ayland 
798d811d61fSMark Cave-Ayland static const TypeInfo pmu_type_info = {
799d811d61fSMark Cave-Ayland     .name = TYPE_VIA_PMU,
800d811d61fSMark Cave-Ayland     .parent = TYPE_SYS_BUS_DEVICE,
801d811d61fSMark Cave-Ayland     .instance_size = sizeof(PMUState),
802d811d61fSMark Cave-Ayland     .instance_init = pmu_init,
803d811d61fSMark Cave-Ayland     .class_init = pmu_class_init,
804d811d61fSMark Cave-Ayland };
805d811d61fSMark Cave-Ayland 
806d811d61fSMark Cave-Ayland static void mos6522_pmu_portB_write(MOS6522State *s)
807d811d61fSMark Cave-Ayland {
808d811d61fSMark Cave-Ayland     MOS6522PMUState *mps = container_of(s, MOS6522PMUState, parent_obj);
809d811d61fSMark Cave-Ayland     PMUState *ps = container_of(mps, PMUState, mos6522_pmu);
810d811d61fSMark Cave-Ayland 
811d811d61fSMark Cave-Ayland     if ((s->pcr & 0xe0) == 0x20 || (s->pcr & 0xe0) == 0x60) {
812d811d61fSMark Cave-Ayland         s->ifr &= ~CB2_INT;
813d811d61fSMark Cave-Ayland     }
814d811d61fSMark Cave-Ayland     s->ifr &= ~CB1_INT;
815d811d61fSMark Cave-Ayland 
816d811d61fSMark Cave-Ayland     via_update_irq(ps);
817d811d61fSMark Cave-Ayland     pmu_update(ps);
818d811d61fSMark Cave-Ayland }
819d811d61fSMark Cave-Ayland 
820d811d61fSMark Cave-Ayland static void mos6522_pmu_portA_write(MOS6522State *s)
821d811d61fSMark Cave-Ayland {
822d811d61fSMark Cave-Ayland     MOS6522PMUState *mps = container_of(s, MOS6522PMUState, parent_obj);
823d811d61fSMark Cave-Ayland     PMUState *ps = container_of(mps, PMUState, mos6522_pmu);
824d811d61fSMark Cave-Ayland 
825d811d61fSMark Cave-Ayland     if ((s->pcr & 0x0e) == 0x02 || (s->pcr & 0x0e) == 0x06) {
826d811d61fSMark Cave-Ayland         s->ifr &= ~CA2_INT;
827d811d61fSMark Cave-Ayland     }
828d811d61fSMark Cave-Ayland     s->ifr &= ~CA1_INT;
829d811d61fSMark Cave-Ayland 
830d811d61fSMark Cave-Ayland     via_update_irq(ps);
831d811d61fSMark Cave-Ayland }
832d811d61fSMark Cave-Ayland 
833d811d61fSMark Cave-Ayland static void mos6522_pmu_reset(DeviceState *dev)
834d811d61fSMark Cave-Ayland {
835d811d61fSMark Cave-Ayland     MOS6522State *ms = MOS6522(dev);
836d811d61fSMark Cave-Ayland     MOS6522PMUState *mps = container_of(ms, MOS6522PMUState, parent_obj);
837d811d61fSMark Cave-Ayland     PMUState *s = container_of(mps, PMUState, mos6522_pmu);
838d811d61fSMark Cave-Ayland     MOS6522DeviceClass *mdc = MOS6522_DEVICE_GET_CLASS(ms);
839d811d61fSMark Cave-Ayland 
840d811d61fSMark Cave-Ayland     mdc->parent_reset(dev);
841d811d61fSMark Cave-Ayland 
842d811d61fSMark Cave-Ayland     ms->timers[0].frequency = VIA_TIMER_FREQ;
843d811d61fSMark Cave-Ayland     ms->timers[1].frequency = (SCALE_US * 6000) / 4700;
844d811d61fSMark Cave-Ayland 
845d811d61fSMark Cave-Ayland     s->last_b = ms->b = TACK | TREQ;
846d811d61fSMark Cave-Ayland }
847d811d61fSMark Cave-Ayland 
848d811d61fSMark Cave-Ayland static void mos6522_pmu_class_init(ObjectClass *oc, void *data)
849d811d61fSMark Cave-Ayland {
850d811d61fSMark Cave-Ayland     DeviceClass *dc = DEVICE_CLASS(oc);
851d811d61fSMark Cave-Ayland     MOS6522DeviceClass *mdc = MOS6522_DEVICE_CLASS(oc);
852d811d61fSMark Cave-Ayland 
853d811d61fSMark Cave-Ayland     dc->reset = mos6522_pmu_reset;
854d811d61fSMark Cave-Ayland     mdc->portB_write = mos6522_pmu_portB_write;
855d811d61fSMark Cave-Ayland     mdc->portA_write = mos6522_pmu_portA_write;
856d811d61fSMark Cave-Ayland }
857d811d61fSMark Cave-Ayland 
858d811d61fSMark Cave-Ayland static const TypeInfo mos6522_pmu_type_info = {
859d811d61fSMark Cave-Ayland     .name = TYPE_MOS6522_PMU,
860d811d61fSMark Cave-Ayland     .parent = TYPE_MOS6522,
861d811d61fSMark Cave-Ayland     .instance_size = sizeof(MOS6522PMUState),
862d811d61fSMark Cave-Ayland     .class_init = mos6522_pmu_class_init,
863d811d61fSMark Cave-Ayland };
864d811d61fSMark Cave-Ayland 
865d811d61fSMark Cave-Ayland static void pmu_register_types(void)
866d811d61fSMark Cave-Ayland {
867d811d61fSMark Cave-Ayland     type_register_static(&pmu_type_info);
868d811d61fSMark Cave-Ayland     type_register_static(&mos6522_pmu_type_info);
869d811d61fSMark Cave-Ayland }
870d811d61fSMark Cave-Ayland 
871d811d61fSMark Cave-Ayland type_init(pmu_register_types)
872