xref: /qemu/hw/misc/arm_integrator_debug.c (revision eac92d316351b855ba79eb374dd21cc367f1f9c1)
1b8616055SAlex Bennée /*
2b8616055SAlex Bennée  * LED, Switch and Debug control registers for ARM Integrator Boards
3b8616055SAlex Bennée  *
4b8616055SAlex Bennée  * This is currently a stub for this functionality but at least
5b8616055SAlex Bennée  * ensures something other than unassigned_mem_read() handles access
6b8616055SAlex Bennée  * to this area.
7b8616055SAlex Bennée  *
8b8616055SAlex Bennée  * The real h/w is described at:
9*932a8d1fSPeter Maydell  *  https://developer.arm.com/documentation/dui0159/b/peripherals-and-interfaces/debug-leds-and-dip-switch-interface
10b8616055SAlex Bennée  *
11b8616055SAlex Bennée  * Copyright (c) 2013 Alex Bennée <alex@bennee.com>
12b8616055SAlex Bennée  *
13b8616055SAlex Bennée  * This work is licensed under the terms of the GNU GPL, version 2 or later.
14b8616055SAlex Bennée  * See the COPYING file in the top-level directory.
15b8616055SAlex Bennée  */
16b8616055SAlex Bennée 
170d1c9782SPeter Maydell #include "qemu/osdep.h"
18b8616055SAlex Bennée #include "hw/sysbus.h"
19b8616055SAlex Bennée #include "hw/misc/arm_integrator_debug.h"
2003dd024fSPaolo Bonzini #include "qemu/log.h"
210b8fa32fSMarkus Armbruster #include "qemu/module.h"
22db1015e9SEduardo Habkost #include "qom/object.h"
23b8616055SAlex Bennée 
248063396bSEduardo Habkost OBJECT_DECLARE_SIMPLE_TYPE(IntegratorDebugState, INTEGRATOR_DEBUG)
25b8616055SAlex Bennée 
26db1015e9SEduardo Habkost struct IntegratorDebugState {
27b8616055SAlex Bennée     SysBusDevice parent_obj;
28b8616055SAlex Bennée 
29b8616055SAlex Bennée     MemoryRegion iomem;
30db1015e9SEduardo Habkost };
31b8616055SAlex Bennée 
intdbg_control_read(void * opaque,hwaddr offset,unsigned size)32b8616055SAlex Bennée static uint64_t intdbg_control_read(void *opaque, hwaddr offset,
33b8616055SAlex Bennée                                     unsigned size)
34b8616055SAlex Bennée {
35b8616055SAlex Bennée     switch (offset >> 2) {
36b8616055SAlex Bennée     case 0: /* ALPHA */
37b8616055SAlex Bennée     case 1: /* LEDS */
38b8616055SAlex Bennée     case 2: /* SWITCHES */
39b8616055SAlex Bennée         qemu_log_mask(LOG_UNIMP,
40b8616055SAlex Bennée                       "%s: returning zero from %" HWADDR_PRIx ":%u\n",
41b8616055SAlex Bennée                       __func__, offset, size);
42b8616055SAlex Bennée         return 0;
43b8616055SAlex Bennée     default:
44b8616055SAlex Bennée         qemu_log_mask(LOG_GUEST_ERROR,
45b8616055SAlex Bennée                       "%s: Bad offset %" HWADDR_PRIx,
46b8616055SAlex Bennée                       __func__, offset);
47b8616055SAlex Bennée         return 0;
48b8616055SAlex Bennée     }
49b8616055SAlex Bennée }
50b8616055SAlex Bennée 
intdbg_control_write(void * opaque,hwaddr offset,uint64_t value,unsigned size)51b8616055SAlex Bennée static void intdbg_control_write(void *opaque, hwaddr offset,
52b8616055SAlex Bennée                                  uint64_t value, unsigned size)
53b8616055SAlex Bennée {
54b8616055SAlex Bennée     switch (offset >> 2) {
55b8616055SAlex Bennée     case 1: /* ALPHA */
56b8616055SAlex Bennée     case 2: /* LEDS */
57b8616055SAlex Bennée     case 3: /* SWITCHES */
58b8616055SAlex Bennée         /* Nothing interesting implemented yet.  */
59b8616055SAlex Bennée         qemu_log_mask(LOG_UNIMP,
60b8616055SAlex Bennée                       "%s: ignoring write of %" PRIu64
61b8616055SAlex Bennée                       " to %" HWADDR_PRIx ":%u\n",
62b8616055SAlex Bennée                       __func__, value, offset, size);
63b8616055SAlex Bennée         break;
64b8616055SAlex Bennée     default:
65b8616055SAlex Bennée         qemu_log_mask(LOG_GUEST_ERROR,
66b8616055SAlex Bennée                       "%s: write of %" PRIu64
67b8616055SAlex Bennée                       " to bad offset %" HWADDR_PRIx "\n",
68b8616055SAlex Bennée                       __func__, value, offset);
69b8616055SAlex Bennée     }
70b8616055SAlex Bennée }
71b8616055SAlex Bennée 
72b8616055SAlex Bennée static const MemoryRegionOps intdbg_control_ops = {
73b8616055SAlex Bennée     .read = intdbg_control_read,
74b8616055SAlex Bennée     .write = intdbg_control_write,
75b8616055SAlex Bennée     .endianness = DEVICE_NATIVE_ENDIAN,
76b8616055SAlex Bennée };
77b8616055SAlex Bennée 
intdbg_control_init(Object * obj)78b8616055SAlex Bennée static void intdbg_control_init(Object *obj)
79b8616055SAlex Bennée {
80b8616055SAlex Bennée     SysBusDevice *sd = SYS_BUS_DEVICE(obj);
81b8616055SAlex Bennée     IntegratorDebugState *s = INTEGRATOR_DEBUG(obj);
82b8616055SAlex Bennée 
8381e0ab48SPaolo Bonzini     memory_region_init_io(&s->iomem, obj, &intdbg_control_ops,
84b8616055SAlex Bennée                           NULL, "dbg-leds", 0x1000000);
85b8616055SAlex Bennée     sysbus_init_mmio(sd, &s->iomem);
86b8616055SAlex Bennée }
87b8616055SAlex Bennée 
88b8616055SAlex Bennée static const TypeInfo intdbg_info = {
89b8616055SAlex Bennée     .name          = TYPE_INTEGRATOR_DEBUG,
90b8616055SAlex Bennée     .parent        = TYPE_SYS_BUS_DEVICE,
91b8616055SAlex Bennée     .instance_size = sizeof(IntegratorDebugState),
92b8616055SAlex Bennée     .instance_init = intdbg_control_init,
93b8616055SAlex Bennée };
94b8616055SAlex Bennée 
intdbg_register_types(void)95b8616055SAlex Bennée static void intdbg_register_types(void)
96b8616055SAlex Bennée {
97b8616055SAlex Bennée     type_register_static(&intdbg_info);
98b8616055SAlex Bennée }
99b8616055SAlex Bennée 
100b8616055SAlex Bennée type_init(intdbg_register_types)
101