1a8a506c3SXiaojuan Yang /* SPDX-License-Identifier: GPL-2.0-or-later */ 2a8a506c3SXiaojuan Yang /* 3a8a506c3SXiaojuan Yang * QEMU loongson 3a5000 develop board emulation 4a8a506c3SXiaojuan Yang * 5a8a506c3SXiaojuan Yang * Copyright (c) 2021 Loongson Technology Corporation Limited 6a8a506c3SXiaojuan Yang */ 7a8a506c3SXiaojuan Yang #include "qemu/osdep.h" 8a8a506c3SXiaojuan Yang #include "qemu/units.h" 9a8a506c3SXiaojuan Yang #include "qemu/datadir.h" 10a8a506c3SXiaojuan Yang #include "qapi/error.h" 11a8a506c3SXiaojuan Yang #include "hw/boards.h" 12dc93b8dfSXiaojuan Yang #include "hw/char/serial.h" 13a8a506c3SXiaojuan Yang #include "sysemu/sysemu.h" 14a8a506c3SXiaojuan Yang #include "sysemu/qtest.h" 15a8a506c3SXiaojuan Yang #include "sysemu/runstate.h" 16a8a506c3SXiaojuan Yang #include "sysemu/reset.h" 17a8a506c3SXiaojuan Yang #include "sysemu/rtc.h" 18a8a506c3SXiaojuan Yang #include "hw/loongarch/virt.h" 19a8a506c3SXiaojuan Yang #include "exec/address-spaces.h" 20dc93b8dfSXiaojuan Yang #include "hw/irq.h" 21dc93b8dfSXiaojuan Yang #include "net/net.h" 226a6f26f4SXiaojuan Yang #include "hw/loader.h" 236a6f26f4SXiaojuan Yang #include "elf.h" 2469d9c74fSXiaojuan Yang #include "hw/intc/loongarch_ipi.h" 2569d9c74fSXiaojuan Yang #include "hw/intc/loongarch_extioi.h" 2669d9c74fSXiaojuan Yang #include "hw/intc/loongarch_pch_pic.h" 2769d9c74fSXiaojuan Yang #include "hw/intc/loongarch_pch_msi.h" 2869d9c74fSXiaojuan Yang #include "hw/pci-host/ls7a.h" 29dc93b8dfSXiaojuan Yang #include "hw/pci-host/gpex.h" 30dc93b8dfSXiaojuan Yang #include "hw/misc/unimp.h" 3127ad7564SXiaojuan Yang #include "hw/loongarch/fw_cfg.h" 32a8a506c3SXiaojuan Yang #include "target/loongarch/cpu.h" 333efa6fa1SXiaojuan Yang #include "hw/firmware/smbios.h" 34735143f1SXiaojuan Yang #include "hw/acpi/aml-build.h" 35735143f1SXiaojuan Yang #include "qapi/qapi-visit-common.h" 36735143f1SXiaojuan Yang #include "hw/acpi/generic_event_device.h" 37735143f1SXiaojuan Yang #include "hw/mem/nvdimm.h" 38fda3f15bSXiaojuan Yang #include "sysemu/device_tree.h" 39fda3f15bSXiaojuan Yang #include <libfdt.h> 40a1f7d78eSXiaojuan Yang #include "hw/core/sysbus-fdt.h" 41a1f7d78eSXiaojuan Yang #include "hw/platform-bus.h" 42fda3f15bSXiaojuan Yang 43fda3f15bSXiaojuan Yang static void create_fdt(LoongArchMachineState *lams) 44fda3f15bSXiaojuan Yang { 45fda3f15bSXiaojuan Yang MachineState *ms = MACHINE(lams); 46fda3f15bSXiaojuan Yang 47fda3f15bSXiaojuan Yang ms->fdt = create_device_tree(&lams->fdt_size); 48fda3f15bSXiaojuan Yang if (!ms->fdt) { 49fda3f15bSXiaojuan Yang error_report("create_device_tree() failed"); 50fda3f15bSXiaojuan Yang exit(1); 51fda3f15bSXiaojuan Yang } 52fda3f15bSXiaojuan Yang 53fda3f15bSXiaojuan Yang /* Header */ 54fda3f15bSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, "/", "compatible", 55fda3f15bSXiaojuan Yang "linux,dummy-loongson3"); 56fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, "/", "#address-cells", 0x2); 57fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, "/", "#size-cells", 0x2); 58fda3f15bSXiaojuan Yang } 59fda3f15bSXiaojuan Yang 60fda3f15bSXiaojuan Yang static void fdt_add_cpu_nodes(const LoongArchMachineState *lams) 61fda3f15bSXiaojuan Yang { 62fda3f15bSXiaojuan Yang int num; 63fda3f15bSXiaojuan Yang const MachineState *ms = MACHINE(lams); 64fda3f15bSXiaojuan Yang int smp_cpus = ms->smp.cpus; 65fda3f15bSXiaojuan Yang 66fda3f15bSXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, "/cpus"); 67fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, "/cpus", "#address-cells", 0x1); 68fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, "/cpus", "#size-cells", 0x0); 69fda3f15bSXiaojuan Yang 70fda3f15bSXiaojuan Yang /* cpu nodes */ 71fda3f15bSXiaojuan Yang for (num = smp_cpus - 1; num >= 0; num--) { 72fda3f15bSXiaojuan Yang char *nodename = g_strdup_printf("/cpus/cpu@%d", num); 73fda3f15bSXiaojuan Yang LoongArchCPU *cpu = LOONGARCH_CPU(qemu_get_cpu(num)); 74fda3f15bSXiaojuan Yang 75fda3f15bSXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, nodename); 76fda3f15bSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, "device_type", "cpu"); 77fda3f15bSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, "compatible", 78fda3f15bSXiaojuan Yang cpu->dtb_compatible); 79fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "reg", num); 80fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "phandle", 81fda3f15bSXiaojuan Yang qemu_fdt_alloc_phandle(ms->fdt)); 82fda3f15bSXiaojuan Yang g_free(nodename); 83fda3f15bSXiaojuan Yang } 84fda3f15bSXiaojuan Yang 85fda3f15bSXiaojuan Yang /*cpu map */ 86fda3f15bSXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, "/cpus/cpu-map"); 87fda3f15bSXiaojuan Yang 88fda3f15bSXiaojuan Yang for (num = smp_cpus - 1; num >= 0; num--) { 89fda3f15bSXiaojuan Yang char *cpu_path = g_strdup_printf("/cpus/cpu@%d", num); 90fda3f15bSXiaojuan Yang char *map_path; 91fda3f15bSXiaojuan Yang 92fda3f15bSXiaojuan Yang if (ms->smp.threads > 1) { 93fda3f15bSXiaojuan Yang map_path = g_strdup_printf( 94fda3f15bSXiaojuan Yang "/cpus/cpu-map/socket%d/core%d/thread%d", 95fda3f15bSXiaojuan Yang num / (ms->smp.cores * ms->smp.threads), 96fda3f15bSXiaojuan Yang (num / ms->smp.threads) % ms->smp.cores, 97fda3f15bSXiaojuan Yang num % ms->smp.threads); 98fda3f15bSXiaojuan Yang } else { 99fda3f15bSXiaojuan Yang map_path = g_strdup_printf( 100fda3f15bSXiaojuan Yang "/cpus/cpu-map/socket%d/core%d", 101fda3f15bSXiaojuan Yang num / ms->smp.cores, 102fda3f15bSXiaojuan Yang num % ms->smp.cores); 103fda3f15bSXiaojuan Yang } 104fda3f15bSXiaojuan Yang qemu_fdt_add_path(ms->fdt, map_path); 105fda3f15bSXiaojuan Yang qemu_fdt_setprop_phandle(ms->fdt, map_path, "cpu", cpu_path); 106fda3f15bSXiaojuan Yang 107fda3f15bSXiaojuan Yang g_free(map_path); 108fda3f15bSXiaojuan Yang g_free(cpu_path); 109fda3f15bSXiaojuan Yang } 110fda3f15bSXiaojuan Yang } 111fda3f15bSXiaojuan Yang 112fda3f15bSXiaojuan Yang static void fdt_add_fw_cfg_node(const LoongArchMachineState *lams) 113fda3f15bSXiaojuan Yang { 114fda3f15bSXiaojuan Yang char *nodename; 115fda3f15bSXiaojuan Yang hwaddr base = VIRT_FWCFG_BASE; 116fda3f15bSXiaojuan Yang const MachineState *ms = MACHINE(lams); 117fda3f15bSXiaojuan Yang 118fda3f15bSXiaojuan Yang nodename = g_strdup_printf("/fw_cfg@%" PRIx64, base); 119fda3f15bSXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, nodename); 120fda3f15bSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, 121fda3f15bSXiaojuan Yang "compatible", "qemu,fw-cfg-mmio"); 122fda3f15bSXiaojuan Yang qemu_fdt_setprop_sized_cells(ms->fdt, nodename, "reg", 123feae45dcSXiaojuan Yang 2, base, 2, 0x18); 124fda3f15bSXiaojuan Yang qemu_fdt_setprop(ms->fdt, nodename, "dma-coherent", NULL, 0); 125fda3f15bSXiaojuan Yang g_free(nodename); 126fda3f15bSXiaojuan Yang } 127fda3f15bSXiaojuan Yang 128fda3f15bSXiaojuan Yang static void fdt_add_pcie_node(const LoongArchMachineState *lams) 129fda3f15bSXiaojuan Yang { 130fda3f15bSXiaojuan Yang char *nodename; 13174725231SXiaojuan Yang hwaddr base_mmio = VIRT_PCI_MEM_BASE; 13274725231SXiaojuan Yang hwaddr size_mmio = VIRT_PCI_MEM_SIZE; 13374725231SXiaojuan Yang hwaddr base_pio = VIRT_PCI_IO_BASE; 13474725231SXiaojuan Yang hwaddr size_pio = VIRT_PCI_IO_SIZE; 13574725231SXiaojuan Yang hwaddr base_pcie = VIRT_PCI_CFG_BASE; 13674725231SXiaojuan Yang hwaddr size_pcie = VIRT_PCI_CFG_SIZE; 137fda3f15bSXiaojuan Yang hwaddr base = base_pcie; 138fda3f15bSXiaojuan Yang 139fda3f15bSXiaojuan Yang const MachineState *ms = MACHINE(lams); 140fda3f15bSXiaojuan Yang 141fda3f15bSXiaojuan Yang nodename = g_strdup_printf("/pcie@%" PRIx64, base); 142fda3f15bSXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, nodename); 143fda3f15bSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, 144fda3f15bSXiaojuan Yang "compatible", "pci-host-ecam-generic"); 145fda3f15bSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, "device_type", "pci"); 146fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "#address-cells", 3); 147fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "#size-cells", 2); 148fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "linux,pci-domain", 0); 149fda3f15bSXiaojuan Yang qemu_fdt_setprop_cells(ms->fdt, nodename, "bus-range", 0, 15074725231SXiaojuan Yang PCIE_MMCFG_BUS(VIRT_PCI_CFG_SIZE - 1)); 151fda3f15bSXiaojuan Yang qemu_fdt_setprop(ms->fdt, nodename, "dma-coherent", NULL, 0); 152fda3f15bSXiaojuan Yang qemu_fdt_setprop_sized_cells(ms->fdt, nodename, "reg", 153fda3f15bSXiaojuan Yang 2, base_pcie, 2, size_pcie); 154fda3f15bSXiaojuan Yang qemu_fdt_setprop_sized_cells(ms->fdt, nodename, "ranges", 15574725231SXiaojuan Yang 1, FDT_PCI_RANGE_IOPORT, 2, VIRT_PCI_IO_OFFSET, 156fda3f15bSXiaojuan Yang 2, base_pio, 2, size_pio, 157fda3f15bSXiaojuan Yang 1, FDT_PCI_RANGE_MMIO, 2, base_mmio, 158fda3f15bSXiaojuan Yang 2, base_mmio, 2, size_mmio); 159fda3f15bSXiaojuan Yang g_free(nodename); 160fda3f15bSXiaojuan Yang qemu_fdt_dumpdtb(ms->fdt, lams->fdt_size); 161fda3f15bSXiaojuan Yang } 162fda3f15bSXiaojuan Yang 163ee413a52SXiaojuan Yang static void fdt_add_irqchip_node(LoongArchMachineState *lams) 164ee413a52SXiaojuan Yang { 165ee413a52SXiaojuan Yang MachineState *ms = MACHINE(lams); 166ee413a52SXiaojuan Yang char *nodename; 167ee413a52SXiaojuan Yang uint32_t irqchip_phandle; 168ee413a52SXiaojuan Yang 169ee413a52SXiaojuan Yang irqchip_phandle = qemu_fdt_alloc_phandle(ms->fdt); 170ee413a52SXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, "/", "interrupt-parent", irqchip_phandle); 171ee413a52SXiaojuan Yang 172ee413a52SXiaojuan Yang nodename = g_strdup_printf("/intc@%lx", VIRT_IOAPIC_REG_BASE); 173ee413a52SXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, nodename); 174ee413a52SXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "#interrupt-cells", 3); 175ee413a52SXiaojuan Yang qemu_fdt_setprop(ms->fdt, nodename, "interrupt-controller", NULL, 0); 176ee413a52SXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "#address-cells", 0x2); 177ee413a52SXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "#size-cells", 0x2); 178ee413a52SXiaojuan Yang qemu_fdt_setprop(ms->fdt, nodename, "ranges", NULL, 0); 179ee413a52SXiaojuan Yang 180ee413a52SXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, "compatible", 181ee413a52SXiaojuan Yang "loongarch,ls7a"); 182ee413a52SXiaojuan Yang 183ee413a52SXiaojuan Yang qemu_fdt_setprop_sized_cells(ms->fdt, nodename, "reg", 184ee413a52SXiaojuan Yang 2, VIRT_IOAPIC_REG_BASE, 185ee413a52SXiaojuan Yang 2, PCH_PIC_ROUTE_ENTRY_OFFSET); 186ee413a52SXiaojuan Yang 187ee413a52SXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "phandle", irqchip_phandle); 188ee413a52SXiaojuan Yang g_free(nodename); 189ee413a52SXiaojuan Yang } 190a8a506c3SXiaojuan Yang 1919e6602d6SXiaojuan Yang #define PM_BASE 0x10080000 1929e6602d6SXiaojuan Yang #define PM_SIZE 0x100 1939e6602d6SXiaojuan Yang #define PM_CTRL 0x10 1949e6602d6SXiaojuan Yang 1953efa6fa1SXiaojuan Yang static void virt_build_smbios(LoongArchMachineState *lams) 1963efa6fa1SXiaojuan Yang { 1973efa6fa1SXiaojuan Yang MachineState *ms = MACHINE(lams); 1983efa6fa1SXiaojuan Yang MachineClass *mc = MACHINE_GET_CLASS(lams); 1993efa6fa1SXiaojuan Yang uint8_t *smbios_tables, *smbios_anchor; 2003efa6fa1SXiaojuan Yang size_t smbios_tables_len, smbios_anchor_len; 2013efa6fa1SXiaojuan Yang const char *product = "QEMU Virtual Machine"; 2023efa6fa1SXiaojuan Yang 2033efa6fa1SXiaojuan Yang if (!lams->fw_cfg) { 2043efa6fa1SXiaojuan Yang return; 2053efa6fa1SXiaojuan Yang } 2063efa6fa1SXiaojuan Yang 2073efa6fa1SXiaojuan Yang smbios_set_defaults("QEMU", product, mc->name, false, 2083efa6fa1SXiaojuan Yang true, SMBIOS_ENTRY_POINT_TYPE_64); 2093efa6fa1SXiaojuan Yang 2103efa6fa1SXiaojuan Yang smbios_get_tables(ms, NULL, 0, &smbios_tables, &smbios_tables_len, 2113efa6fa1SXiaojuan Yang &smbios_anchor, &smbios_anchor_len, &error_fatal); 2123efa6fa1SXiaojuan Yang 2133efa6fa1SXiaojuan Yang if (smbios_anchor) { 2143efa6fa1SXiaojuan Yang fw_cfg_add_file(lams->fw_cfg, "etc/smbios/smbios-tables", 2153efa6fa1SXiaojuan Yang smbios_tables, smbios_tables_len); 2163efa6fa1SXiaojuan Yang fw_cfg_add_file(lams->fw_cfg, "etc/smbios/smbios-anchor", 2173efa6fa1SXiaojuan Yang smbios_anchor, smbios_anchor_len); 2183efa6fa1SXiaojuan Yang } 2193efa6fa1SXiaojuan Yang } 2203efa6fa1SXiaojuan Yang 2213efa6fa1SXiaojuan Yang static void virt_machine_done(Notifier *notifier, void *data) 2223efa6fa1SXiaojuan Yang { 2233efa6fa1SXiaojuan Yang LoongArchMachineState *lams = container_of(notifier, 2243efa6fa1SXiaojuan Yang LoongArchMachineState, machine_done); 2253efa6fa1SXiaojuan Yang virt_build_smbios(lams); 226735143f1SXiaojuan Yang loongarch_acpi_setup(lams); 2273efa6fa1SXiaojuan Yang } 2283efa6fa1SXiaojuan Yang 22927ad7564SXiaojuan Yang struct memmap_entry { 23027ad7564SXiaojuan Yang uint64_t address; 23127ad7564SXiaojuan Yang uint64_t length; 23227ad7564SXiaojuan Yang uint32_t type; 23327ad7564SXiaojuan Yang uint32_t reserved; 23427ad7564SXiaojuan Yang }; 23527ad7564SXiaojuan Yang 23627ad7564SXiaojuan Yang static struct memmap_entry *memmap_table; 23727ad7564SXiaojuan Yang static unsigned memmap_entries; 23827ad7564SXiaojuan Yang 23927ad7564SXiaojuan Yang static void memmap_add_entry(uint64_t address, uint64_t length, uint32_t type) 24027ad7564SXiaojuan Yang { 24127ad7564SXiaojuan Yang /* Ensure there are no duplicate entries. */ 24227ad7564SXiaojuan Yang for (unsigned i = 0; i < memmap_entries; i++) { 24327ad7564SXiaojuan Yang assert(memmap_table[i].address != address); 24427ad7564SXiaojuan Yang } 24527ad7564SXiaojuan Yang 24627ad7564SXiaojuan Yang memmap_table = g_renew(struct memmap_entry, memmap_table, 24727ad7564SXiaojuan Yang memmap_entries + 1); 24827ad7564SXiaojuan Yang memmap_table[memmap_entries].address = cpu_to_le64(address); 24927ad7564SXiaojuan Yang memmap_table[memmap_entries].length = cpu_to_le64(length); 25027ad7564SXiaojuan Yang memmap_table[memmap_entries].type = cpu_to_le32(type); 25127ad7564SXiaojuan Yang memmap_table[memmap_entries].reserved = 0; 25227ad7564SXiaojuan Yang memmap_entries++; 25327ad7564SXiaojuan Yang } 25427ad7564SXiaojuan Yang 2559e6602d6SXiaojuan Yang /* 2569e6602d6SXiaojuan Yang * This is a placeholder for missing ACPI, 2579e6602d6SXiaojuan Yang * and will eventually be replaced. 2589e6602d6SXiaojuan Yang */ 2599e6602d6SXiaojuan Yang static uint64_t loongarch_virt_pm_read(void *opaque, hwaddr addr, unsigned size) 2609e6602d6SXiaojuan Yang { 2619e6602d6SXiaojuan Yang return 0; 2629e6602d6SXiaojuan Yang } 2639e6602d6SXiaojuan Yang 2649e6602d6SXiaojuan Yang static void loongarch_virt_pm_write(void *opaque, hwaddr addr, 2659e6602d6SXiaojuan Yang uint64_t val, unsigned size) 2669e6602d6SXiaojuan Yang { 2679e6602d6SXiaojuan Yang if (addr != PM_CTRL) { 2689e6602d6SXiaojuan Yang return; 2699e6602d6SXiaojuan Yang } 2709e6602d6SXiaojuan Yang 2719e6602d6SXiaojuan Yang switch (val) { 2729e6602d6SXiaojuan Yang case 0x00: 2739e6602d6SXiaojuan Yang qemu_system_reset_request(SHUTDOWN_CAUSE_GUEST_RESET); 2749e6602d6SXiaojuan Yang return; 2759e6602d6SXiaojuan Yang case 0xff: 2769e6602d6SXiaojuan Yang qemu_system_shutdown_request(SHUTDOWN_CAUSE_GUEST_SHUTDOWN); 2779e6602d6SXiaojuan Yang return; 2789e6602d6SXiaojuan Yang default: 2799e6602d6SXiaojuan Yang return; 2809e6602d6SXiaojuan Yang } 2819e6602d6SXiaojuan Yang } 2829e6602d6SXiaojuan Yang 2839e6602d6SXiaojuan Yang static const MemoryRegionOps loongarch_virt_pm_ops = { 2849e6602d6SXiaojuan Yang .read = loongarch_virt_pm_read, 2859e6602d6SXiaojuan Yang .write = loongarch_virt_pm_write, 2869e6602d6SXiaojuan Yang .endianness = DEVICE_NATIVE_ENDIAN, 2879e6602d6SXiaojuan Yang .valid = { 2889e6602d6SXiaojuan Yang .min_access_size = 1, 2899e6602d6SXiaojuan Yang .max_access_size = 1 2909e6602d6SXiaojuan Yang } 2919e6602d6SXiaojuan Yang }; 2929e6602d6SXiaojuan Yang 2936a6f26f4SXiaojuan Yang static struct _loaderparams { 2946a6f26f4SXiaojuan Yang uint64_t ram_size; 2956a6f26f4SXiaojuan Yang const char *kernel_filename; 296fb1cd3a2SXiaojuan Yang const char *kernel_cmdline; 297fb1cd3a2SXiaojuan Yang const char *initrd_filename; 2986a6f26f4SXiaojuan Yang } loaderparams; 2996a6f26f4SXiaojuan Yang 3006a6f26f4SXiaojuan Yang static uint64_t cpu_loongarch_virt_to_phys(void *opaque, uint64_t addr) 3016a6f26f4SXiaojuan Yang { 3026a6f26f4SXiaojuan Yang return addr & 0x1fffffffll; 3036a6f26f4SXiaojuan Yang } 3046a6f26f4SXiaojuan Yang 3056a6f26f4SXiaojuan Yang static int64_t load_kernel_info(void) 3066a6f26f4SXiaojuan Yang { 3076a6f26f4SXiaojuan Yang uint64_t kernel_entry, kernel_low, kernel_high; 3086a6f26f4SXiaojuan Yang ssize_t kernel_size; 3096a6f26f4SXiaojuan Yang 3106a6f26f4SXiaojuan Yang kernel_size = load_elf(loaderparams.kernel_filename, NULL, 3116a6f26f4SXiaojuan Yang cpu_loongarch_virt_to_phys, NULL, 3126a6f26f4SXiaojuan Yang &kernel_entry, &kernel_low, 3136a6f26f4SXiaojuan Yang &kernel_high, NULL, 0, 3146a6f26f4SXiaojuan Yang EM_LOONGARCH, 1, 0); 3156a6f26f4SXiaojuan Yang 3166a6f26f4SXiaojuan Yang if (kernel_size < 0) { 3176a6f26f4SXiaojuan Yang error_report("could not load kernel '%s': %s", 3186a6f26f4SXiaojuan Yang loaderparams.kernel_filename, 3196a6f26f4SXiaojuan Yang load_elf_strerror(kernel_size)); 3206a6f26f4SXiaojuan Yang exit(1); 3216a6f26f4SXiaojuan Yang } 3226a6f26f4SXiaojuan Yang return kernel_entry; 3236a6f26f4SXiaojuan Yang } 3246a6f26f4SXiaojuan Yang 325735143f1SXiaojuan Yang static DeviceState *create_acpi_ged(DeviceState *pch_pic, LoongArchMachineState *lams) 326735143f1SXiaojuan Yang { 327735143f1SXiaojuan Yang DeviceState *dev; 328735143f1SXiaojuan Yang MachineState *ms = MACHINE(lams); 329735143f1SXiaojuan Yang uint32_t event = ACPI_GED_PWR_DOWN_EVT; 330735143f1SXiaojuan Yang 331735143f1SXiaojuan Yang if (ms->ram_slots) { 332735143f1SXiaojuan Yang event |= ACPI_GED_MEM_HOTPLUG_EVT; 333735143f1SXiaojuan Yang } 334735143f1SXiaojuan Yang dev = qdev_new(TYPE_ACPI_GED); 335735143f1SXiaojuan Yang qdev_prop_set_uint32(dev, "ged-event", event); 336735143f1SXiaojuan Yang 337735143f1SXiaojuan Yang /* ged event */ 338735143f1SXiaojuan Yang sysbus_mmio_map(SYS_BUS_DEVICE(dev), 0, VIRT_GED_EVT_ADDR); 339735143f1SXiaojuan Yang /* memory hotplug */ 340735143f1SXiaojuan Yang sysbus_mmio_map(SYS_BUS_DEVICE(dev), 1, VIRT_GED_MEM_ADDR); 341735143f1SXiaojuan Yang /* ged regs used for reset and power down */ 342735143f1SXiaojuan Yang sysbus_mmio_map(SYS_BUS_DEVICE(dev), 2, VIRT_GED_REG_ADDR); 343735143f1SXiaojuan Yang 344735143f1SXiaojuan Yang sysbus_connect_irq(SYS_BUS_DEVICE(dev), 0, 34574725231SXiaojuan Yang qdev_get_gpio_in(pch_pic, VIRT_SCI_IRQ - PCH_PIC_IRQ_OFFSET)); 346735143f1SXiaojuan Yang sysbus_realize_and_unref(SYS_BUS_DEVICE(dev), &error_fatal); 347735143f1SXiaojuan Yang return dev; 348735143f1SXiaojuan Yang } 349735143f1SXiaojuan Yang 350a1f7d78eSXiaojuan Yang static DeviceState *create_platform_bus(DeviceState *pch_pic) 351a1f7d78eSXiaojuan Yang { 352a1f7d78eSXiaojuan Yang DeviceState *dev; 353a1f7d78eSXiaojuan Yang SysBusDevice *sysbus; 354a1f7d78eSXiaojuan Yang int i, irq; 355a1f7d78eSXiaojuan Yang MemoryRegion *sysmem = get_system_memory(); 356a1f7d78eSXiaojuan Yang 357a1f7d78eSXiaojuan Yang dev = qdev_new(TYPE_PLATFORM_BUS_DEVICE); 358a1f7d78eSXiaojuan Yang dev->id = g_strdup(TYPE_PLATFORM_BUS_DEVICE); 359a1f7d78eSXiaojuan Yang qdev_prop_set_uint32(dev, "num_irqs", VIRT_PLATFORM_BUS_NUM_IRQS); 360a1f7d78eSXiaojuan Yang qdev_prop_set_uint32(dev, "mmio_size", VIRT_PLATFORM_BUS_SIZE); 361a1f7d78eSXiaojuan Yang sysbus_realize_and_unref(SYS_BUS_DEVICE(dev), &error_fatal); 362a1f7d78eSXiaojuan Yang 363a1f7d78eSXiaojuan Yang sysbus = SYS_BUS_DEVICE(dev); 364a1f7d78eSXiaojuan Yang for (i = 0; i < VIRT_PLATFORM_BUS_NUM_IRQS; i++) { 365a1f7d78eSXiaojuan Yang irq = VIRT_PLATFORM_BUS_IRQ - PCH_PIC_IRQ_OFFSET + i; 366a1f7d78eSXiaojuan Yang sysbus_connect_irq(sysbus, i, qdev_get_gpio_in(pch_pic, irq)); 367a1f7d78eSXiaojuan Yang } 368a1f7d78eSXiaojuan Yang 369a1f7d78eSXiaojuan Yang memory_region_add_subregion(sysmem, 370a1f7d78eSXiaojuan Yang VIRT_PLATFORM_BUS_BASEADDRESS, 371a1f7d78eSXiaojuan Yang sysbus_mmio_get_region(sysbus, 0)); 372a1f7d78eSXiaojuan Yang return dev; 373a1f7d78eSXiaojuan Yang } 374a1f7d78eSXiaojuan Yang 375735143f1SXiaojuan Yang static void loongarch_devices_init(DeviceState *pch_pic, LoongArchMachineState *lams) 376dc93b8dfSXiaojuan Yang { 377dc93b8dfSXiaojuan Yang DeviceState *gpex_dev; 378dc93b8dfSXiaojuan Yang SysBusDevice *d; 379dc93b8dfSXiaojuan Yang PCIBus *pci_bus; 380dc93b8dfSXiaojuan Yang MemoryRegion *ecam_alias, *ecam_reg, *pio_alias, *pio_reg; 3819e6602d6SXiaojuan Yang MemoryRegion *mmio_alias, *mmio_reg, *pm_mem; 382dc93b8dfSXiaojuan Yang int i; 383dc93b8dfSXiaojuan Yang 384dc93b8dfSXiaojuan Yang gpex_dev = qdev_new(TYPE_GPEX_HOST); 385dc93b8dfSXiaojuan Yang d = SYS_BUS_DEVICE(gpex_dev); 386dc93b8dfSXiaojuan Yang sysbus_realize_and_unref(d, &error_fatal); 387dc93b8dfSXiaojuan Yang pci_bus = PCI_HOST_BRIDGE(gpex_dev)->bus; 388dc93b8dfSXiaojuan Yang 389dc93b8dfSXiaojuan Yang /* Map only part size_ecam bytes of ECAM space */ 390dc93b8dfSXiaojuan Yang ecam_alias = g_new0(MemoryRegion, 1); 391dc93b8dfSXiaojuan Yang ecam_reg = sysbus_mmio_get_region(d, 0); 392dc93b8dfSXiaojuan Yang memory_region_init_alias(ecam_alias, OBJECT(gpex_dev), "pcie-ecam", 39374725231SXiaojuan Yang ecam_reg, 0, VIRT_PCI_CFG_SIZE); 39474725231SXiaojuan Yang memory_region_add_subregion(get_system_memory(), VIRT_PCI_CFG_BASE, 395dc93b8dfSXiaojuan Yang ecam_alias); 396dc93b8dfSXiaojuan Yang 397dc93b8dfSXiaojuan Yang /* Map PCI mem space */ 398dc93b8dfSXiaojuan Yang mmio_alias = g_new0(MemoryRegion, 1); 399dc93b8dfSXiaojuan Yang mmio_reg = sysbus_mmio_get_region(d, 1); 400dc93b8dfSXiaojuan Yang memory_region_init_alias(mmio_alias, OBJECT(gpex_dev), "pcie-mmio", 40174725231SXiaojuan Yang mmio_reg, VIRT_PCI_MEM_BASE, VIRT_PCI_MEM_SIZE); 40274725231SXiaojuan Yang memory_region_add_subregion(get_system_memory(), VIRT_PCI_MEM_BASE, 403dc93b8dfSXiaojuan Yang mmio_alias); 404dc93b8dfSXiaojuan Yang 405dc93b8dfSXiaojuan Yang /* Map PCI IO port space. */ 406dc93b8dfSXiaojuan Yang pio_alias = g_new0(MemoryRegion, 1); 407dc93b8dfSXiaojuan Yang pio_reg = sysbus_mmio_get_region(d, 2); 408dc93b8dfSXiaojuan Yang memory_region_init_alias(pio_alias, OBJECT(gpex_dev), "pcie-io", pio_reg, 40974725231SXiaojuan Yang VIRT_PCI_IO_OFFSET, VIRT_PCI_IO_SIZE); 41074725231SXiaojuan Yang memory_region_add_subregion(get_system_memory(), VIRT_PCI_IO_BASE, 411dc93b8dfSXiaojuan Yang pio_alias); 412dc93b8dfSXiaojuan Yang 413dc93b8dfSXiaojuan Yang for (i = 0; i < GPEX_NUM_IRQS; i++) { 414dc93b8dfSXiaojuan Yang sysbus_connect_irq(d, i, 415dc93b8dfSXiaojuan Yang qdev_get_gpio_in(pch_pic, 16 + i)); 416dc93b8dfSXiaojuan Yang gpex_set_irq_num(GPEX_HOST(gpex_dev), i, 16 + i); 417dc93b8dfSXiaojuan Yang } 418dc93b8dfSXiaojuan Yang 41974725231SXiaojuan Yang serial_mm_init(get_system_memory(), VIRT_UART_BASE, 0, 420dc93b8dfSXiaojuan Yang qdev_get_gpio_in(pch_pic, 42174725231SXiaojuan Yang VIRT_UART_IRQ - PCH_PIC_IRQ_OFFSET), 422dc93b8dfSXiaojuan Yang 115200, serial_hd(0), DEVICE_LITTLE_ENDIAN); 423dc93b8dfSXiaojuan Yang 424dc93b8dfSXiaojuan Yang /* Network init */ 425dc93b8dfSXiaojuan Yang for (i = 0; i < nb_nics; i++) { 426dc93b8dfSXiaojuan Yang NICInfo *nd = &nd_table[i]; 427dc93b8dfSXiaojuan Yang 428dc93b8dfSXiaojuan Yang if (!nd->model) { 429dc93b8dfSXiaojuan Yang nd->model = g_strdup("virtio"); 430dc93b8dfSXiaojuan Yang } 431dc93b8dfSXiaojuan Yang 432dc93b8dfSXiaojuan Yang pci_nic_init_nofail(nd, pci_bus, nd->model, NULL); 433dc93b8dfSXiaojuan Yang } 434dc93b8dfSXiaojuan Yang 435dc93b8dfSXiaojuan Yang /* 436dc93b8dfSXiaojuan Yang * There are some invalid guest memory access. 437dc93b8dfSXiaojuan Yang * Create some unimplemented devices to emulate this. 438dc93b8dfSXiaojuan Yang */ 439dc93b8dfSXiaojuan Yang create_unimplemented_device("pci-dma-cfg", 0x1001041c, 0x4); 44074725231SXiaojuan Yang sysbus_create_simple("ls7a_rtc", VIRT_RTC_REG_BASE, 441c117f68aSXiaojuan Yang qdev_get_gpio_in(pch_pic, 44274725231SXiaojuan Yang VIRT_RTC_IRQ - PCH_PIC_IRQ_OFFSET)); 4439e6602d6SXiaojuan Yang 4449e6602d6SXiaojuan Yang pm_mem = g_new(MemoryRegion, 1); 4459e6602d6SXiaojuan Yang memory_region_init_io(pm_mem, NULL, &loongarch_virt_pm_ops, 4469e6602d6SXiaojuan Yang NULL, "loongarch_virt_pm", PM_SIZE); 4479e6602d6SXiaojuan Yang memory_region_add_subregion(get_system_memory(), PM_BASE, pm_mem); 448735143f1SXiaojuan Yang /* acpi ged */ 449735143f1SXiaojuan Yang lams->acpi_ged = create_acpi_ged(pch_pic, lams); 450a1f7d78eSXiaojuan Yang /* platform bus */ 451a1f7d78eSXiaojuan Yang lams->platform_bus_dev = create_platform_bus(pch_pic); 452dc93b8dfSXiaojuan Yang } 453dc93b8dfSXiaojuan Yang 45469d9c74fSXiaojuan Yang static void loongarch_irq_init(LoongArchMachineState *lams) 45569d9c74fSXiaojuan Yang { 45669d9c74fSXiaojuan Yang MachineState *ms = MACHINE(lams); 45769d9c74fSXiaojuan Yang DeviceState *pch_pic, *pch_msi, *cpudev; 45869d9c74fSXiaojuan Yang DeviceState *ipi, *extioi; 45969d9c74fSXiaojuan Yang SysBusDevice *d; 46069d9c74fSXiaojuan Yang LoongArchCPU *lacpu; 46169d9c74fSXiaojuan Yang CPULoongArchState *env; 46269d9c74fSXiaojuan Yang CPUState *cpu_state; 46369d9c74fSXiaojuan Yang int cpu, pin, i; 46469d9c74fSXiaojuan Yang 46569d9c74fSXiaojuan Yang ipi = qdev_new(TYPE_LOONGARCH_IPI); 46669d9c74fSXiaojuan Yang sysbus_realize_and_unref(SYS_BUS_DEVICE(ipi), &error_fatal); 46769d9c74fSXiaojuan Yang 46869d9c74fSXiaojuan Yang extioi = qdev_new(TYPE_LOONGARCH_EXTIOI); 46969d9c74fSXiaojuan Yang sysbus_realize_and_unref(SYS_BUS_DEVICE(extioi), &error_fatal); 47069d9c74fSXiaojuan Yang 47169d9c74fSXiaojuan Yang /* 47269d9c74fSXiaojuan Yang * The connection of interrupts: 47369d9c74fSXiaojuan Yang * +-----+ +---------+ +-------+ 47469d9c74fSXiaojuan Yang * | IPI |--> | CPUINTC | <-- | Timer | 47569d9c74fSXiaojuan Yang * +-----+ +---------+ +-------+ 47669d9c74fSXiaojuan Yang * ^ 47769d9c74fSXiaojuan Yang * | 47869d9c74fSXiaojuan Yang * +---------+ 47969d9c74fSXiaojuan Yang * | EIOINTC | 48069d9c74fSXiaojuan Yang * +---------+ 48169d9c74fSXiaojuan Yang * ^ ^ 48269d9c74fSXiaojuan Yang * | | 48369d9c74fSXiaojuan Yang * +---------+ +---------+ 48469d9c74fSXiaojuan Yang * | PCH-PIC | | PCH-MSI | 48569d9c74fSXiaojuan Yang * +---------+ +---------+ 48669d9c74fSXiaojuan Yang * ^ ^ ^ 48769d9c74fSXiaojuan Yang * | | | 48869d9c74fSXiaojuan Yang * +--------+ +---------+ +---------+ 48969d9c74fSXiaojuan Yang * | UARTs | | Devices | | Devices | 49069d9c74fSXiaojuan Yang * +--------+ +---------+ +---------+ 49169d9c74fSXiaojuan Yang */ 49269d9c74fSXiaojuan Yang for (cpu = 0; cpu < ms->smp.cpus; cpu++) { 49369d9c74fSXiaojuan Yang cpu_state = qemu_get_cpu(cpu); 49469d9c74fSXiaojuan Yang cpudev = DEVICE(cpu_state); 49569d9c74fSXiaojuan Yang lacpu = LOONGARCH_CPU(cpu_state); 49669d9c74fSXiaojuan Yang env = &(lacpu->env); 49769d9c74fSXiaojuan Yang 49869d9c74fSXiaojuan Yang /* connect ipi irq to cpu irq */ 49969d9c74fSXiaojuan Yang qdev_connect_gpio_out(ipi, cpu, qdev_get_gpio_in(cpudev, IRQ_IPI)); 50069d9c74fSXiaojuan Yang /* IPI iocsr memory region */ 50169d9c74fSXiaojuan Yang memory_region_add_subregion(&env->system_iocsr, SMP_IPI_MAILBOX, 50269d9c74fSXiaojuan Yang sysbus_mmio_get_region(SYS_BUS_DEVICE(ipi), 503ddf93261SXiaojuan Yang cpu * 2)); 504ddf93261SXiaojuan Yang memory_region_add_subregion(&env->system_iocsr, MAIL_SEND_ADDR, 505ddf93261SXiaojuan Yang sysbus_mmio_get_region(SYS_BUS_DEVICE(ipi), 506ddf93261SXiaojuan Yang cpu * 2 + 1)); 50769d9c74fSXiaojuan Yang /* extioi iocsr memory region */ 50869d9c74fSXiaojuan Yang memory_region_add_subregion(&env->system_iocsr, APIC_BASE, 50969d9c74fSXiaojuan Yang sysbus_mmio_get_region(SYS_BUS_DEVICE(extioi), 51069d9c74fSXiaojuan Yang cpu)); 51169d9c74fSXiaojuan Yang } 51269d9c74fSXiaojuan Yang 51369d9c74fSXiaojuan Yang /* 51469d9c74fSXiaojuan Yang * connect ext irq to the cpu irq 51569d9c74fSXiaojuan Yang * cpu_pin[9:2] <= intc_pin[7:0] 51669d9c74fSXiaojuan Yang */ 51769d9c74fSXiaojuan Yang for (cpu = 0; cpu < ms->smp.cpus; cpu++) { 51869d9c74fSXiaojuan Yang cpudev = DEVICE(qemu_get_cpu(cpu)); 51969d9c74fSXiaojuan Yang for (pin = 0; pin < LS3A_INTC_IP; pin++) { 52069d9c74fSXiaojuan Yang qdev_connect_gpio_out(extioi, (cpu * 8 + pin), 52169d9c74fSXiaojuan Yang qdev_get_gpio_in(cpudev, pin + 2)); 52269d9c74fSXiaojuan Yang } 52369d9c74fSXiaojuan Yang } 52469d9c74fSXiaojuan Yang 52569d9c74fSXiaojuan Yang pch_pic = qdev_new(TYPE_LOONGARCH_PCH_PIC); 52669d9c74fSXiaojuan Yang d = SYS_BUS_DEVICE(pch_pic); 52769d9c74fSXiaojuan Yang sysbus_realize_and_unref(d, &error_fatal); 52874725231SXiaojuan Yang memory_region_add_subregion(get_system_memory(), VIRT_IOAPIC_REG_BASE, 52969d9c74fSXiaojuan Yang sysbus_mmio_get_region(d, 0)); 53069d9c74fSXiaojuan Yang memory_region_add_subregion(get_system_memory(), 53174725231SXiaojuan Yang VIRT_IOAPIC_REG_BASE + PCH_PIC_ROUTE_ENTRY_OFFSET, 53269d9c74fSXiaojuan Yang sysbus_mmio_get_region(d, 1)); 53369d9c74fSXiaojuan Yang memory_region_add_subregion(get_system_memory(), 53474725231SXiaojuan Yang VIRT_IOAPIC_REG_BASE + PCH_PIC_INT_STATUS_LO, 53569d9c74fSXiaojuan Yang sysbus_mmio_get_region(d, 2)); 53669d9c74fSXiaojuan Yang 53769d9c74fSXiaojuan Yang /* Connect 64 pch_pic irqs to extioi */ 53869d9c74fSXiaojuan Yang for (int i = 0; i < PCH_PIC_IRQ_NUM; i++) { 53969d9c74fSXiaojuan Yang qdev_connect_gpio_out(DEVICE(d), i, qdev_get_gpio_in(extioi, i)); 54069d9c74fSXiaojuan Yang } 54169d9c74fSXiaojuan Yang 54269d9c74fSXiaojuan Yang pch_msi = qdev_new(TYPE_LOONGARCH_PCH_MSI); 543490c03abSMao Bibo qdev_prop_set_uint32(pch_msi, "msi_irq_base", PCH_MSI_IRQ_START); 54469d9c74fSXiaojuan Yang d = SYS_BUS_DEVICE(pch_msi); 54569d9c74fSXiaojuan Yang sysbus_realize_and_unref(d, &error_fatal); 54674725231SXiaojuan Yang sysbus_mmio_map(d, 0, VIRT_PCH_MSI_ADDR_LOW); 54769d9c74fSXiaojuan Yang for (i = 0; i < PCH_MSI_IRQ_NUM; i++) { 54869d9c74fSXiaojuan Yang /* Connect 192 pch_msi irqs to extioi */ 54969d9c74fSXiaojuan Yang qdev_connect_gpio_out(DEVICE(d), i, 55069d9c74fSXiaojuan Yang qdev_get_gpio_in(extioi, i + PCH_MSI_IRQ_START)); 55169d9c74fSXiaojuan Yang } 552dc93b8dfSXiaojuan Yang 553735143f1SXiaojuan Yang loongarch_devices_init(pch_pic, lams); 55469d9c74fSXiaojuan Yang } 55569d9c74fSXiaojuan Yang 55698afb0d4SXiaojuan Yang static void loongarch_firmware_init(LoongArchMachineState *lams) 55798afb0d4SXiaojuan Yang { 55898afb0d4SXiaojuan Yang char *filename = MACHINE(lams)->firmware; 55998afb0d4SXiaojuan Yang char *bios_name = NULL; 56098afb0d4SXiaojuan Yang int bios_size; 56198afb0d4SXiaojuan Yang 56298afb0d4SXiaojuan Yang lams->bios_loaded = false; 56398afb0d4SXiaojuan Yang if (filename) { 56498afb0d4SXiaojuan Yang bios_name = qemu_find_file(QEMU_FILE_TYPE_BIOS, filename); 56598afb0d4SXiaojuan Yang if (!bios_name) { 56698afb0d4SXiaojuan Yang error_report("Could not find ROM image '%s'", filename); 56798afb0d4SXiaojuan Yang exit(1); 56898afb0d4SXiaojuan Yang } 56998afb0d4SXiaojuan Yang 57098afb0d4SXiaojuan Yang bios_size = load_image_targphys(bios_name, VIRT_BIOS_BASE, VIRT_BIOS_SIZE); 57198afb0d4SXiaojuan Yang if (bios_size < 0) { 57298afb0d4SXiaojuan Yang error_report("Could not load ROM image '%s'", bios_name); 57398afb0d4SXiaojuan Yang exit(1); 57498afb0d4SXiaojuan Yang } 57598afb0d4SXiaojuan Yang 57698afb0d4SXiaojuan Yang g_free(bios_name); 57798afb0d4SXiaojuan Yang 57898afb0d4SXiaojuan Yang memory_region_init_ram(&lams->bios, NULL, "loongarch.bios", 57998afb0d4SXiaojuan Yang VIRT_BIOS_SIZE, &error_fatal); 58098afb0d4SXiaojuan Yang memory_region_set_readonly(&lams->bios, true); 58198afb0d4SXiaojuan Yang memory_region_add_subregion(get_system_memory(), VIRT_BIOS_BASE, &lams->bios); 58298afb0d4SXiaojuan Yang lams->bios_loaded = true; 58398afb0d4SXiaojuan Yang } 58498afb0d4SXiaojuan Yang 58598afb0d4SXiaojuan Yang } 58698afb0d4SXiaojuan Yang 5876a6f26f4SXiaojuan Yang static void reset_load_elf(void *opaque) 5886a6f26f4SXiaojuan Yang { 5896a6f26f4SXiaojuan Yang LoongArchCPU *cpu = opaque; 5906a6f26f4SXiaojuan Yang CPULoongArchState *env = &cpu->env; 5916a6f26f4SXiaojuan Yang 5926a6f26f4SXiaojuan Yang cpu_reset(CPU(cpu)); 5936a6f26f4SXiaojuan Yang if (env->load_elf) { 5946a6f26f4SXiaojuan Yang cpu_set_pc(CPU(cpu), env->elf_address); 5956a6f26f4SXiaojuan Yang } 5966a6f26f4SXiaojuan Yang } 5976a6f26f4SXiaojuan Yang 598fb1cd3a2SXiaojuan Yang /* Load an image file into an fw_cfg entry identified by key. */ 599fb1cd3a2SXiaojuan Yang static void load_image_to_fw_cfg(FWCfgState *fw_cfg, uint16_t size_key, 600fb1cd3a2SXiaojuan Yang uint16_t data_key, const char *image_name, 601fb1cd3a2SXiaojuan Yang bool try_decompress) 602fb1cd3a2SXiaojuan Yang { 603fb1cd3a2SXiaojuan Yang size_t size = -1; 604fb1cd3a2SXiaojuan Yang uint8_t *data; 605fb1cd3a2SXiaojuan Yang 606fb1cd3a2SXiaojuan Yang if (image_name == NULL) { 607fb1cd3a2SXiaojuan Yang return; 608fb1cd3a2SXiaojuan Yang } 609fb1cd3a2SXiaojuan Yang 610fb1cd3a2SXiaojuan Yang if (try_decompress) { 611fb1cd3a2SXiaojuan Yang size = load_image_gzipped_buffer(image_name, 612fb1cd3a2SXiaojuan Yang LOAD_IMAGE_MAX_GUNZIP_BYTES, &data); 613fb1cd3a2SXiaojuan Yang } 614fb1cd3a2SXiaojuan Yang 615fb1cd3a2SXiaojuan Yang if (size == (size_t)-1) { 616fb1cd3a2SXiaojuan Yang gchar *contents; 617fb1cd3a2SXiaojuan Yang gsize length; 618fb1cd3a2SXiaojuan Yang 619fb1cd3a2SXiaojuan Yang if (!g_file_get_contents(image_name, &contents, &length, NULL)) { 620fb1cd3a2SXiaojuan Yang error_report("failed to load \"%s\"", image_name); 621fb1cd3a2SXiaojuan Yang exit(1); 622fb1cd3a2SXiaojuan Yang } 623fb1cd3a2SXiaojuan Yang size = length; 624fb1cd3a2SXiaojuan Yang data = (uint8_t *)contents; 625fb1cd3a2SXiaojuan Yang } 626fb1cd3a2SXiaojuan Yang 627fb1cd3a2SXiaojuan Yang fw_cfg_add_i32(fw_cfg, size_key, size); 628fb1cd3a2SXiaojuan Yang fw_cfg_add_bytes(fw_cfg, data_key, data, size); 629fb1cd3a2SXiaojuan Yang } 630fb1cd3a2SXiaojuan Yang 631fb1cd3a2SXiaojuan Yang static void fw_cfg_add_kernel_info(FWCfgState *fw_cfg) 632fb1cd3a2SXiaojuan Yang { 633fb1cd3a2SXiaojuan Yang /* 634fb1cd3a2SXiaojuan Yang * Expose the kernel, the command line, and the initrd in fw_cfg. 635fb1cd3a2SXiaojuan Yang * We don't process them here at all, it's all left to the 636fb1cd3a2SXiaojuan Yang * firmware. 637fb1cd3a2SXiaojuan Yang */ 638fb1cd3a2SXiaojuan Yang load_image_to_fw_cfg(fw_cfg, 639fb1cd3a2SXiaojuan Yang FW_CFG_KERNEL_SIZE, FW_CFG_KERNEL_DATA, 640fb1cd3a2SXiaojuan Yang loaderparams.kernel_filename, 641fb1cd3a2SXiaojuan Yang false); 642fb1cd3a2SXiaojuan Yang 643fb1cd3a2SXiaojuan Yang if (loaderparams.initrd_filename) { 644fb1cd3a2SXiaojuan Yang load_image_to_fw_cfg(fw_cfg, 645fb1cd3a2SXiaojuan Yang FW_CFG_INITRD_SIZE, FW_CFG_INITRD_DATA, 646fb1cd3a2SXiaojuan Yang loaderparams.initrd_filename, false); 647fb1cd3a2SXiaojuan Yang } 648fb1cd3a2SXiaojuan Yang 649fb1cd3a2SXiaojuan Yang if (loaderparams.kernel_cmdline) { 650fb1cd3a2SXiaojuan Yang fw_cfg_add_i32(fw_cfg, FW_CFG_CMDLINE_SIZE, 651fb1cd3a2SXiaojuan Yang strlen(loaderparams.kernel_cmdline) + 1); 652fb1cd3a2SXiaojuan Yang fw_cfg_add_string(fw_cfg, FW_CFG_CMDLINE_DATA, 653fb1cd3a2SXiaojuan Yang loaderparams.kernel_cmdline); 654fb1cd3a2SXiaojuan Yang } 655fb1cd3a2SXiaojuan Yang } 656fb1cd3a2SXiaojuan Yang 657fb1cd3a2SXiaojuan Yang static void loongarch_firmware_boot(LoongArchMachineState *lams) 658fb1cd3a2SXiaojuan Yang { 659fb1cd3a2SXiaojuan Yang fw_cfg_add_kernel_info(lams->fw_cfg); 660fb1cd3a2SXiaojuan Yang } 661fb1cd3a2SXiaojuan Yang 662fb1cd3a2SXiaojuan Yang static void loongarch_direct_kernel_boot(LoongArchMachineState *lams) 663fb1cd3a2SXiaojuan Yang { 664fb1cd3a2SXiaojuan Yang MachineState *machine = MACHINE(lams); 665fb1cd3a2SXiaojuan Yang int64_t kernel_addr = 0; 666fb1cd3a2SXiaojuan Yang LoongArchCPU *lacpu; 667fb1cd3a2SXiaojuan Yang int i; 668fb1cd3a2SXiaojuan Yang 669fb1cd3a2SXiaojuan Yang kernel_addr = load_kernel_info(); 670fb1cd3a2SXiaojuan Yang if (!machine->firmware) { 671fb1cd3a2SXiaojuan Yang for (i = 0; i < machine->smp.cpus; i++) { 672fb1cd3a2SXiaojuan Yang lacpu = LOONGARCH_CPU(qemu_get_cpu(i)); 673fb1cd3a2SXiaojuan Yang lacpu->env.load_elf = true; 674fb1cd3a2SXiaojuan Yang lacpu->env.elf_address = kernel_addr; 675fb1cd3a2SXiaojuan Yang } 676fb1cd3a2SXiaojuan Yang } 677fb1cd3a2SXiaojuan Yang } 678fb1cd3a2SXiaojuan Yang 679a8a506c3SXiaojuan Yang static void loongarch_init(MachineState *machine) 680a8a506c3SXiaojuan Yang { 681fb1cd3a2SXiaojuan Yang LoongArchCPU *lacpu; 682a8a506c3SXiaojuan Yang const char *cpu_model = machine->cpu_type; 683a8a506c3SXiaojuan Yang ram_addr_t offset = 0; 684a8a506c3SXiaojuan Yang ram_addr_t ram_size = machine->ram_size; 685a8a506c3SXiaojuan Yang uint64_t highram_size = 0; 686a8a506c3SXiaojuan Yang MemoryRegion *address_space_mem = get_system_memory(); 687a8a506c3SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(machine); 688a8a506c3SXiaojuan Yang int i; 689a8a506c3SXiaojuan Yang 690a8a506c3SXiaojuan Yang if (!cpu_model) { 691a8a506c3SXiaojuan Yang cpu_model = LOONGARCH_CPU_TYPE_NAME("la464"); 692a8a506c3SXiaojuan Yang } 693a8a506c3SXiaojuan Yang 694a8a506c3SXiaojuan Yang if (!strstr(cpu_model, "la464")) { 695a8a506c3SXiaojuan Yang error_report("LoongArch/TCG needs cpu type la464"); 696a8a506c3SXiaojuan Yang exit(1); 697a8a506c3SXiaojuan Yang } 698a8a506c3SXiaojuan Yang 699a8a506c3SXiaojuan Yang if (ram_size < 1 * GiB) { 700a8a506c3SXiaojuan Yang error_report("ram_size must be greater than 1G."); 701a8a506c3SXiaojuan Yang exit(1); 702a8a506c3SXiaojuan Yang } 703fda3f15bSXiaojuan Yang create_fdt(lams); 704a8a506c3SXiaojuan Yang /* Init CPUs */ 705a8a506c3SXiaojuan Yang for (i = 0; i < machine->smp.cpus; i++) { 706a8a506c3SXiaojuan Yang cpu_create(machine->cpu_type); 707a8a506c3SXiaojuan Yang } 708fda3f15bSXiaojuan Yang fdt_add_cpu_nodes(lams); 709a8a506c3SXiaojuan Yang /* Add memory region */ 710a8a506c3SXiaojuan Yang memory_region_init_alias(&lams->lowmem, NULL, "loongarch.lowram", 711a8a506c3SXiaojuan Yang machine->ram, 0, 256 * MiB); 712a8a506c3SXiaojuan Yang memory_region_add_subregion(address_space_mem, offset, &lams->lowmem); 713a8a506c3SXiaojuan Yang offset += 256 * MiB; 71427ad7564SXiaojuan Yang memmap_add_entry(0, 256 * MiB, 1); 715a8a506c3SXiaojuan Yang highram_size = ram_size - 256 * MiB; 716a8a506c3SXiaojuan Yang memory_region_init_alias(&lams->highmem, NULL, "loongarch.highmem", 717a8a506c3SXiaojuan Yang machine->ram, offset, highram_size); 718a8a506c3SXiaojuan Yang memory_region_add_subregion(address_space_mem, 0x90000000, &lams->highmem); 71927ad7564SXiaojuan Yang memmap_add_entry(0x90000000, highram_size, 1); 720a8a506c3SXiaojuan Yang /* Add isa io region */ 721a8a506c3SXiaojuan Yang memory_region_init_alias(&lams->isa_io, NULL, "isa-io", 72274725231SXiaojuan Yang get_system_io(), 0, VIRT_ISA_IO_SIZE); 72374725231SXiaojuan Yang memory_region_add_subregion(address_space_mem, VIRT_ISA_IO_BASE, 724a8a506c3SXiaojuan Yang &lams->isa_io); 72598afb0d4SXiaojuan Yang /* load the BIOS image. */ 72698afb0d4SXiaojuan Yang loongarch_firmware_init(lams); 72798afb0d4SXiaojuan Yang 72827ad7564SXiaojuan Yang /* fw_cfg init */ 72927ad7564SXiaojuan Yang lams->fw_cfg = loongarch_fw_cfg_init(ram_size, machine); 73027ad7564SXiaojuan Yang rom_set_fw(lams->fw_cfg); 73127ad7564SXiaojuan Yang if (lams->fw_cfg != NULL) { 73227ad7564SXiaojuan Yang fw_cfg_add_file(lams->fw_cfg, "etc/memmap", 73327ad7564SXiaojuan Yang memmap_table, 73427ad7564SXiaojuan Yang sizeof(struct memmap_entry) * (memmap_entries)); 73527ad7564SXiaojuan Yang } 736fda3f15bSXiaojuan Yang fdt_add_fw_cfg_node(lams); 7376a6f26f4SXiaojuan Yang loaderparams.ram_size = ram_size; 738fb1cd3a2SXiaojuan Yang loaderparams.kernel_filename = machine->kernel_filename; 739fb1cd3a2SXiaojuan Yang loaderparams.kernel_cmdline = machine->kernel_cmdline; 740fb1cd3a2SXiaojuan Yang loaderparams.initrd_filename = machine->initrd_filename; 741fb1cd3a2SXiaojuan Yang /* load the kernel. */ 742fb1cd3a2SXiaojuan Yang if (loaderparams.kernel_filename) { 743fb1cd3a2SXiaojuan Yang if (lams->bios_loaded) { 744fb1cd3a2SXiaojuan Yang loongarch_firmware_boot(lams); 745fb1cd3a2SXiaojuan Yang } else { 746fb1cd3a2SXiaojuan Yang loongarch_direct_kernel_boot(lams); 747fb1cd3a2SXiaojuan Yang } 748fb1cd3a2SXiaojuan Yang } 749fb1cd3a2SXiaojuan Yang /* register reset function */ 7506a6f26f4SXiaojuan Yang for (i = 0; i < machine->smp.cpus; i++) { 7516a6f26f4SXiaojuan Yang lacpu = LOONGARCH_CPU(qemu_get_cpu(i)); 7526a6f26f4SXiaojuan Yang qemu_register_reset(reset_load_elf, lacpu); 7536a6f26f4SXiaojuan Yang } 75469d9c74fSXiaojuan Yang /* Initialize the IO interrupt subsystem */ 75569d9c74fSXiaojuan Yang loongarch_irq_init(lams); 756ee413a52SXiaojuan Yang fdt_add_irqchip_node(lams); 757a1f7d78eSXiaojuan Yang platform_bus_add_all_fdt_nodes(machine->fdt, "/intc", 758a1f7d78eSXiaojuan Yang VIRT_PLATFORM_BUS_BASEADDRESS, 759a1f7d78eSXiaojuan Yang VIRT_PLATFORM_BUS_SIZE, 760a1f7d78eSXiaojuan Yang VIRT_PLATFORM_BUS_IRQ); 7613efa6fa1SXiaojuan Yang lams->machine_done.notify = virt_machine_done; 7623efa6fa1SXiaojuan Yang qemu_add_machine_init_done_notifier(&lams->machine_done); 763fda3f15bSXiaojuan Yang fdt_add_pcie_node(lams); 764fda3f15bSXiaojuan Yang 765fda3f15bSXiaojuan Yang /* load fdt */ 766fda3f15bSXiaojuan Yang MemoryRegion *fdt_rom = g_new(MemoryRegion, 1); 76774725231SXiaojuan Yang memory_region_init_rom(fdt_rom, NULL, "fdt", VIRT_FDT_SIZE, &error_fatal); 76874725231SXiaojuan Yang memory_region_add_subregion(get_system_memory(), VIRT_FDT_BASE, fdt_rom); 76974725231SXiaojuan Yang rom_add_blob_fixed("fdt", machine->fdt, lams->fdt_size, VIRT_FDT_BASE); 770a8a506c3SXiaojuan Yang } 771a8a506c3SXiaojuan Yang 772735143f1SXiaojuan Yang bool loongarch_is_acpi_enabled(LoongArchMachineState *lams) 773735143f1SXiaojuan Yang { 774735143f1SXiaojuan Yang if (lams->acpi == ON_OFF_AUTO_OFF) { 775735143f1SXiaojuan Yang return false; 776735143f1SXiaojuan Yang } 777735143f1SXiaojuan Yang return true; 778735143f1SXiaojuan Yang } 779735143f1SXiaojuan Yang 780735143f1SXiaojuan Yang static void loongarch_get_acpi(Object *obj, Visitor *v, const char *name, 781735143f1SXiaojuan Yang void *opaque, Error **errp) 782735143f1SXiaojuan Yang { 783735143f1SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(obj); 784735143f1SXiaojuan Yang OnOffAuto acpi = lams->acpi; 785735143f1SXiaojuan Yang 786735143f1SXiaojuan Yang visit_type_OnOffAuto(v, name, &acpi, errp); 787735143f1SXiaojuan Yang } 788735143f1SXiaojuan Yang 789735143f1SXiaojuan Yang static void loongarch_set_acpi(Object *obj, Visitor *v, const char *name, 790735143f1SXiaojuan Yang void *opaque, Error **errp) 791735143f1SXiaojuan Yang { 792735143f1SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(obj); 793735143f1SXiaojuan Yang 794735143f1SXiaojuan Yang visit_type_OnOffAuto(v, name, &lams->acpi, errp); 795735143f1SXiaojuan Yang } 796735143f1SXiaojuan Yang 797735143f1SXiaojuan Yang static void loongarch_machine_initfn(Object *obj) 798735143f1SXiaojuan Yang { 799735143f1SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(obj); 800735143f1SXiaojuan Yang 801735143f1SXiaojuan Yang lams->acpi = ON_OFF_AUTO_AUTO; 802735143f1SXiaojuan Yang lams->oem_id = g_strndup(ACPI_BUILD_APPNAME6, 6); 803735143f1SXiaojuan Yang lams->oem_table_id = g_strndup(ACPI_BUILD_APPNAME8, 8); 804735143f1SXiaojuan Yang } 805735143f1SXiaojuan Yang 806*e27e5357SXiaojuan Yang static void loongarch_machine_device_plug_cb(HotplugHandler *hotplug_dev, 807*e27e5357SXiaojuan Yang DeviceState *dev, Error **errp) 808*e27e5357SXiaojuan Yang { 809*e27e5357SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(hotplug_dev); 810*e27e5357SXiaojuan Yang MachineClass *mc = MACHINE_GET_CLASS(lams); 811*e27e5357SXiaojuan Yang 812*e27e5357SXiaojuan Yang if (device_is_dynamic_sysbus(mc, dev)) { 813*e27e5357SXiaojuan Yang if (lams->platform_bus_dev) { 814*e27e5357SXiaojuan Yang platform_bus_link_device(PLATFORM_BUS_DEVICE(lams->platform_bus_dev), 815*e27e5357SXiaojuan Yang SYS_BUS_DEVICE(dev)); 816*e27e5357SXiaojuan Yang } 817*e27e5357SXiaojuan Yang } 818*e27e5357SXiaojuan Yang } 819*e27e5357SXiaojuan Yang 820*e27e5357SXiaojuan Yang static HotplugHandler *virt_machine_get_hotplug_handler(MachineState *machine, 821*e27e5357SXiaojuan Yang DeviceState *dev) 822*e27e5357SXiaojuan Yang { 823*e27e5357SXiaojuan Yang MachineClass *mc = MACHINE_GET_CLASS(machine); 824*e27e5357SXiaojuan Yang 825*e27e5357SXiaojuan Yang if (device_is_dynamic_sysbus(mc, dev)) { 826*e27e5357SXiaojuan Yang return HOTPLUG_HANDLER(machine); 827*e27e5357SXiaojuan Yang } 828*e27e5357SXiaojuan Yang return NULL; 829*e27e5357SXiaojuan Yang } 830*e27e5357SXiaojuan Yang 831a8a506c3SXiaojuan Yang static void loongarch_class_init(ObjectClass *oc, void *data) 832a8a506c3SXiaojuan Yang { 833a8a506c3SXiaojuan Yang MachineClass *mc = MACHINE_CLASS(oc); 834*e27e5357SXiaojuan Yang HotplugHandlerClass *hc = HOTPLUG_HANDLER_CLASS(oc); 835a8a506c3SXiaojuan Yang 836a8a506c3SXiaojuan Yang mc->desc = "Loongson-3A5000 LS7A1000 machine"; 837a8a506c3SXiaojuan Yang mc->init = loongarch_init; 838a8a506c3SXiaojuan Yang mc->default_ram_size = 1 * GiB; 839a8a506c3SXiaojuan Yang mc->default_cpu_type = LOONGARCH_CPU_TYPE_NAME("la464"); 840a8a506c3SXiaojuan Yang mc->default_ram_id = "loongarch.ram"; 841a8a506c3SXiaojuan Yang mc->max_cpus = LOONGARCH_MAX_VCPUS; 842a8a506c3SXiaojuan Yang mc->is_default = 1; 843a8a506c3SXiaojuan Yang mc->default_kernel_irqchip_split = false; 844a8a506c3SXiaojuan Yang mc->block_default_type = IF_VIRTIO; 845a8a506c3SXiaojuan Yang mc->default_boot_order = "c"; 846a8a506c3SXiaojuan Yang mc->no_cdrom = 1; 847*e27e5357SXiaojuan Yang mc->get_hotplug_handler = virt_machine_get_hotplug_handler; 848*e27e5357SXiaojuan Yang hc->plug = loongarch_machine_device_plug_cb; 849735143f1SXiaojuan Yang 850735143f1SXiaojuan Yang object_class_property_add(oc, "acpi", "OnOffAuto", 851735143f1SXiaojuan Yang loongarch_get_acpi, loongarch_set_acpi, 852735143f1SXiaojuan Yang NULL, NULL); 853735143f1SXiaojuan Yang object_class_property_set_description(oc, "acpi", 854735143f1SXiaojuan Yang "Enable ACPI"); 855a8a506c3SXiaojuan Yang } 856a8a506c3SXiaojuan Yang 857a8a506c3SXiaojuan Yang static const TypeInfo loongarch_machine_types[] = { 858a8a506c3SXiaojuan Yang { 859a8a506c3SXiaojuan Yang .name = TYPE_LOONGARCH_MACHINE, 860a8a506c3SXiaojuan Yang .parent = TYPE_MACHINE, 861a8a506c3SXiaojuan Yang .instance_size = sizeof(LoongArchMachineState), 862a8a506c3SXiaojuan Yang .class_init = loongarch_class_init, 863735143f1SXiaojuan Yang .instance_init = loongarch_machine_initfn, 864*e27e5357SXiaojuan Yang .interfaces = (InterfaceInfo[]) { 865*e27e5357SXiaojuan Yang { TYPE_HOTPLUG_HANDLER }, 866*e27e5357SXiaojuan Yang { } 867*e27e5357SXiaojuan Yang }, 868a8a506c3SXiaojuan Yang } 869a8a506c3SXiaojuan Yang }; 870a8a506c3SXiaojuan Yang 871a8a506c3SXiaojuan Yang DEFINE_TYPES(loongarch_machine_types) 872