1a8a506c3SXiaojuan Yang /* SPDX-License-Identifier: GPL-2.0-or-later */ 2a8a506c3SXiaojuan Yang /* 3a8a506c3SXiaojuan Yang * QEMU loongson 3a5000 develop board emulation 4a8a506c3SXiaojuan Yang * 5a8a506c3SXiaojuan Yang * Copyright (c) 2021 Loongson Technology Corporation Limited 6a8a506c3SXiaojuan Yang */ 7a8a506c3SXiaojuan Yang #include "qemu/osdep.h" 8a8a506c3SXiaojuan Yang #include "qemu/units.h" 9a8a506c3SXiaojuan Yang #include "qemu/datadir.h" 10a8a506c3SXiaojuan Yang #include "qapi/error.h" 11a8a506c3SXiaojuan Yang #include "hw/boards.h" 12dc93b8dfSXiaojuan Yang #include "hw/char/serial.h" 13a8a506c3SXiaojuan Yang #include "sysemu/sysemu.h" 14a8a506c3SXiaojuan Yang #include "sysemu/qtest.h" 15a8a506c3SXiaojuan Yang #include "sysemu/runstate.h" 16a8a506c3SXiaojuan Yang #include "sysemu/reset.h" 17a8a506c3SXiaojuan Yang #include "sysemu/rtc.h" 18a8a506c3SXiaojuan Yang #include "hw/loongarch/virt.h" 19a8a506c3SXiaojuan Yang #include "exec/address-spaces.h" 20dc93b8dfSXiaojuan Yang #include "hw/irq.h" 21dc93b8dfSXiaojuan Yang #include "net/net.h" 226a6f26f4SXiaojuan Yang #include "hw/loader.h" 236a6f26f4SXiaojuan Yang #include "elf.h" 2469d9c74fSXiaojuan Yang #include "hw/intc/loongarch_ipi.h" 2569d9c74fSXiaojuan Yang #include "hw/intc/loongarch_extioi.h" 2669d9c74fSXiaojuan Yang #include "hw/intc/loongarch_pch_pic.h" 2769d9c74fSXiaojuan Yang #include "hw/intc/loongarch_pch_msi.h" 2869d9c74fSXiaojuan Yang #include "hw/pci-host/ls7a.h" 29dc93b8dfSXiaojuan Yang #include "hw/pci-host/gpex.h" 30dc93b8dfSXiaojuan Yang #include "hw/misc/unimp.h" 3127ad7564SXiaojuan Yang #include "hw/loongarch/fw_cfg.h" 32a8a506c3SXiaojuan Yang #include "target/loongarch/cpu.h" 333efa6fa1SXiaojuan Yang #include "hw/firmware/smbios.h" 34735143f1SXiaojuan Yang #include "hw/acpi/aml-build.h" 35735143f1SXiaojuan Yang #include "qapi/qapi-visit-common.h" 36735143f1SXiaojuan Yang #include "hw/acpi/generic_event_device.h" 37735143f1SXiaojuan Yang #include "hw/mem/nvdimm.h" 38fda3f15bSXiaojuan Yang #include "sysemu/device_tree.h" 39fda3f15bSXiaojuan Yang #include <libfdt.h> 40a1f7d78eSXiaojuan Yang #include "hw/core/sysbus-fdt.h" 41a1f7d78eSXiaojuan Yang #include "hw/platform-bus.h" 42f8ab9aa2SXiaojuan Yang #include "hw/display/ramfb.h" 43c3da26f3SXiaojuan Yang #include "hw/mem/pc-dimm.h" 443dfbb6deSXiaojuan Yang #include "sysemu/tpm.h" 45288431a1SXiaojuan Yang #include "sysemu/block-backend.h" 46288431a1SXiaojuan Yang #include "hw/block/flash.h" 47cc37d98bSRichard Henderson #include "qemu/error-report.h" 48cc37d98bSRichard Henderson 49c6e9847fSXianglai Li static PFlashCFI01 *virt_flash_create1(LoongArchMachineState *lams, 50c6e9847fSXianglai Li const char *name, 51c6e9847fSXianglai Li const char *alias_prop_name) 52288431a1SXiaojuan Yang { 53288431a1SXiaojuan Yang DeviceState *dev = qdev_new(TYPE_PFLASH_CFI01); 54288431a1SXiaojuan Yang 55288431a1SXiaojuan Yang qdev_prop_set_uint64(dev, "sector-length", VIRT_FLASH_SECTOR_SIZE); 56288431a1SXiaojuan Yang qdev_prop_set_uint8(dev, "width", 4); 57288431a1SXiaojuan Yang qdev_prop_set_uint8(dev, "device-width", 2); 58288431a1SXiaojuan Yang qdev_prop_set_bit(dev, "big-endian", false); 59288431a1SXiaojuan Yang qdev_prop_set_uint16(dev, "id0", 0x89); 60288431a1SXiaojuan Yang qdev_prop_set_uint16(dev, "id1", 0x18); 61288431a1SXiaojuan Yang qdev_prop_set_uint16(dev, "id2", 0x00); 62288431a1SXiaojuan Yang qdev_prop_set_uint16(dev, "id3", 0x00); 63c6e9847fSXianglai Li qdev_prop_set_string(dev, "name", name); 64c6e9847fSXianglai Li object_property_add_child(OBJECT(lams), name, OBJECT(dev)); 65c6e9847fSXianglai Li object_property_add_alias(OBJECT(lams), alias_prop_name, 66288431a1SXiaojuan Yang OBJECT(dev), "drive"); 67c6e9847fSXianglai Li return PFLASH_CFI01(dev); 68c6e9847fSXianglai Li } 69288431a1SXiaojuan Yang 70c6e9847fSXianglai Li static void virt_flash_create(LoongArchMachineState *lams) 71c6e9847fSXianglai Li { 72c6e9847fSXianglai Li lams->flash[0] = virt_flash_create1(lams, "virt.flash0", "pflash0"); 73c6e9847fSXianglai Li lams->flash[1] = virt_flash_create1(lams, "virt.flash1", "pflash1"); 74c6e9847fSXianglai Li } 75c6e9847fSXianglai Li 76c6e9847fSXianglai Li static void virt_flash_map1(PFlashCFI01 *flash, 77c6e9847fSXianglai Li hwaddr base, hwaddr size, 78c6e9847fSXianglai Li MemoryRegion *sysmem) 79c6e9847fSXianglai Li { 80c6e9847fSXianglai Li DeviceState *dev = DEVICE(flash); 81c6e9847fSXianglai Li BlockBackend *blk; 82c6e9847fSXianglai Li hwaddr real_size = size; 83c6e9847fSXianglai Li 84c6e9847fSXianglai Li blk = pflash_cfi01_get_blk(flash); 85c6e9847fSXianglai Li if (blk) { 86c6e9847fSXianglai Li real_size = blk_getlength(blk); 87c6e9847fSXianglai Li assert(real_size && real_size <= size); 88c6e9847fSXianglai Li } 89c6e9847fSXianglai Li 90c6e9847fSXianglai Li assert(QEMU_IS_ALIGNED(real_size, VIRT_FLASH_SECTOR_SIZE)); 91c6e9847fSXianglai Li assert(real_size / VIRT_FLASH_SECTOR_SIZE <= UINT32_MAX); 92c6e9847fSXianglai Li 93c6e9847fSXianglai Li qdev_prop_set_uint32(dev, "num-blocks", real_size / VIRT_FLASH_SECTOR_SIZE); 94c6e9847fSXianglai Li sysbus_realize_and_unref(SYS_BUS_DEVICE(dev), &error_fatal); 95c6e9847fSXianglai Li memory_region_add_subregion(sysmem, base, 96c6e9847fSXianglai Li sysbus_mmio_get_region(SYS_BUS_DEVICE(dev), 0)); 97288431a1SXiaojuan Yang } 98288431a1SXiaojuan Yang 99288431a1SXiaojuan Yang static void virt_flash_map(LoongArchMachineState *lams, 100288431a1SXiaojuan Yang MemoryRegion *sysmem) 101288431a1SXiaojuan Yang { 102c6e9847fSXianglai Li PFlashCFI01 *flash0 = lams->flash[0]; 103c6e9847fSXianglai Li PFlashCFI01 *flash1 = lams->flash[1]; 104288431a1SXiaojuan Yang 105c6e9847fSXianglai Li virt_flash_map1(flash0, VIRT_FLASH0_BASE, VIRT_FLASH0_SIZE, sysmem); 106c6e9847fSXianglai Li virt_flash_map1(flash1, VIRT_FLASH1_BASE, VIRT_FLASH1_SIZE, sysmem); 107288431a1SXiaojuan Yang } 108288431a1SXiaojuan Yang 109288431a1SXiaojuan Yang static void fdt_add_flash_node(LoongArchMachineState *lams) 110288431a1SXiaojuan Yang { 111288431a1SXiaojuan Yang MachineState *ms = MACHINE(lams); 112288431a1SXiaojuan Yang char *nodename; 113c6e9847fSXianglai Li MemoryRegion *flash_mem; 114288431a1SXiaojuan Yang 115c6e9847fSXianglai Li hwaddr flash0_base; 116c6e9847fSXianglai Li hwaddr flash0_size; 117288431a1SXiaojuan Yang 118c6e9847fSXianglai Li hwaddr flash1_base; 119c6e9847fSXianglai Li hwaddr flash1_size; 120c6e9847fSXianglai Li 121c6e9847fSXianglai Li flash_mem = pflash_cfi01_get_memory(lams->flash[0]); 122c6e9847fSXianglai Li flash0_base = flash_mem->addr; 123c6e9847fSXianglai Li flash0_size = memory_region_size(flash_mem); 124c6e9847fSXianglai Li 125c6e9847fSXianglai Li flash_mem = pflash_cfi01_get_memory(lams->flash[1]); 126c6e9847fSXianglai Li flash1_base = flash_mem->addr; 127c6e9847fSXianglai Li flash1_size = memory_region_size(flash_mem); 128c6e9847fSXianglai Li 129c6e9847fSXianglai Li nodename = g_strdup_printf("/flash@%" PRIx64, flash0_base); 130288431a1SXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, nodename); 131288431a1SXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, "compatible", "cfi-flash"); 132288431a1SXiaojuan Yang qemu_fdt_setprop_sized_cells(ms->fdt, nodename, "reg", 133c6e9847fSXianglai Li 2, flash0_base, 2, flash0_size, 134c6e9847fSXianglai Li 2, flash1_base, 2, flash1_size); 135288431a1SXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "bank-width", 4); 136288431a1SXiaojuan Yang g_free(nodename); 137288431a1SXiaojuan Yang } 138fda3f15bSXiaojuan Yang 139ca5bf7adSXiaojuan Yang static void fdt_add_rtc_node(LoongArchMachineState *lams) 140ca5bf7adSXiaojuan Yang { 141ca5bf7adSXiaojuan Yang char *nodename; 142ca5bf7adSXiaojuan Yang hwaddr base = VIRT_RTC_REG_BASE; 143ca5bf7adSXiaojuan Yang hwaddr size = VIRT_RTC_LEN; 144ca5bf7adSXiaojuan Yang MachineState *ms = MACHINE(lams); 145ca5bf7adSXiaojuan Yang 146ca5bf7adSXiaojuan Yang nodename = g_strdup_printf("/rtc@%" PRIx64, base); 147ca5bf7adSXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, nodename); 148ca5bf7adSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, "compatible", "loongson,ls7a-rtc"); 149e8c8203eSXiaojuan Yang qemu_fdt_setprop_sized_cells(ms->fdt, nodename, "reg", 2, base, 2, size); 150ca5bf7adSXiaojuan Yang g_free(nodename); 151ca5bf7adSXiaojuan Yang } 152ca5bf7adSXiaojuan Yang 153ca5bf7adSXiaojuan Yang static void fdt_add_uart_node(LoongArchMachineState *lams) 154ca5bf7adSXiaojuan Yang { 155ca5bf7adSXiaojuan Yang char *nodename; 156ca5bf7adSXiaojuan Yang hwaddr base = VIRT_UART_BASE; 157ca5bf7adSXiaojuan Yang hwaddr size = VIRT_UART_SIZE; 158ca5bf7adSXiaojuan Yang MachineState *ms = MACHINE(lams); 159ca5bf7adSXiaojuan Yang 160ca5bf7adSXiaojuan Yang nodename = g_strdup_printf("/serial@%" PRIx64, base); 161ca5bf7adSXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, nodename); 162ca5bf7adSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, "compatible", "ns16550a"); 163ca5bf7adSXiaojuan Yang qemu_fdt_setprop_cells(ms->fdt, nodename, "reg", 0x0, base, 0x0, size); 164ca5bf7adSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "clock-frequency", 100000000); 1650208ba74SXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, "/chosen", "stdout-path", nodename); 166ca5bf7adSXiaojuan Yang g_free(nodename); 167ca5bf7adSXiaojuan Yang } 168ca5bf7adSXiaojuan Yang 169fda3f15bSXiaojuan Yang static void create_fdt(LoongArchMachineState *lams) 170fda3f15bSXiaojuan Yang { 171fda3f15bSXiaojuan Yang MachineState *ms = MACHINE(lams); 172fda3f15bSXiaojuan Yang 173fda3f15bSXiaojuan Yang ms->fdt = create_device_tree(&lams->fdt_size); 174fda3f15bSXiaojuan Yang if (!ms->fdt) { 175fda3f15bSXiaojuan Yang error_report("create_device_tree() failed"); 176fda3f15bSXiaojuan Yang exit(1); 177fda3f15bSXiaojuan Yang } 178fda3f15bSXiaojuan Yang 179fda3f15bSXiaojuan Yang /* Header */ 180fda3f15bSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, "/", "compatible", 181fda3f15bSXiaojuan Yang "linux,dummy-loongson3"); 182fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, "/", "#address-cells", 0x2); 183fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, "/", "#size-cells", 0x2); 1840208ba74SXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, "/chosen"); 185fda3f15bSXiaojuan Yang } 186fda3f15bSXiaojuan Yang 187fda3f15bSXiaojuan Yang static void fdt_add_cpu_nodes(const LoongArchMachineState *lams) 188fda3f15bSXiaojuan Yang { 189fda3f15bSXiaojuan Yang int num; 190fda3f15bSXiaojuan Yang const MachineState *ms = MACHINE(lams); 191fda3f15bSXiaojuan Yang int smp_cpus = ms->smp.cpus; 192fda3f15bSXiaojuan Yang 193fda3f15bSXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, "/cpus"); 194fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, "/cpus", "#address-cells", 0x1); 195fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, "/cpus", "#size-cells", 0x0); 196fda3f15bSXiaojuan Yang 197fda3f15bSXiaojuan Yang /* cpu nodes */ 198fda3f15bSXiaojuan Yang for (num = smp_cpus - 1; num >= 0; num--) { 199fda3f15bSXiaojuan Yang char *nodename = g_strdup_printf("/cpus/cpu@%d", num); 200fda3f15bSXiaojuan Yang LoongArchCPU *cpu = LOONGARCH_CPU(qemu_get_cpu(num)); 2010cf1478dSTianrui Zhao CPUState *cs = CPU(cpu); 202fda3f15bSXiaojuan Yang 203fda3f15bSXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, nodename); 204fda3f15bSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, "device_type", "cpu"); 205fda3f15bSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, "compatible", 206fda3f15bSXiaojuan Yang cpu->dtb_compatible); 2070cf1478dSTianrui Zhao if (ms->possible_cpus->cpus[cs->cpu_index].props.has_node_id) { 2080cf1478dSTianrui Zhao qemu_fdt_setprop_cell(ms->fdt, nodename, "numa-node-id", 2090cf1478dSTianrui Zhao ms->possible_cpus->cpus[cs->cpu_index].props.node_id); 2100cf1478dSTianrui Zhao } 211fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "reg", num); 212fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "phandle", 213fda3f15bSXiaojuan Yang qemu_fdt_alloc_phandle(ms->fdt)); 214fda3f15bSXiaojuan Yang g_free(nodename); 215fda3f15bSXiaojuan Yang } 216fda3f15bSXiaojuan Yang 217fda3f15bSXiaojuan Yang /*cpu map */ 218fda3f15bSXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, "/cpus/cpu-map"); 219fda3f15bSXiaojuan Yang 220fda3f15bSXiaojuan Yang for (num = smp_cpus - 1; num >= 0; num--) { 221fda3f15bSXiaojuan Yang char *cpu_path = g_strdup_printf("/cpus/cpu@%d", num); 222fda3f15bSXiaojuan Yang char *map_path; 223fda3f15bSXiaojuan Yang 224fda3f15bSXiaojuan Yang if (ms->smp.threads > 1) { 225fda3f15bSXiaojuan Yang map_path = g_strdup_printf( 226fda3f15bSXiaojuan Yang "/cpus/cpu-map/socket%d/core%d/thread%d", 227fda3f15bSXiaojuan Yang num / (ms->smp.cores * ms->smp.threads), 228fda3f15bSXiaojuan Yang (num / ms->smp.threads) % ms->smp.cores, 229fda3f15bSXiaojuan Yang num % ms->smp.threads); 230fda3f15bSXiaojuan Yang } else { 231fda3f15bSXiaojuan Yang map_path = g_strdup_printf( 232fda3f15bSXiaojuan Yang "/cpus/cpu-map/socket%d/core%d", 233fda3f15bSXiaojuan Yang num / ms->smp.cores, 234fda3f15bSXiaojuan Yang num % ms->smp.cores); 235fda3f15bSXiaojuan Yang } 236fda3f15bSXiaojuan Yang qemu_fdt_add_path(ms->fdt, map_path); 237fda3f15bSXiaojuan Yang qemu_fdt_setprop_phandle(ms->fdt, map_path, "cpu", cpu_path); 238fda3f15bSXiaojuan Yang 239fda3f15bSXiaojuan Yang g_free(map_path); 240fda3f15bSXiaojuan Yang g_free(cpu_path); 241fda3f15bSXiaojuan Yang } 242fda3f15bSXiaojuan Yang } 243fda3f15bSXiaojuan Yang 244fda3f15bSXiaojuan Yang static void fdt_add_fw_cfg_node(const LoongArchMachineState *lams) 245fda3f15bSXiaojuan Yang { 246fda3f15bSXiaojuan Yang char *nodename; 247fda3f15bSXiaojuan Yang hwaddr base = VIRT_FWCFG_BASE; 248fda3f15bSXiaojuan Yang const MachineState *ms = MACHINE(lams); 249fda3f15bSXiaojuan Yang 250fda3f15bSXiaojuan Yang nodename = g_strdup_printf("/fw_cfg@%" PRIx64, base); 251fda3f15bSXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, nodename); 252fda3f15bSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, 253fda3f15bSXiaojuan Yang "compatible", "qemu,fw-cfg-mmio"); 254fda3f15bSXiaojuan Yang qemu_fdt_setprop_sized_cells(ms->fdt, nodename, "reg", 255feae45dcSXiaojuan Yang 2, base, 2, 0x18); 256fda3f15bSXiaojuan Yang qemu_fdt_setprop(ms->fdt, nodename, "dma-coherent", NULL, 0); 257fda3f15bSXiaojuan Yang g_free(nodename); 258fda3f15bSXiaojuan Yang } 259fda3f15bSXiaojuan Yang 260fda3f15bSXiaojuan Yang static void fdt_add_pcie_node(const LoongArchMachineState *lams) 261fda3f15bSXiaojuan Yang { 262fda3f15bSXiaojuan Yang char *nodename; 26374725231SXiaojuan Yang hwaddr base_mmio = VIRT_PCI_MEM_BASE; 26474725231SXiaojuan Yang hwaddr size_mmio = VIRT_PCI_MEM_SIZE; 26574725231SXiaojuan Yang hwaddr base_pio = VIRT_PCI_IO_BASE; 26674725231SXiaojuan Yang hwaddr size_pio = VIRT_PCI_IO_SIZE; 26774725231SXiaojuan Yang hwaddr base_pcie = VIRT_PCI_CFG_BASE; 26874725231SXiaojuan Yang hwaddr size_pcie = VIRT_PCI_CFG_SIZE; 269fda3f15bSXiaojuan Yang hwaddr base = base_pcie; 270fda3f15bSXiaojuan Yang 271fda3f15bSXiaojuan Yang const MachineState *ms = MACHINE(lams); 272fda3f15bSXiaojuan Yang 273fda3f15bSXiaojuan Yang nodename = g_strdup_printf("/pcie@%" PRIx64, base); 274fda3f15bSXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, nodename); 275fda3f15bSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, 276fda3f15bSXiaojuan Yang "compatible", "pci-host-ecam-generic"); 277fda3f15bSXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, "device_type", "pci"); 278fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "#address-cells", 3); 279fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "#size-cells", 2); 280fda3f15bSXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "linux,pci-domain", 0); 281fda3f15bSXiaojuan Yang qemu_fdt_setprop_cells(ms->fdt, nodename, "bus-range", 0, 28274725231SXiaojuan Yang PCIE_MMCFG_BUS(VIRT_PCI_CFG_SIZE - 1)); 283fda3f15bSXiaojuan Yang qemu_fdt_setprop(ms->fdt, nodename, "dma-coherent", NULL, 0); 284fda3f15bSXiaojuan Yang qemu_fdt_setprop_sized_cells(ms->fdt, nodename, "reg", 285fda3f15bSXiaojuan Yang 2, base_pcie, 2, size_pcie); 286fda3f15bSXiaojuan Yang qemu_fdt_setprop_sized_cells(ms->fdt, nodename, "ranges", 28774725231SXiaojuan Yang 1, FDT_PCI_RANGE_IOPORT, 2, VIRT_PCI_IO_OFFSET, 288fda3f15bSXiaojuan Yang 2, base_pio, 2, size_pio, 289fda3f15bSXiaojuan Yang 1, FDT_PCI_RANGE_MMIO, 2, base_mmio, 290fda3f15bSXiaojuan Yang 2, base_mmio, 2, size_mmio); 291fda3f15bSXiaojuan Yang g_free(nodename); 292fda3f15bSXiaojuan Yang } 293fda3f15bSXiaojuan Yang 294ee413a52SXiaojuan Yang static void fdt_add_irqchip_node(LoongArchMachineState *lams) 295ee413a52SXiaojuan Yang { 296ee413a52SXiaojuan Yang MachineState *ms = MACHINE(lams); 297ee413a52SXiaojuan Yang char *nodename; 298ee413a52SXiaojuan Yang uint32_t irqchip_phandle; 299ee413a52SXiaojuan Yang 300ee413a52SXiaojuan Yang irqchip_phandle = qemu_fdt_alloc_phandle(ms->fdt); 301ee413a52SXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, "/", "interrupt-parent", irqchip_phandle); 302ee413a52SXiaojuan Yang 303ee413a52SXiaojuan Yang nodename = g_strdup_printf("/intc@%lx", VIRT_IOAPIC_REG_BASE); 304ee413a52SXiaojuan Yang qemu_fdt_add_subnode(ms->fdt, nodename); 305ee413a52SXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "#interrupt-cells", 3); 306ee413a52SXiaojuan Yang qemu_fdt_setprop(ms->fdt, nodename, "interrupt-controller", NULL, 0); 307ee413a52SXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "#address-cells", 0x2); 308ee413a52SXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "#size-cells", 0x2); 309ee413a52SXiaojuan Yang qemu_fdt_setprop(ms->fdt, nodename, "ranges", NULL, 0); 310ee413a52SXiaojuan Yang 311ee413a52SXiaojuan Yang qemu_fdt_setprop_string(ms->fdt, nodename, "compatible", 312ee413a52SXiaojuan Yang "loongarch,ls7a"); 313ee413a52SXiaojuan Yang 314ee413a52SXiaojuan Yang qemu_fdt_setprop_sized_cells(ms->fdt, nodename, "reg", 315ee413a52SXiaojuan Yang 2, VIRT_IOAPIC_REG_BASE, 316ee413a52SXiaojuan Yang 2, PCH_PIC_ROUTE_ENTRY_OFFSET); 317ee413a52SXiaojuan Yang 318ee413a52SXiaojuan Yang qemu_fdt_setprop_cell(ms->fdt, nodename, "phandle", irqchip_phandle); 319ee413a52SXiaojuan Yang g_free(nodename); 320ee413a52SXiaojuan Yang } 321a8a506c3SXiaojuan Yang 3220cf1478dSTianrui Zhao static void fdt_add_memory_node(MachineState *ms, 3230cf1478dSTianrui Zhao uint64_t base, uint64_t size, int node_id) 3240cf1478dSTianrui Zhao { 3250cf1478dSTianrui Zhao char *nodename = g_strdup_printf("/memory@%" PRIx64, base); 3260cf1478dSTianrui Zhao 3270cf1478dSTianrui Zhao qemu_fdt_add_subnode(ms->fdt, nodename); 3280cf1478dSTianrui Zhao qemu_fdt_setprop_cells(ms->fdt, nodename, "reg", 2, base, 2, size); 3290cf1478dSTianrui Zhao qemu_fdt_setprop_string(ms->fdt, nodename, "device_type", "memory"); 3300cf1478dSTianrui Zhao 3310cf1478dSTianrui Zhao if (ms->numa_state && ms->numa_state->num_nodes) { 3320cf1478dSTianrui Zhao qemu_fdt_setprop_cell(ms->fdt, nodename, "numa-node-id", node_id); 3330cf1478dSTianrui Zhao } 3340cf1478dSTianrui Zhao 3350cf1478dSTianrui Zhao g_free(nodename); 3360cf1478dSTianrui Zhao } 3370cf1478dSTianrui Zhao 3383efa6fa1SXiaojuan Yang static void virt_build_smbios(LoongArchMachineState *lams) 3393efa6fa1SXiaojuan Yang { 3403efa6fa1SXiaojuan Yang MachineState *ms = MACHINE(lams); 3413efa6fa1SXiaojuan Yang MachineClass *mc = MACHINE_GET_CLASS(lams); 3423efa6fa1SXiaojuan Yang uint8_t *smbios_tables, *smbios_anchor; 3433efa6fa1SXiaojuan Yang size_t smbios_tables_len, smbios_anchor_len; 3443efa6fa1SXiaojuan Yang const char *product = "QEMU Virtual Machine"; 3453efa6fa1SXiaojuan Yang 3463efa6fa1SXiaojuan Yang if (!lams->fw_cfg) { 3473efa6fa1SXiaojuan Yang return; 3483efa6fa1SXiaojuan Yang } 3493efa6fa1SXiaojuan Yang 35069ea07a5SIgor Mammedov smbios_set_defaults("QEMU", product, mc->name, true); 3513efa6fa1SXiaojuan Yang 35269ea07a5SIgor Mammedov smbios_get_tables(ms, SMBIOS_ENTRY_POINT_TYPE_64, 35369ea07a5SIgor Mammedov NULL, 0, 35469ea07a5SIgor Mammedov &smbios_tables, &smbios_tables_len, 3553efa6fa1SXiaojuan Yang &smbios_anchor, &smbios_anchor_len, &error_fatal); 3563efa6fa1SXiaojuan Yang 3573efa6fa1SXiaojuan Yang if (smbios_anchor) { 3583efa6fa1SXiaojuan Yang fw_cfg_add_file(lams->fw_cfg, "etc/smbios/smbios-tables", 3593efa6fa1SXiaojuan Yang smbios_tables, smbios_tables_len); 3603efa6fa1SXiaojuan Yang fw_cfg_add_file(lams->fw_cfg, "etc/smbios/smbios-anchor", 3613efa6fa1SXiaojuan Yang smbios_anchor, smbios_anchor_len); 3623efa6fa1SXiaojuan Yang } 3633efa6fa1SXiaojuan Yang } 3643efa6fa1SXiaojuan Yang 3653efa6fa1SXiaojuan Yang static void virt_machine_done(Notifier *notifier, void *data) 3663efa6fa1SXiaojuan Yang { 3673efa6fa1SXiaojuan Yang LoongArchMachineState *lams = container_of(notifier, 3683efa6fa1SXiaojuan Yang LoongArchMachineState, machine_done); 3693efa6fa1SXiaojuan Yang virt_build_smbios(lams); 370735143f1SXiaojuan Yang loongarch_acpi_setup(lams); 3713efa6fa1SXiaojuan Yang } 3723efa6fa1SXiaojuan Yang 3730d588c4fSSong Gao static void virt_powerdown_req(Notifier *notifier, void *opaque) 3740d588c4fSSong Gao { 3750d588c4fSSong Gao LoongArchMachineState *s = container_of(notifier, 3760d588c4fSSong Gao LoongArchMachineState, powerdown_notifier); 3770d588c4fSSong Gao 3780d588c4fSSong Gao acpi_send_event(s->acpi_ged, ACPI_POWER_DOWN_STATUS); 3790d588c4fSSong Gao } 3800d588c4fSSong Gao 38127ad7564SXiaojuan Yang struct memmap_entry { 38227ad7564SXiaojuan Yang uint64_t address; 38327ad7564SXiaojuan Yang uint64_t length; 38427ad7564SXiaojuan Yang uint32_t type; 38527ad7564SXiaojuan Yang uint32_t reserved; 38627ad7564SXiaojuan Yang }; 38727ad7564SXiaojuan Yang 38827ad7564SXiaojuan Yang static struct memmap_entry *memmap_table; 38927ad7564SXiaojuan Yang static unsigned memmap_entries; 39027ad7564SXiaojuan Yang 39127ad7564SXiaojuan Yang static void memmap_add_entry(uint64_t address, uint64_t length, uint32_t type) 39227ad7564SXiaojuan Yang { 39327ad7564SXiaojuan Yang /* Ensure there are no duplicate entries. */ 39427ad7564SXiaojuan Yang for (unsigned i = 0; i < memmap_entries; i++) { 39527ad7564SXiaojuan Yang assert(memmap_table[i].address != address); 39627ad7564SXiaojuan Yang } 39727ad7564SXiaojuan Yang 39827ad7564SXiaojuan Yang memmap_table = g_renew(struct memmap_entry, memmap_table, 39927ad7564SXiaojuan Yang memmap_entries + 1); 40027ad7564SXiaojuan Yang memmap_table[memmap_entries].address = cpu_to_le64(address); 40127ad7564SXiaojuan Yang memmap_table[memmap_entries].length = cpu_to_le64(length); 40227ad7564SXiaojuan Yang memmap_table[memmap_entries].type = cpu_to_le32(type); 40327ad7564SXiaojuan Yang memmap_table[memmap_entries].reserved = 0; 40427ad7564SXiaojuan Yang memmap_entries++; 40527ad7564SXiaojuan Yang } 40627ad7564SXiaojuan Yang 407735143f1SXiaojuan Yang static DeviceState *create_acpi_ged(DeviceState *pch_pic, LoongArchMachineState *lams) 408735143f1SXiaojuan Yang { 409735143f1SXiaojuan Yang DeviceState *dev; 410735143f1SXiaojuan Yang MachineState *ms = MACHINE(lams); 411735143f1SXiaojuan Yang uint32_t event = ACPI_GED_PWR_DOWN_EVT; 412735143f1SXiaojuan Yang 413735143f1SXiaojuan Yang if (ms->ram_slots) { 414735143f1SXiaojuan Yang event |= ACPI_GED_MEM_HOTPLUG_EVT; 415735143f1SXiaojuan Yang } 416735143f1SXiaojuan Yang dev = qdev_new(TYPE_ACPI_GED); 417735143f1SXiaojuan Yang qdev_prop_set_uint32(dev, "ged-event", event); 418bec4be77SPhilippe Mathieu-Daudé sysbus_realize_and_unref(SYS_BUS_DEVICE(dev), &error_fatal); 419735143f1SXiaojuan Yang 420735143f1SXiaojuan Yang /* ged event */ 421735143f1SXiaojuan Yang sysbus_mmio_map(SYS_BUS_DEVICE(dev), 0, VIRT_GED_EVT_ADDR); 422735143f1SXiaojuan Yang /* memory hotplug */ 423735143f1SXiaojuan Yang sysbus_mmio_map(SYS_BUS_DEVICE(dev), 1, VIRT_GED_MEM_ADDR); 424735143f1SXiaojuan Yang /* ged regs used for reset and power down */ 425735143f1SXiaojuan Yang sysbus_mmio_map(SYS_BUS_DEVICE(dev), 2, VIRT_GED_REG_ADDR); 426735143f1SXiaojuan Yang 427735143f1SXiaojuan Yang sysbus_connect_irq(SYS_BUS_DEVICE(dev), 0, 428456eb81fSBibo Mao qdev_get_gpio_in(pch_pic, VIRT_SCI_IRQ - VIRT_GSI_BASE)); 429735143f1SXiaojuan Yang return dev; 430735143f1SXiaojuan Yang } 431735143f1SXiaojuan Yang 432a1f7d78eSXiaojuan Yang static DeviceState *create_platform_bus(DeviceState *pch_pic) 433a1f7d78eSXiaojuan Yang { 434a1f7d78eSXiaojuan Yang DeviceState *dev; 435a1f7d78eSXiaojuan Yang SysBusDevice *sysbus; 436a1f7d78eSXiaojuan Yang int i, irq; 437a1f7d78eSXiaojuan Yang MemoryRegion *sysmem = get_system_memory(); 438a1f7d78eSXiaojuan Yang 439a1f7d78eSXiaojuan Yang dev = qdev_new(TYPE_PLATFORM_BUS_DEVICE); 440a1f7d78eSXiaojuan Yang dev->id = g_strdup(TYPE_PLATFORM_BUS_DEVICE); 441a1f7d78eSXiaojuan Yang qdev_prop_set_uint32(dev, "num_irqs", VIRT_PLATFORM_BUS_NUM_IRQS); 442a1f7d78eSXiaojuan Yang qdev_prop_set_uint32(dev, "mmio_size", VIRT_PLATFORM_BUS_SIZE); 443a1f7d78eSXiaojuan Yang sysbus_realize_and_unref(SYS_BUS_DEVICE(dev), &error_fatal); 444a1f7d78eSXiaojuan Yang 445a1f7d78eSXiaojuan Yang sysbus = SYS_BUS_DEVICE(dev); 446a1f7d78eSXiaojuan Yang for (i = 0; i < VIRT_PLATFORM_BUS_NUM_IRQS; i++) { 447456eb81fSBibo Mao irq = VIRT_PLATFORM_BUS_IRQ - VIRT_GSI_BASE + i; 448a1f7d78eSXiaojuan Yang sysbus_connect_irq(sysbus, i, qdev_get_gpio_in(pch_pic, irq)); 449a1f7d78eSXiaojuan Yang } 450a1f7d78eSXiaojuan Yang 451a1f7d78eSXiaojuan Yang memory_region_add_subregion(sysmem, 452a1f7d78eSXiaojuan Yang VIRT_PLATFORM_BUS_BASEADDRESS, 453a1f7d78eSXiaojuan Yang sysbus_mmio_get_region(sysbus, 0)); 454a1f7d78eSXiaojuan Yang return dev; 455a1f7d78eSXiaojuan Yang } 456a1f7d78eSXiaojuan Yang 457735143f1SXiaojuan Yang static void loongarch_devices_init(DeviceState *pch_pic, LoongArchMachineState *lams) 458dc93b8dfSXiaojuan Yang { 459240294caSThomas Huth MachineClass *mc = MACHINE_GET_CLASS(lams); 460dc93b8dfSXiaojuan Yang DeviceState *gpex_dev; 461dc93b8dfSXiaojuan Yang SysBusDevice *d; 462dc93b8dfSXiaojuan Yang PCIBus *pci_bus; 463dc93b8dfSXiaojuan Yang MemoryRegion *ecam_alias, *ecam_reg, *pio_alias, *pio_reg; 46489daabe3SSong Gao MemoryRegion *mmio_alias, *mmio_reg; 465dc93b8dfSXiaojuan Yang int i; 466dc93b8dfSXiaojuan Yang 467dc93b8dfSXiaojuan Yang gpex_dev = qdev_new(TYPE_GPEX_HOST); 468dc93b8dfSXiaojuan Yang d = SYS_BUS_DEVICE(gpex_dev); 469dc93b8dfSXiaojuan Yang sysbus_realize_and_unref(d, &error_fatal); 470dc93b8dfSXiaojuan Yang pci_bus = PCI_HOST_BRIDGE(gpex_dev)->bus; 4711895b967SXiaojuan Yang lams->pci_bus = pci_bus; 472dc93b8dfSXiaojuan Yang 473dc93b8dfSXiaojuan Yang /* Map only part size_ecam bytes of ECAM space */ 474dc93b8dfSXiaojuan Yang ecam_alias = g_new0(MemoryRegion, 1); 475dc93b8dfSXiaojuan Yang ecam_reg = sysbus_mmio_get_region(d, 0); 476dc93b8dfSXiaojuan Yang memory_region_init_alias(ecam_alias, OBJECT(gpex_dev), "pcie-ecam", 47774725231SXiaojuan Yang ecam_reg, 0, VIRT_PCI_CFG_SIZE); 47874725231SXiaojuan Yang memory_region_add_subregion(get_system_memory(), VIRT_PCI_CFG_BASE, 479dc93b8dfSXiaojuan Yang ecam_alias); 480dc93b8dfSXiaojuan Yang 481dc93b8dfSXiaojuan Yang /* Map PCI mem space */ 482dc93b8dfSXiaojuan Yang mmio_alias = g_new0(MemoryRegion, 1); 483dc93b8dfSXiaojuan Yang mmio_reg = sysbus_mmio_get_region(d, 1); 484dc93b8dfSXiaojuan Yang memory_region_init_alias(mmio_alias, OBJECT(gpex_dev), "pcie-mmio", 48574725231SXiaojuan Yang mmio_reg, VIRT_PCI_MEM_BASE, VIRT_PCI_MEM_SIZE); 48674725231SXiaojuan Yang memory_region_add_subregion(get_system_memory(), VIRT_PCI_MEM_BASE, 487dc93b8dfSXiaojuan Yang mmio_alias); 488dc93b8dfSXiaojuan Yang 489dc93b8dfSXiaojuan Yang /* Map PCI IO port space. */ 490dc93b8dfSXiaojuan Yang pio_alias = g_new0(MemoryRegion, 1); 491dc93b8dfSXiaojuan Yang pio_reg = sysbus_mmio_get_region(d, 2); 492dc93b8dfSXiaojuan Yang memory_region_init_alias(pio_alias, OBJECT(gpex_dev), "pcie-io", pio_reg, 49374725231SXiaojuan Yang VIRT_PCI_IO_OFFSET, VIRT_PCI_IO_SIZE); 49474725231SXiaojuan Yang memory_region_add_subregion(get_system_memory(), VIRT_PCI_IO_BASE, 495dc93b8dfSXiaojuan Yang pio_alias); 496dc93b8dfSXiaojuan Yang 497dc93b8dfSXiaojuan Yang for (i = 0; i < GPEX_NUM_IRQS; i++) { 498dc93b8dfSXiaojuan Yang sysbus_connect_irq(d, i, 499dc93b8dfSXiaojuan Yang qdev_get_gpio_in(pch_pic, 16 + i)); 500dc93b8dfSXiaojuan Yang gpex_set_irq_num(GPEX_HOST(gpex_dev), i, 16 + i); 501dc93b8dfSXiaojuan Yang } 502dc93b8dfSXiaojuan Yang 50374725231SXiaojuan Yang serial_mm_init(get_system_memory(), VIRT_UART_BASE, 0, 504dc93b8dfSXiaojuan Yang qdev_get_gpio_in(pch_pic, 505456eb81fSBibo Mao VIRT_UART_IRQ - VIRT_GSI_BASE), 506dc93b8dfSXiaojuan Yang 115200, serial_hd(0), DEVICE_LITTLE_ENDIAN); 507ca5bf7adSXiaojuan Yang fdt_add_uart_node(lams); 508dc93b8dfSXiaojuan Yang 509dc93b8dfSXiaojuan Yang /* Network init */ 51013af77eeSDavid Woodhouse pci_init_nic_devices(pci_bus, mc->default_nic); 511dc93b8dfSXiaojuan Yang 512dc93b8dfSXiaojuan Yang /* 513dc93b8dfSXiaojuan Yang * There are some invalid guest memory access. 514dc93b8dfSXiaojuan Yang * Create some unimplemented devices to emulate this. 515dc93b8dfSXiaojuan Yang */ 516dc93b8dfSXiaojuan Yang create_unimplemented_device("pci-dma-cfg", 0x1001041c, 0x4); 51774725231SXiaojuan Yang sysbus_create_simple("ls7a_rtc", VIRT_RTC_REG_BASE, 518c117f68aSXiaojuan Yang qdev_get_gpio_in(pch_pic, 519456eb81fSBibo Mao VIRT_RTC_IRQ - VIRT_GSI_BASE)); 520ca5bf7adSXiaojuan Yang fdt_add_rtc_node(lams); 5219e6602d6SXiaojuan Yang 522735143f1SXiaojuan Yang /* acpi ged */ 523735143f1SXiaojuan Yang lams->acpi_ged = create_acpi_ged(pch_pic, lams); 524a1f7d78eSXiaojuan Yang /* platform bus */ 525a1f7d78eSXiaojuan Yang lams->platform_bus_dev = create_platform_bus(pch_pic); 526dc93b8dfSXiaojuan Yang } 527dc93b8dfSXiaojuan Yang 52869d9c74fSXiaojuan Yang static void loongarch_irq_init(LoongArchMachineState *lams) 52969d9c74fSXiaojuan Yang { 53069d9c74fSXiaojuan Yang MachineState *ms = MACHINE(lams); 53169d9c74fSXiaojuan Yang DeviceState *pch_pic, *pch_msi, *cpudev; 53269d9c74fSXiaojuan Yang DeviceState *ipi, *extioi; 53369d9c74fSXiaojuan Yang SysBusDevice *d; 53469d9c74fSXiaojuan Yang LoongArchCPU *lacpu; 53569d9c74fSXiaojuan Yang CPULoongArchState *env; 53669d9c74fSXiaojuan Yang CPUState *cpu_state; 5376027d274STianrui Zhao int cpu, pin, i, start, num; 53869d9c74fSXiaojuan Yang 53969d9c74fSXiaojuan Yang /* 54069d9c74fSXiaojuan Yang * The connection of interrupts: 54169d9c74fSXiaojuan Yang * +-----+ +---------+ +-------+ 54269d9c74fSXiaojuan Yang * | IPI |--> | CPUINTC | <-- | Timer | 54369d9c74fSXiaojuan Yang * +-----+ +---------+ +-------+ 54469d9c74fSXiaojuan Yang * ^ 54569d9c74fSXiaojuan Yang * | 54669d9c74fSXiaojuan Yang * +---------+ 54769d9c74fSXiaojuan Yang * | EIOINTC | 54869d9c74fSXiaojuan Yang * +---------+ 54969d9c74fSXiaojuan Yang * ^ ^ 55069d9c74fSXiaojuan Yang * | | 55169d9c74fSXiaojuan Yang * +---------+ +---------+ 55269d9c74fSXiaojuan Yang * | PCH-PIC | | PCH-MSI | 55369d9c74fSXiaojuan Yang * +---------+ +---------+ 55469d9c74fSXiaojuan Yang * ^ ^ ^ 55569d9c74fSXiaojuan Yang * | | | 55669d9c74fSXiaojuan Yang * +--------+ +---------+ +---------+ 55769d9c74fSXiaojuan Yang * | UARTs | | Devices | | Devices | 55869d9c74fSXiaojuan Yang * +--------+ +---------+ +---------+ 55969d9c74fSXiaojuan Yang */ 5605e90b8dbSBibo Mao 5615e90b8dbSBibo Mao /* Create IPI device */ 5625e90b8dbSBibo Mao ipi = qdev_new(TYPE_LOONGARCH_IPI); 5635e90b8dbSBibo Mao qdev_prop_set_uint32(ipi, "num-cpu", ms->smp.cpus); 5645e90b8dbSBibo Mao sysbus_realize_and_unref(SYS_BUS_DEVICE(ipi), &error_fatal); 5655e90b8dbSBibo Mao 5665e90b8dbSBibo Mao /* IPI iocsr memory region */ 5675e90b8dbSBibo Mao memory_region_add_subregion(&lams->system_iocsr, SMP_IPI_MAILBOX, 5685e90b8dbSBibo Mao sysbus_mmio_get_region(SYS_BUS_DEVICE(ipi), 0)); 5695e90b8dbSBibo Mao memory_region_add_subregion(&lams->system_iocsr, MAIL_SEND_ADDR, 5705e90b8dbSBibo Mao sysbus_mmio_get_region(SYS_BUS_DEVICE(ipi), 1)); 5715e90b8dbSBibo Mao 57269d9c74fSXiaojuan Yang for (cpu = 0; cpu < ms->smp.cpus; cpu++) { 57369d9c74fSXiaojuan Yang cpu_state = qemu_get_cpu(cpu); 57469d9c74fSXiaojuan Yang cpudev = DEVICE(cpu_state); 57569d9c74fSXiaojuan Yang lacpu = LOONGARCH_CPU(cpu_state); 57669d9c74fSXiaojuan Yang env = &(lacpu->env); 5775e90b8dbSBibo Mao env->address_space_iocsr = &lams->as_iocsr; 57878464f02SSong Gao 57969d9c74fSXiaojuan Yang /* connect ipi irq to cpu irq */ 5805e90b8dbSBibo Mao qdev_connect_gpio_out(ipi, cpu, qdev_get_gpio_in(cpudev, IRQ_IPI)); 581758a7475STianrui Zhao env->ipistate = ipi; 58269d9c74fSXiaojuan Yang } 58369d9c74fSXiaojuan Yang 5845e90b8dbSBibo Mao /* Create EXTIOI device */ 5855e90b8dbSBibo Mao extioi = qdev_new(TYPE_LOONGARCH_EXTIOI); 58610a8f7d2SBibo Mao qdev_prop_set_uint32(extioi, "num-cpu", ms->smp.cpus); 5875e90b8dbSBibo Mao sysbus_realize_and_unref(SYS_BUS_DEVICE(extioi), &error_fatal); 5885e90b8dbSBibo Mao memory_region_add_subregion(&lams->system_iocsr, APIC_BASE, 5895e90b8dbSBibo Mao sysbus_mmio_get_region(SYS_BUS_DEVICE(extioi), 0)); 5905e90b8dbSBibo Mao 59169d9c74fSXiaojuan Yang /* 59269d9c74fSXiaojuan Yang * connect ext irq to the cpu irq 59369d9c74fSXiaojuan Yang * cpu_pin[9:2] <= intc_pin[7:0] 59469d9c74fSXiaojuan Yang */ 59510a8f7d2SBibo Mao for (cpu = 0; cpu < ms->smp.cpus; cpu++) { 59669d9c74fSXiaojuan Yang cpudev = DEVICE(qemu_get_cpu(cpu)); 59769d9c74fSXiaojuan Yang for (pin = 0; pin < LS3A_INTC_IP; pin++) { 59869d9c74fSXiaojuan Yang qdev_connect_gpio_out(extioi, (cpu * 8 + pin), 59969d9c74fSXiaojuan Yang qdev_get_gpio_in(cpudev, pin + 2)); 60069d9c74fSXiaojuan Yang } 60169d9c74fSXiaojuan Yang } 60269d9c74fSXiaojuan Yang 60369d9c74fSXiaojuan Yang pch_pic = qdev_new(TYPE_LOONGARCH_PCH_PIC); 604f4d10ce8STianrui Zhao num = VIRT_PCH_PIC_IRQ_NUM; 605270950b4STianrui Zhao qdev_prop_set_uint32(pch_pic, "pch_pic_irq_num", num); 60669d9c74fSXiaojuan Yang d = SYS_BUS_DEVICE(pch_pic); 60769d9c74fSXiaojuan Yang sysbus_realize_and_unref(d, &error_fatal); 60874725231SXiaojuan Yang memory_region_add_subregion(get_system_memory(), VIRT_IOAPIC_REG_BASE, 60969d9c74fSXiaojuan Yang sysbus_mmio_get_region(d, 0)); 61069d9c74fSXiaojuan Yang memory_region_add_subregion(get_system_memory(), 61174725231SXiaojuan Yang VIRT_IOAPIC_REG_BASE + PCH_PIC_ROUTE_ENTRY_OFFSET, 61269d9c74fSXiaojuan Yang sysbus_mmio_get_region(d, 1)); 61369d9c74fSXiaojuan Yang memory_region_add_subregion(get_system_memory(), 61474725231SXiaojuan Yang VIRT_IOAPIC_REG_BASE + PCH_PIC_INT_STATUS_LO, 61569d9c74fSXiaojuan Yang sysbus_mmio_get_region(d, 2)); 61669d9c74fSXiaojuan Yang 617270950b4STianrui Zhao /* Connect pch_pic irqs to extioi */ 61878bcc3ccSSong Gao for (i = 0; i < num; i++) { 61969d9c74fSXiaojuan Yang qdev_connect_gpio_out(DEVICE(d), i, qdev_get_gpio_in(extioi, i)); 62069d9c74fSXiaojuan Yang } 62169d9c74fSXiaojuan Yang 62269d9c74fSXiaojuan Yang pch_msi = qdev_new(TYPE_LOONGARCH_PCH_MSI); 623270950b4STianrui Zhao start = num; 6246027d274STianrui Zhao num = EXTIOI_IRQS - start; 6256027d274STianrui Zhao qdev_prop_set_uint32(pch_msi, "msi_irq_base", start); 6266027d274STianrui Zhao qdev_prop_set_uint32(pch_msi, "msi_irq_num", num); 62769d9c74fSXiaojuan Yang d = SYS_BUS_DEVICE(pch_msi); 62869d9c74fSXiaojuan Yang sysbus_realize_and_unref(d, &error_fatal); 62974725231SXiaojuan Yang sysbus_mmio_map(d, 0, VIRT_PCH_MSI_ADDR_LOW); 6306027d274STianrui Zhao for (i = 0; i < num; i++) { 6316027d274STianrui Zhao /* Connect pch_msi irqs to extioi */ 63269d9c74fSXiaojuan Yang qdev_connect_gpio_out(DEVICE(d), i, 6336027d274STianrui Zhao qdev_get_gpio_in(extioi, i + start)); 63469d9c74fSXiaojuan Yang } 635dc93b8dfSXiaojuan Yang 636735143f1SXiaojuan Yang loongarch_devices_init(pch_pic, lams); 63769d9c74fSXiaojuan Yang } 63869d9c74fSXiaojuan Yang 63998afb0d4SXiaojuan Yang static void loongarch_firmware_init(LoongArchMachineState *lams) 64098afb0d4SXiaojuan Yang { 64198afb0d4SXiaojuan Yang char *filename = MACHINE(lams)->firmware; 64298afb0d4SXiaojuan Yang char *bios_name = NULL; 643c6e9847fSXianglai Li int bios_size, i; 644c6e9847fSXianglai Li BlockBackend *pflash_blk0; 645c6e9847fSXianglai Li MemoryRegion *mr; 64698afb0d4SXiaojuan Yang 64798afb0d4SXiaojuan Yang lams->bios_loaded = false; 648288431a1SXiaojuan Yang 649c6e9847fSXianglai Li /* Map legacy -drive if=pflash to machine properties */ 650c6e9847fSXianglai Li for (i = 0; i < ARRAY_SIZE(lams->flash); i++) { 651c6e9847fSXianglai Li pflash_cfi01_legacy_drive(lams->flash[i], 652c6e9847fSXianglai Li drive_get(IF_PFLASH, 0, i)); 653c6e9847fSXianglai Li } 654c6e9847fSXianglai Li 655288431a1SXiaojuan Yang virt_flash_map(lams, get_system_memory()); 656288431a1SXiaojuan Yang 657c6e9847fSXianglai Li pflash_blk0 = pflash_cfi01_get_blk(lams->flash[0]); 658c6e9847fSXianglai Li 659c6e9847fSXianglai Li if (pflash_blk0) { 660c6e9847fSXianglai Li if (filename) { 661c6e9847fSXianglai Li error_report("cannot use both '-bios' and '-drive if=pflash'" 662c6e9847fSXianglai Li "options at once"); 663c6e9847fSXianglai Li exit(1); 664c6e9847fSXianglai Li } 665c6e9847fSXianglai Li lams->bios_loaded = true; 666c6e9847fSXianglai Li return; 667c6e9847fSXianglai Li } 668c6e9847fSXianglai Li 66998afb0d4SXiaojuan Yang if (filename) { 67098afb0d4SXiaojuan Yang bios_name = qemu_find_file(QEMU_FILE_TYPE_BIOS, filename); 67198afb0d4SXiaojuan Yang if (!bios_name) { 67298afb0d4SXiaojuan Yang error_report("Could not find ROM image '%s'", filename); 67398afb0d4SXiaojuan Yang exit(1); 67498afb0d4SXiaojuan Yang } 67598afb0d4SXiaojuan Yang 676c6e9847fSXianglai Li mr = sysbus_mmio_get_region(SYS_BUS_DEVICE(lams->flash[0]), 0); 677c6e9847fSXianglai Li bios_size = load_image_mr(bios_name, mr); 67898afb0d4SXiaojuan Yang if (bios_size < 0) { 67998afb0d4SXiaojuan Yang error_report("Could not load ROM image '%s'", bios_name); 68098afb0d4SXiaojuan Yang exit(1); 68198afb0d4SXiaojuan Yang } 68298afb0d4SXiaojuan Yang g_free(bios_name); 68398afb0d4SXiaojuan Yang lams->bios_loaded = true; 68498afb0d4SXiaojuan Yang } 68598afb0d4SXiaojuan Yang } 68698afb0d4SXiaojuan Yang 687fb1cd3a2SXiaojuan Yang 6885e90b8dbSBibo Mao static void loongarch_qemu_write(void *opaque, hwaddr addr, 6895e90b8dbSBibo Mao uint64_t val, unsigned size) 6905e90b8dbSBibo Mao { 6915e90b8dbSBibo Mao } 6925e90b8dbSBibo Mao 6935e90b8dbSBibo Mao static uint64_t loongarch_qemu_read(void *opaque, hwaddr addr, unsigned size) 6945e90b8dbSBibo Mao { 6955e90b8dbSBibo Mao switch (addr) { 6965e90b8dbSBibo Mao case VERSION_REG: 6975e90b8dbSBibo Mao return 0x11ULL; 6985e90b8dbSBibo Mao case FEATURE_REG: 6995e90b8dbSBibo Mao return 1ULL << IOCSRF_MSI | 1ULL << IOCSRF_EXTIOI | 7005e90b8dbSBibo Mao 1ULL << IOCSRF_CSRIPI; 7015e90b8dbSBibo Mao case VENDOR_REG: 7025e90b8dbSBibo Mao return 0x6e6f73676e6f6f4cULL; /* "Loongson" */ 7035e90b8dbSBibo Mao case CPUNAME_REG: 7045e90b8dbSBibo Mao return 0x303030354133ULL; /* "3A5000" */ 7055e90b8dbSBibo Mao case MISC_FUNC_REG: 7065e90b8dbSBibo Mao return 1ULL << IOCSRM_EXTIOI_EN; 7075e90b8dbSBibo Mao } 7085e90b8dbSBibo Mao return 0ULL; 7095e90b8dbSBibo Mao } 7105e90b8dbSBibo Mao 7115e90b8dbSBibo Mao static const MemoryRegionOps loongarch_qemu_ops = { 7125e90b8dbSBibo Mao .read = loongarch_qemu_read, 7135e90b8dbSBibo Mao .write = loongarch_qemu_write, 7145e90b8dbSBibo Mao .endianness = DEVICE_LITTLE_ENDIAN, 7155e90b8dbSBibo Mao .valid = { 7165e90b8dbSBibo Mao .min_access_size = 4, 7175e90b8dbSBibo Mao .max_access_size = 8, 7185e90b8dbSBibo Mao }, 7195e90b8dbSBibo Mao .impl = { 7205e90b8dbSBibo Mao .min_access_size = 8, 7215e90b8dbSBibo Mao .max_access_size = 8, 7225e90b8dbSBibo Mao }, 7235e90b8dbSBibo Mao }; 7245e90b8dbSBibo Mao 725a8a506c3SXiaojuan Yang static void loongarch_init(MachineState *machine) 726a8a506c3SXiaojuan Yang { 727fb1cd3a2SXiaojuan Yang LoongArchCPU *lacpu; 728a8a506c3SXiaojuan Yang const char *cpu_model = machine->cpu_type; 729a8a506c3SXiaojuan Yang ram_addr_t offset = 0; 730a8a506c3SXiaojuan Yang ram_addr_t ram_size = machine->ram_size; 7310cf1478dSTianrui Zhao uint64_t highram_size = 0, phyAddr = 0; 732a8a506c3SXiaojuan Yang MemoryRegion *address_space_mem = get_system_memory(); 733a8a506c3SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(machine); 7340cf1478dSTianrui Zhao int nb_numa_nodes = machine->numa_state->num_nodes; 7350cf1478dSTianrui Zhao NodeInfo *numa_info = machine->numa_state->nodes; 736a8a506c3SXiaojuan Yang int i; 73702183693SXiaojuan Yang hwaddr fdt_base; 7388f30771cSTianrui Zhao const CPUArchIdList *possible_cpus; 7398f30771cSTianrui Zhao MachineClass *mc = MACHINE_GET_CLASS(machine); 7408f30771cSTianrui Zhao CPUState *cpu; 7410cf1478dSTianrui Zhao char *ramName = NULL; 742a8a506c3SXiaojuan Yang 743a8a506c3SXiaojuan Yang if (!cpu_model) { 744a8a506c3SXiaojuan Yang cpu_model = LOONGARCH_CPU_TYPE_NAME("la464"); 745a8a506c3SXiaojuan Yang } 746a8a506c3SXiaojuan Yang 747a8a506c3SXiaojuan Yang if (ram_size < 1 * GiB) { 748a8a506c3SXiaojuan Yang error_report("ram_size must be greater than 1G."); 749a8a506c3SXiaojuan Yang exit(1); 750a8a506c3SXiaojuan Yang } 751fda3f15bSXiaojuan Yang create_fdt(lams); 7528f30771cSTianrui Zhao 7535e90b8dbSBibo Mao /* Create IOCSR space */ 7545e90b8dbSBibo Mao memory_region_init_io(&lams->system_iocsr, OBJECT(machine), NULL, 7555e90b8dbSBibo Mao machine, "iocsr", UINT64_MAX); 7565e90b8dbSBibo Mao address_space_init(&lams->as_iocsr, &lams->system_iocsr, "IOCSR"); 7575e90b8dbSBibo Mao memory_region_init_io(&lams->iocsr_mem, OBJECT(machine), 7585e90b8dbSBibo Mao &loongarch_qemu_ops, 7595e90b8dbSBibo Mao machine, "iocsr_misc", 0x428); 7605e90b8dbSBibo Mao memory_region_add_subregion(&lams->system_iocsr, 0, &lams->iocsr_mem); 7615e90b8dbSBibo Mao 7625e90b8dbSBibo Mao /* Init CPUs */ 7638f30771cSTianrui Zhao possible_cpus = mc->possible_cpu_arch_ids(machine); 7648f30771cSTianrui Zhao for (i = 0; i < possible_cpus->len; i++) { 7658f30771cSTianrui Zhao cpu = cpu_create(machine->cpu_type); 7668f30771cSTianrui Zhao cpu->cpu_index = i; 76797e03106SPhilippe Mathieu-Daudé machine->possible_cpus->cpus[i].cpu = cpu; 76814f21f67SBibo Mao lacpu = LOONGARCH_CPU(cpu); 76914f21f67SBibo Mao lacpu->phy_id = machine->possible_cpus->cpus[i].arch_id; 770a8a506c3SXiaojuan Yang } 771fda3f15bSXiaojuan Yang fdt_add_cpu_nodes(lams); 7720cf1478dSTianrui Zhao 7730cf1478dSTianrui Zhao /* Node0 memory */ 7740cf1478dSTianrui Zhao memmap_add_entry(VIRT_LOWMEM_BASE, VIRT_LOWMEM_SIZE, 1); 7750cf1478dSTianrui Zhao fdt_add_memory_node(machine, VIRT_LOWMEM_BASE, VIRT_LOWMEM_SIZE, 0); 7760cf1478dSTianrui Zhao memory_region_init_alias(&lams->lowmem, NULL, "loongarch.node0.lowram", 7770cf1478dSTianrui Zhao machine->ram, offset, VIRT_LOWMEM_SIZE); 7780cf1478dSTianrui Zhao memory_region_add_subregion(address_space_mem, phyAddr, &lams->lowmem); 7790cf1478dSTianrui Zhao 7800cf1478dSTianrui Zhao offset += VIRT_LOWMEM_SIZE; 7810cf1478dSTianrui Zhao if (nb_numa_nodes > 0) { 7820cf1478dSTianrui Zhao assert(numa_info[0].node_mem > VIRT_LOWMEM_SIZE); 7830cf1478dSTianrui Zhao highram_size = numa_info[0].node_mem - VIRT_LOWMEM_SIZE; 7840cf1478dSTianrui Zhao } else { 7850cf1478dSTianrui Zhao highram_size = ram_size - VIRT_LOWMEM_SIZE; 7860cf1478dSTianrui Zhao } 7870cf1478dSTianrui Zhao phyAddr = VIRT_HIGHMEM_BASE; 7880cf1478dSTianrui Zhao memmap_add_entry(phyAddr, highram_size, 1); 7890cf1478dSTianrui Zhao fdt_add_memory_node(machine, phyAddr, highram_size, 0); 7900cf1478dSTianrui Zhao memory_region_init_alias(&lams->highmem, NULL, "loongarch.node0.highram", 791a8a506c3SXiaojuan Yang machine->ram, offset, highram_size); 7920cf1478dSTianrui Zhao memory_region_add_subregion(address_space_mem, phyAddr, &lams->highmem); 7930cf1478dSTianrui Zhao 7940cf1478dSTianrui Zhao /* Node1 - Nodemax memory */ 7950cf1478dSTianrui Zhao offset += highram_size; 7960cf1478dSTianrui Zhao phyAddr += highram_size; 7970cf1478dSTianrui Zhao 7980cf1478dSTianrui Zhao for (i = 1; i < nb_numa_nodes; i++) { 7990cf1478dSTianrui Zhao MemoryRegion *nodemem = g_new(MemoryRegion, 1); 8000cf1478dSTianrui Zhao ramName = g_strdup_printf("loongarch.node%d.ram", i); 8010cf1478dSTianrui Zhao memory_region_init_alias(nodemem, NULL, ramName, machine->ram, 8020cf1478dSTianrui Zhao offset, numa_info[i].node_mem); 8030cf1478dSTianrui Zhao memory_region_add_subregion(address_space_mem, phyAddr, nodemem); 8040cf1478dSTianrui Zhao memmap_add_entry(phyAddr, numa_info[i].node_mem, 1); 8050cf1478dSTianrui Zhao fdt_add_memory_node(machine, phyAddr, numa_info[i].node_mem, i); 8060cf1478dSTianrui Zhao offset += numa_info[i].node_mem; 8070cf1478dSTianrui Zhao phyAddr += numa_info[i].node_mem; 8080cf1478dSTianrui Zhao } 809c3da26f3SXiaojuan Yang 810c3da26f3SXiaojuan Yang /* initialize device memory address space */ 811c3da26f3SXiaojuan Yang if (machine->ram_size < machine->maxram_size) { 812c3da26f3SXiaojuan Yang ram_addr_t device_mem_size = machine->maxram_size - machine->ram_size; 813b13e115fSDavid Hildenbrand hwaddr device_mem_base; 814c3da26f3SXiaojuan Yang 815c3da26f3SXiaojuan Yang if (machine->ram_slots > ACPI_MAX_RAM_SLOTS) { 816c3da26f3SXiaojuan Yang error_report("unsupported amount of memory slots: %"PRIu64, 817c3da26f3SXiaojuan Yang machine->ram_slots); 818c3da26f3SXiaojuan Yang exit(EXIT_FAILURE); 819c3da26f3SXiaojuan Yang } 820c3da26f3SXiaojuan Yang 821c3da26f3SXiaojuan Yang if (QEMU_ALIGN_UP(machine->maxram_size, 822c3da26f3SXiaojuan Yang TARGET_PAGE_SIZE) != machine->maxram_size) { 823c3da26f3SXiaojuan Yang error_report("maximum memory size must by aligned to multiple of " 824c3da26f3SXiaojuan Yang "%d bytes", TARGET_PAGE_SIZE); 825c3da26f3SXiaojuan Yang exit(EXIT_FAILURE); 826c3da26f3SXiaojuan Yang } 827c3da26f3SXiaojuan Yang /* device memory base is the top of high memory address. */ 828b13e115fSDavid Hildenbrand device_mem_base = ROUND_UP(VIRT_HIGHMEM_BASE + highram_size, 1 * GiB); 829b13e115fSDavid Hildenbrand machine_memory_devices_init(machine, device_mem_base, device_mem_size); 830c3da26f3SXiaojuan Yang } 831c3da26f3SXiaojuan Yang 83298afb0d4SXiaojuan Yang /* load the BIOS image. */ 83398afb0d4SXiaojuan Yang loongarch_firmware_init(lams); 83498afb0d4SXiaojuan Yang 83527ad7564SXiaojuan Yang /* fw_cfg init */ 83627ad7564SXiaojuan Yang lams->fw_cfg = loongarch_fw_cfg_init(ram_size, machine); 83727ad7564SXiaojuan Yang rom_set_fw(lams->fw_cfg); 83827ad7564SXiaojuan Yang if (lams->fw_cfg != NULL) { 83927ad7564SXiaojuan Yang fw_cfg_add_file(lams->fw_cfg, "etc/memmap", 84027ad7564SXiaojuan Yang memmap_table, 84127ad7564SXiaojuan Yang sizeof(struct memmap_entry) * (memmap_entries)); 84227ad7564SXiaojuan Yang } 843fda3f15bSXiaojuan Yang fdt_add_fw_cfg_node(lams); 844288431a1SXiaojuan Yang fdt_add_flash_node(lams); 845*d771ca1cSSong Gao 84669d9c74fSXiaojuan Yang /* Initialize the IO interrupt subsystem */ 84769d9c74fSXiaojuan Yang loongarch_irq_init(lams); 848ee413a52SXiaojuan Yang fdt_add_irqchip_node(lams); 849a1f7d78eSXiaojuan Yang platform_bus_add_all_fdt_nodes(machine->fdt, "/intc", 850a1f7d78eSXiaojuan Yang VIRT_PLATFORM_BUS_BASEADDRESS, 851a1f7d78eSXiaojuan Yang VIRT_PLATFORM_BUS_SIZE, 852a1f7d78eSXiaojuan Yang VIRT_PLATFORM_BUS_IRQ); 8533efa6fa1SXiaojuan Yang lams->machine_done.notify = virt_machine_done; 8543efa6fa1SXiaojuan Yang qemu_add_machine_init_done_notifier(&lams->machine_done); 8550d588c4fSSong Gao /* connect powerdown request */ 8560d588c4fSSong Gao lams->powerdown_notifier.notify = virt_powerdown_req; 8570d588c4fSSong Gao qemu_register_powerdown_notifier(&lams->powerdown_notifier); 8580d588c4fSSong Gao 859fda3f15bSXiaojuan Yang fdt_add_pcie_node(lams); 86002183693SXiaojuan Yang /* 86146b21de2SSong Gao * Since lowmem region starts from 0 and Linux kernel legacy start address 86246b21de2SSong Gao * at 2 MiB, FDT base address is located at 1 MiB to avoid NULL pointer 86346b21de2SSong Gao * access. FDT size limit with 1 MiB. 86402183693SXiaojuan Yang * Put the FDT into the memory map as a ROM image: this will ensure 86502183693SXiaojuan Yang * the FDT is copied again upon reset, even if addr points into RAM. 86602183693SXiaojuan Yang */ 86746b21de2SSong Gao fdt_base = 1 * MiB; 86802183693SXiaojuan Yang qemu_fdt_dumpdtb(machine->fdt, lams->fdt_size); 869*d771ca1cSSong Gao rom_add_blob_fixed_as("fdt", machine->fdt, lams->fdt_size, fdt_base, 870*d771ca1cSSong Gao &address_space_memory); 871*d771ca1cSSong Gao qemu_register_reset_nosnapshotload(qemu_fdt_randomize_seeds, 872*d771ca1cSSong Gao rom_ptr_for_as(&address_space_memory, fdt_base, lams->fdt_size)); 873*d771ca1cSSong Gao 874*d771ca1cSSong Gao lams->bootinfo.ram_size = ram_size; 875*d771ca1cSSong Gao loongarch_load_kernel(machine, &lams->bootinfo); 876a8a506c3SXiaojuan Yang } 877a8a506c3SXiaojuan Yang 878735143f1SXiaojuan Yang bool loongarch_is_acpi_enabled(LoongArchMachineState *lams) 879735143f1SXiaojuan Yang { 880735143f1SXiaojuan Yang if (lams->acpi == ON_OFF_AUTO_OFF) { 881735143f1SXiaojuan Yang return false; 882735143f1SXiaojuan Yang } 883735143f1SXiaojuan Yang return true; 884735143f1SXiaojuan Yang } 885735143f1SXiaojuan Yang 886735143f1SXiaojuan Yang static void loongarch_get_acpi(Object *obj, Visitor *v, const char *name, 887735143f1SXiaojuan Yang void *opaque, Error **errp) 888735143f1SXiaojuan Yang { 889735143f1SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(obj); 890735143f1SXiaojuan Yang OnOffAuto acpi = lams->acpi; 891735143f1SXiaojuan Yang 892735143f1SXiaojuan Yang visit_type_OnOffAuto(v, name, &acpi, errp); 893735143f1SXiaojuan Yang } 894735143f1SXiaojuan Yang 895735143f1SXiaojuan Yang static void loongarch_set_acpi(Object *obj, Visitor *v, const char *name, 896735143f1SXiaojuan Yang void *opaque, Error **errp) 897735143f1SXiaojuan Yang { 898735143f1SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(obj); 899735143f1SXiaojuan Yang 900735143f1SXiaojuan Yang visit_type_OnOffAuto(v, name, &lams->acpi, errp); 901735143f1SXiaojuan Yang } 902735143f1SXiaojuan Yang 903735143f1SXiaojuan Yang static void loongarch_machine_initfn(Object *obj) 904735143f1SXiaojuan Yang { 905735143f1SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(obj); 906735143f1SXiaojuan Yang 907735143f1SXiaojuan Yang lams->acpi = ON_OFF_AUTO_AUTO; 908735143f1SXiaojuan Yang lams->oem_id = g_strndup(ACPI_BUILD_APPNAME6, 6); 909735143f1SXiaojuan Yang lams->oem_table_id = g_strndup(ACPI_BUILD_APPNAME8, 8); 910288431a1SXiaojuan Yang virt_flash_create(lams); 911735143f1SXiaojuan Yang } 912735143f1SXiaojuan Yang 913c3da26f3SXiaojuan Yang static bool memhp_type_supported(DeviceState *dev) 914c3da26f3SXiaojuan Yang { 915c3da26f3SXiaojuan Yang /* we only support pc dimm now */ 916c3da26f3SXiaojuan Yang return object_dynamic_cast(OBJECT(dev), TYPE_PC_DIMM) && 917c3da26f3SXiaojuan Yang !object_dynamic_cast(OBJECT(dev), TYPE_NVDIMM); 918c3da26f3SXiaojuan Yang } 919c3da26f3SXiaojuan Yang 920c3da26f3SXiaojuan Yang static void virt_mem_pre_plug(HotplugHandler *hotplug_dev, DeviceState *dev, 921c3da26f3SXiaojuan Yang Error **errp) 922c3da26f3SXiaojuan Yang { 923c3da26f3SXiaojuan Yang pc_dimm_pre_plug(PC_DIMM(dev), MACHINE(hotplug_dev), NULL, errp); 924c3da26f3SXiaojuan Yang } 925c3da26f3SXiaojuan Yang 926c3da26f3SXiaojuan Yang static void virt_machine_device_pre_plug(HotplugHandler *hotplug_dev, 927c3da26f3SXiaojuan Yang DeviceState *dev, Error **errp) 928c3da26f3SXiaojuan Yang { 929c3da26f3SXiaojuan Yang if (memhp_type_supported(dev)) { 930c3da26f3SXiaojuan Yang virt_mem_pre_plug(hotplug_dev, dev, errp); 931c3da26f3SXiaojuan Yang } 932c3da26f3SXiaojuan Yang } 933c3da26f3SXiaojuan Yang 934c3da26f3SXiaojuan Yang static void virt_mem_unplug_request(HotplugHandler *hotplug_dev, 935c3da26f3SXiaojuan Yang DeviceState *dev, Error **errp) 936c3da26f3SXiaojuan Yang { 937c3da26f3SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(hotplug_dev); 938c3da26f3SXiaojuan Yang 939c3da26f3SXiaojuan Yang /* the acpi ged is always exist */ 940c3da26f3SXiaojuan Yang hotplug_handler_unplug_request(HOTPLUG_HANDLER(lams->acpi_ged), dev, 941c3da26f3SXiaojuan Yang errp); 942c3da26f3SXiaojuan Yang } 943c3da26f3SXiaojuan Yang 944c3da26f3SXiaojuan Yang static void virt_machine_device_unplug_request(HotplugHandler *hotplug_dev, 945c3da26f3SXiaojuan Yang DeviceState *dev, Error **errp) 946c3da26f3SXiaojuan Yang { 947c3da26f3SXiaojuan Yang if (memhp_type_supported(dev)) { 948c3da26f3SXiaojuan Yang virt_mem_unplug_request(hotplug_dev, dev, errp); 949c3da26f3SXiaojuan Yang } 950c3da26f3SXiaojuan Yang } 951c3da26f3SXiaojuan Yang 952c3da26f3SXiaojuan Yang static void virt_mem_unplug(HotplugHandler *hotplug_dev, 953c3da26f3SXiaojuan Yang DeviceState *dev, Error **errp) 954c3da26f3SXiaojuan Yang { 955c3da26f3SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(hotplug_dev); 956c3da26f3SXiaojuan Yang 957c3da26f3SXiaojuan Yang hotplug_handler_unplug(HOTPLUG_HANDLER(lams->acpi_ged), dev, errp); 958c3da26f3SXiaojuan Yang pc_dimm_unplug(PC_DIMM(dev), MACHINE(lams)); 959c3da26f3SXiaojuan Yang qdev_unrealize(dev); 960c3da26f3SXiaojuan Yang } 961c3da26f3SXiaojuan Yang 962c3da26f3SXiaojuan Yang static void virt_machine_device_unplug(HotplugHandler *hotplug_dev, 963c3da26f3SXiaojuan Yang DeviceState *dev, Error **errp) 964c3da26f3SXiaojuan Yang { 965c3da26f3SXiaojuan Yang if (memhp_type_supported(dev)) { 966c3da26f3SXiaojuan Yang virt_mem_unplug(hotplug_dev, dev, errp); 967c3da26f3SXiaojuan Yang } 968c3da26f3SXiaojuan Yang } 969c3da26f3SXiaojuan Yang 970c3da26f3SXiaojuan Yang static void virt_mem_plug(HotplugHandler *hotplug_dev, 971c3da26f3SXiaojuan Yang DeviceState *dev, Error **errp) 972c3da26f3SXiaojuan Yang { 973c3da26f3SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(hotplug_dev); 974c3da26f3SXiaojuan Yang 975c3da26f3SXiaojuan Yang pc_dimm_plug(PC_DIMM(dev), MACHINE(lams)); 976c3da26f3SXiaojuan Yang hotplug_handler_plug(HOTPLUG_HANDLER(lams->acpi_ged), 977c3da26f3SXiaojuan Yang dev, &error_abort); 978c3da26f3SXiaojuan Yang } 979c3da26f3SXiaojuan Yang 980e27e5357SXiaojuan Yang static void loongarch_machine_device_plug_cb(HotplugHandler *hotplug_dev, 981e27e5357SXiaojuan Yang DeviceState *dev, Error **errp) 982e27e5357SXiaojuan Yang { 983e27e5357SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(hotplug_dev); 984e27e5357SXiaojuan Yang MachineClass *mc = MACHINE_GET_CLASS(lams); 985e27e5357SXiaojuan Yang 986e27e5357SXiaojuan Yang if (device_is_dynamic_sysbus(mc, dev)) { 987e27e5357SXiaojuan Yang if (lams->platform_bus_dev) { 988e27e5357SXiaojuan Yang platform_bus_link_device(PLATFORM_BUS_DEVICE(lams->platform_bus_dev), 989e27e5357SXiaojuan Yang SYS_BUS_DEVICE(dev)); 990e27e5357SXiaojuan Yang } 991c3da26f3SXiaojuan Yang } else if (memhp_type_supported(dev)) { 992c3da26f3SXiaojuan Yang virt_mem_plug(hotplug_dev, dev, errp); 993e27e5357SXiaojuan Yang } 994e27e5357SXiaojuan Yang } 995e27e5357SXiaojuan Yang 996e27e5357SXiaojuan Yang static HotplugHandler *virt_machine_get_hotplug_handler(MachineState *machine, 997e27e5357SXiaojuan Yang DeviceState *dev) 998e27e5357SXiaojuan Yang { 999e27e5357SXiaojuan Yang MachineClass *mc = MACHINE_GET_CLASS(machine); 1000e27e5357SXiaojuan Yang 1001c3da26f3SXiaojuan Yang if (device_is_dynamic_sysbus(mc, dev) || 1002c3da26f3SXiaojuan Yang memhp_type_supported(dev)) { 1003e27e5357SXiaojuan Yang return HOTPLUG_HANDLER(machine); 1004e27e5357SXiaojuan Yang } 1005e27e5357SXiaojuan Yang return NULL; 1006e27e5357SXiaojuan Yang } 1007e27e5357SXiaojuan Yang 10088f30771cSTianrui Zhao static const CPUArchIdList *virt_possible_cpu_arch_ids(MachineState *ms) 10098f30771cSTianrui Zhao { 10108f30771cSTianrui Zhao int n; 10118f30771cSTianrui Zhao unsigned int max_cpus = ms->smp.max_cpus; 10128f30771cSTianrui Zhao 10138f30771cSTianrui Zhao if (ms->possible_cpus) { 10148f30771cSTianrui Zhao assert(ms->possible_cpus->len == max_cpus); 10158f30771cSTianrui Zhao return ms->possible_cpus; 10168f30771cSTianrui Zhao } 10178f30771cSTianrui Zhao 10188f30771cSTianrui Zhao ms->possible_cpus = g_malloc0(sizeof(CPUArchIdList) + 10198f30771cSTianrui Zhao sizeof(CPUArchId) * max_cpus); 10208f30771cSTianrui Zhao ms->possible_cpus->len = max_cpus; 10218f30771cSTianrui Zhao for (n = 0; n < ms->possible_cpus->len; n++) { 10228f30771cSTianrui Zhao ms->possible_cpus->cpus[n].type = ms->cpu_type; 10238f30771cSTianrui Zhao ms->possible_cpus->cpus[n].arch_id = n; 1024f3323883STianrui Zhao 1025f3323883STianrui Zhao ms->possible_cpus->cpus[n].props.has_socket_id = true; 1026f3323883STianrui Zhao ms->possible_cpus->cpus[n].props.socket_id = 1027f3323883STianrui Zhao n / (ms->smp.cores * ms->smp.threads); 10288f30771cSTianrui Zhao ms->possible_cpus->cpus[n].props.has_core_id = true; 1029f3323883STianrui Zhao ms->possible_cpus->cpus[n].props.core_id = 1030f3323883STianrui Zhao n / ms->smp.threads % ms->smp.cores; 1031f3323883STianrui Zhao ms->possible_cpus->cpus[n].props.has_thread_id = true; 1032f3323883STianrui Zhao ms->possible_cpus->cpus[n].props.thread_id = n % ms->smp.threads; 10338f30771cSTianrui Zhao } 10348f30771cSTianrui Zhao return ms->possible_cpus; 10358f30771cSTianrui Zhao } 10368f30771cSTianrui Zhao 10370cf1478dSTianrui Zhao static CpuInstanceProperties 10380cf1478dSTianrui Zhao virt_cpu_index_to_props(MachineState *ms, unsigned cpu_index) 10390cf1478dSTianrui Zhao { 10400cf1478dSTianrui Zhao MachineClass *mc = MACHINE_GET_CLASS(ms); 10410cf1478dSTianrui Zhao const CPUArchIdList *possible_cpus = mc->possible_cpu_arch_ids(ms); 10420cf1478dSTianrui Zhao 10430cf1478dSTianrui Zhao assert(cpu_index < possible_cpus->len); 10440cf1478dSTianrui Zhao return possible_cpus->cpus[cpu_index].props; 10450cf1478dSTianrui Zhao } 10460cf1478dSTianrui Zhao 10470cf1478dSTianrui Zhao static int64_t virt_get_default_cpu_node_id(const MachineState *ms, int idx) 10480cf1478dSTianrui Zhao { 10490cf1478dSTianrui Zhao int64_t nidx = 0; 10500cf1478dSTianrui Zhao 10510cf1478dSTianrui Zhao if (ms->numa_state->num_nodes) { 10520cf1478dSTianrui Zhao nidx = idx / (ms->smp.cpus / ms->numa_state->num_nodes); 10530cf1478dSTianrui Zhao if (ms->numa_state->num_nodes <= nidx) { 10540cf1478dSTianrui Zhao nidx = ms->numa_state->num_nodes - 1; 10550cf1478dSTianrui Zhao } 10560cf1478dSTianrui Zhao } 10570cf1478dSTianrui Zhao return nidx; 10580cf1478dSTianrui Zhao } 10590cf1478dSTianrui Zhao 1060a8a506c3SXiaojuan Yang static void loongarch_class_init(ObjectClass *oc, void *data) 1061a8a506c3SXiaojuan Yang { 1062a8a506c3SXiaojuan Yang MachineClass *mc = MACHINE_CLASS(oc); 1063e27e5357SXiaojuan Yang HotplugHandlerClass *hc = HOTPLUG_HANDLER_CLASS(oc); 1064a8a506c3SXiaojuan Yang 1065a8a506c3SXiaojuan Yang mc->desc = "Loongson-3A5000 LS7A1000 machine"; 1066a8a506c3SXiaojuan Yang mc->init = loongarch_init; 1067a8a506c3SXiaojuan Yang mc->default_ram_size = 1 * GiB; 1068a8a506c3SXiaojuan Yang mc->default_cpu_type = LOONGARCH_CPU_TYPE_NAME("la464"); 1069a8a506c3SXiaojuan Yang mc->default_ram_id = "loongarch.ram"; 1070646c39b2SSong Gao mc->max_cpus = LOONGARCH_MAX_CPUS; 1071a8a506c3SXiaojuan Yang mc->is_default = 1; 1072a8a506c3SXiaojuan Yang mc->default_kernel_irqchip_split = false; 1073a8a506c3SXiaojuan Yang mc->block_default_type = IF_VIRTIO; 1074a8a506c3SXiaojuan Yang mc->default_boot_order = "c"; 1075a8a506c3SXiaojuan Yang mc->no_cdrom = 1; 10768f30771cSTianrui Zhao mc->possible_cpu_arch_ids = virt_possible_cpu_arch_ids; 10770cf1478dSTianrui Zhao mc->cpu_index_to_instance_props = virt_cpu_index_to_props; 10780cf1478dSTianrui Zhao mc->get_default_cpu_node_id = virt_get_default_cpu_node_id; 10790cf1478dSTianrui Zhao mc->numa_mem_supported = true; 10800cf1478dSTianrui Zhao mc->auto_enable_numa_with_memhp = true; 10810cf1478dSTianrui Zhao mc->auto_enable_numa_with_memdev = true; 1082e27e5357SXiaojuan Yang mc->get_hotplug_handler = virt_machine_get_hotplug_handler; 1083240294caSThomas Huth mc->default_nic = "virtio-net-pci"; 1084e27e5357SXiaojuan Yang hc->plug = loongarch_machine_device_plug_cb; 1085c3da26f3SXiaojuan Yang hc->pre_plug = virt_machine_device_pre_plug; 1086c3da26f3SXiaojuan Yang hc->unplug_request = virt_machine_device_unplug_request; 1087c3da26f3SXiaojuan Yang hc->unplug = virt_machine_device_unplug; 1088735143f1SXiaojuan Yang 1089735143f1SXiaojuan Yang object_class_property_add(oc, "acpi", "OnOffAuto", 1090735143f1SXiaojuan Yang loongarch_get_acpi, loongarch_set_acpi, 1091735143f1SXiaojuan Yang NULL, NULL); 1092735143f1SXiaojuan Yang object_class_property_set_description(oc, "acpi", 1093735143f1SXiaojuan Yang "Enable ACPI"); 1094f8ab9aa2SXiaojuan Yang machine_class_allow_dynamic_sysbus_dev(mc, TYPE_RAMFB_DEVICE); 10953dfbb6deSXiaojuan Yang #ifdef CONFIG_TPM 10963dfbb6deSXiaojuan Yang machine_class_allow_dynamic_sysbus_dev(mc, TYPE_TPM_TIS_SYSBUS); 10973dfbb6deSXiaojuan Yang #endif 1098a8a506c3SXiaojuan Yang } 1099a8a506c3SXiaojuan Yang 1100a8a506c3SXiaojuan Yang static const TypeInfo loongarch_machine_types[] = { 1101a8a506c3SXiaojuan Yang { 1102a8a506c3SXiaojuan Yang .name = TYPE_LOONGARCH_MACHINE, 1103a8a506c3SXiaojuan Yang .parent = TYPE_MACHINE, 1104a8a506c3SXiaojuan Yang .instance_size = sizeof(LoongArchMachineState), 1105a8a506c3SXiaojuan Yang .class_init = loongarch_class_init, 1106735143f1SXiaojuan Yang .instance_init = loongarch_machine_initfn, 1107e27e5357SXiaojuan Yang .interfaces = (InterfaceInfo[]) { 1108e27e5357SXiaojuan Yang { TYPE_HOTPLUG_HANDLER }, 1109e27e5357SXiaojuan Yang { } 1110e27e5357SXiaojuan Yang }, 1111a8a506c3SXiaojuan Yang } 1112a8a506c3SXiaojuan Yang }; 1113a8a506c3SXiaojuan Yang 1114a8a506c3SXiaojuan Yang DEFINE_TYPES(loongarch_machine_types) 1115