1a8a506c3SXiaojuan Yang /* SPDX-License-Identifier: GPL-2.0-or-later */ 2a8a506c3SXiaojuan Yang /* 3a8a506c3SXiaojuan Yang * QEMU loongson 3a5000 develop board emulation 4a8a506c3SXiaojuan Yang * 5a8a506c3SXiaojuan Yang * Copyright (c) 2021 Loongson Technology Corporation Limited 6a8a506c3SXiaojuan Yang */ 7a8a506c3SXiaojuan Yang #include "qemu/osdep.h" 8a8a506c3SXiaojuan Yang #include "qemu/units.h" 9a8a506c3SXiaojuan Yang #include "qemu/datadir.h" 10a8a506c3SXiaojuan Yang #include "qapi/error.h" 11a8a506c3SXiaojuan Yang #include "hw/boards.h" 12dc93b8dfSXiaojuan Yang #include "hw/char/serial.h" 13a8a506c3SXiaojuan Yang #include "sysemu/sysemu.h" 14a8a506c3SXiaojuan Yang #include "sysemu/qtest.h" 15a8a506c3SXiaojuan Yang #include "sysemu/runstate.h" 16a8a506c3SXiaojuan Yang #include "sysemu/reset.h" 17a8a506c3SXiaojuan Yang #include "sysemu/rtc.h" 18a8a506c3SXiaojuan Yang #include "hw/loongarch/virt.h" 19a8a506c3SXiaojuan Yang #include "exec/address-spaces.h" 20dc93b8dfSXiaojuan Yang #include "hw/irq.h" 21dc93b8dfSXiaojuan Yang #include "net/net.h" 226a6f26f4SXiaojuan Yang #include "hw/loader.h" 236a6f26f4SXiaojuan Yang #include "elf.h" 2469d9c74fSXiaojuan Yang #include "hw/intc/loongarch_ipi.h" 2569d9c74fSXiaojuan Yang #include "hw/intc/loongarch_extioi.h" 2669d9c74fSXiaojuan Yang #include "hw/intc/loongarch_pch_pic.h" 2769d9c74fSXiaojuan Yang #include "hw/intc/loongarch_pch_msi.h" 2869d9c74fSXiaojuan Yang #include "hw/pci-host/ls7a.h" 29dc93b8dfSXiaojuan Yang #include "hw/pci-host/gpex.h" 30dc93b8dfSXiaojuan Yang #include "hw/misc/unimp.h" 3169d9c74fSXiaojuan Yang 32a8a506c3SXiaojuan Yang #include "target/loongarch/cpu.h" 33a8a506c3SXiaojuan Yang 349e6602d6SXiaojuan Yang #define PM_BASE 0x10080000 359e6602d6SXiaojuan Yang #define PM_SIZE 0x100 369e6602d6SXiaojuan Yang #define PM_CTRL 0x10 379e6602d6SXiaojuan Yang 389e6602d6SXiaojuan Yang /* 399e6602d6SXiaojuan Yang * This is a placeholder for missing ACPI, 409e6602d6SXiaojuan Yang * and will eventually be replaced. 419e6602d6SXiaojuan Yang */ 429e6602d6SXiaojuan Yang static uint64_t loongarch_virt_pm_read(void *opaque, hwaddr addr, unsigned size) 439e6602d6SXiaojuan Yang { 449e6602d6SXiaojuan Yang return 0; 459e6602d6SXiaojuan Yang } 469e6602d6SXiaojuan Yang 479e6602d6SXiaojuan Yang static void loongarch_virt_pm_write(void *opaque, hwaddr addr, 489e6602d6SXiaojuan Yang uint64_t val, unsigned size) 499e6602d6SXiaojuan Yang { 509e6602d6SXiaojuan Yang if (addr != PM_CTRL) { 519e6602d6SXiaojuan Yang return; 529e6602d6SXiaojuan Yang } 539e6602d6SXiaojuan Yang 549e6602d6SXiaojuan Yang switch (val) { 559e6602d6SXiaojuan Yang case 0x00: 569e6602d6SXiaojuan Yang qemu_system_reset_request(SHUTDOWN_CAUSE_GUEST_RESET); 579e6602d6SXiaojuan Yang return; 589e6602d6SXiaojuan Yang case 0xff: 599e6602d6SXiaojuan Yang qemu_system_shutdown_request(SHUTDOWN_CAUSE_GUEST_SHUTDOWN); 609e6602d6SXiaojuan Yang return; 619e6602d6SXiaojuan Yang default: 629e6602d6SXiaojuan Yang return; 639e6602d6SXiaojuan Yang } 649e6602d6SXiaojuan Yang } 659e6602d6SXiaojuan Yang 669e6602d6SXiaojuan Yang static const MemoryRegionOps loongarch_virt_pm_ops = { 679e6602d6SXiaojuan Yang .read = loongarch_virt_pm_read, 689e6602d6SXiaojuan Yang .write = loongarch_virt_pm_write, 699e6602d6SXiaojuan Yang .endianness = DEVICE_NATIVE_ENDIAN, 709e6602d6SXiaojuan Yang .valid = { 719e6602d6SXiaojuan Yang .min_access_size = 1, 729e6602d6SXiaojuan Yang .max_access_size = 1 739e6602d6SXiaojuan Yang } 749e6602d6SXiaojuan Yang }; 759e6602d6SXiaojuan Yang 766a6f26f4SXiaojuan Yang static struct _loaderparams { 776a6f26f4SXiaojuan Yang uint64_t ram_size; 786a6f26f4SXiaojuan Yang const char *kernel_filename; 796a6f26f4SXiaojuan Yang } loaderparams; 806a6f26f4SXiaojuan Yang 816a6f26f4SXiaojuan Yang static uint64_t cpu_loongarch_virt_to_phys(void *opaque, uint64_t addr) 826a6f26f4SXiaojuan Yang { 836a6f26f4SXiaojuan Yang return addr & 0x1fffffffll; 846a6f26f4SXiaojuan Yang } 856a6f26f4SXiaojuan Yang 866a6f26f4SXiaojuan Yang static int64_t load_kernel_info(void) 876a6f26f4SXiaojuan Yang { 886a6f26f4SXiaojuan Yang uint64_t kernel_entry, kernel_low, kernel_high; 896a6f26f4SXiaojuan Yang ssize_t kernel_size; 906a6f26f4SXiaojuan Yang 916a6f26f4SXiaojuan Yang kernel_size = load_elf(loaderparams.kernel_filename, NULL, 926a6f26f4SXiaojuan Yang cpu_loongarch_virt_to_phys, NULL, 936a6f26f4SXiaojuan Yang &kernel_entry, &kernel_low, 946a6f26f4SXiaojuan Yang &kernel_high, NULL, 0, 956a6f26f4SXiaojuan Yang EM_LOONGARCH, 1, 0); 966a6f26f4SXiaojuan Yang 976a6f26f4SXiaojuan Yang if (kernel_size < 0) { 986a6f26f4SXiaojuan Yang error_report("could not load kernel '%s': %s", 996a6f26f4SXiaojuan Yang loaderparams.kernel_filename, 1006a6f26f4SXiaojuan Yang load_elf_strerror(kernel_size)); 1016a6f26f4SXiaojuan Yang exit(1); 1026a6f26f4SXiaojuan Yang } 1036a6f26f4SXiaojuan Yang return kernel_entry; 1046a6f26f4SXiaojuan Yang } 1056a6f26f4SXiaojuan Yang 106dc93b8dfSXiaojuan Yang static void loongarch_devices_init(DeviceState *pch_pic) 107dc93b8dfSXiaojuan Yang { 108dc93b8dfSXiaojuan Yang DeviceState *gpex_dev; 109dc93b8dfSXiaojuan Yang SysBusDevice *d; 110dc93b8dfSXiaojuan Yang PCIBus *pci_bus; 111dc93b8dfSXiaojuan Yang MemoryRegion *ecam_alias, *ecam_reg, *pio_alias, *pio_reg; 1129e6602d6SXiaojuan Yang MemoryRegion *mmio_alias, *mmio_reg, *pm_mem; 113dc93b8dfSXiaojuan Yang int i; 114dc93b8dfSXiaojuan Yang 115dc93b8dfSXiaojuan Yang gpex_dev = qdev_new(TYPE_GPEX_HOST); 116dc93b8dfSXiaojuan Yang d = SYS_BUS_DEVICE(gpex_dev); 117dc93b8dfSXiaojuan Yang sysbus_realize_and_unref(d, &error_fatal); 118dc93b8dfSXiaojuan Yang pci_bus = PCI_HOST_BRIDGE(gpex_dev)->bus; 119dc93b8dfSXiaojuan Yang 120dc93b8dfSXiaojuan Yang /* Map only part size_ecam bytes of ECAM space */ 121dc93b8dfSXiaojuan Yang ecam_alias = g_new0(MemoryRegion, 1); 122dc93b8dfSXiaojuan Yang ecam_reg = sysbus_mmio_get_region(d, 0); 123dc93b8dfSXiaojuan Yang memory_region_init_alias(ecam_alias, OBJECT(gpex_dev), "pcie-ecam", 124dc93b8dfSXiaojuan Yang ecam_reg, 0, LS_PCIECFG_SIZE); 125dc93b8dfSXiaojuan Yang memory_region_add_subregion(get_system_memory(), LS_PCIECFG_BASE, 126dc93b8dfSXiaojuan Yang ecam_alias); 127dc93b8dfSXiaojuan Yang 128dc93b8dfSXiaojuan Yang /* Map PCI mem space */ 129dc93b8dfSXiaojuan Yang mmio_alias = g_new0(MemoryRegion, 1); 130dc93b8dfSXiaojuan Yang mmio_reg = sysbus_mmio_get_region(d, 1); 131dc93b8dfSXiaojuan Yang memory_region_init_alias(mmio_alias, OBJECT(gpex_dev), "pcie-mmio", 132dc93b8dfSXiaojuan Yang mmio_reg, LS7A_PCI_MEM_BASE, LS7A_PCI_MEM_SIZE); 133dc93b8dfSXiaojuan Yang memory_region_add_subregion(get_system_memory(), LS7A_PCI_MEM_BASE, 134dc93b8dfSXiaojuan Yang mmio_alias); 135dc93b8dfSXiaojuan Yang 136dc93b8dfSXiaojuan Yang /* Map PCI IO port space. */ 137dc93b8dfSXiaojuan Yang pio_alias = g_new0(MemoryRegion, 1); 138dc93b8dfSXiaojuan Yang pio_reg = sysbus_mmio_get_region(d, 2); 139dc93b8dfSXiaojuan Yang memory_region_init_alias(pio_alias, OBJECT(gpex_dev), "pcie-io", pio_reg, 140dc93b8dfSXiaojuan Yang LS7A_PCI_IO_OFFSET, LS7A_PCI_IO_SIZE); 141dc93b8dfSXiaojuan Yang memory_region_add_subregion(get_system_memory(), LS7A_PCI_IO_BASE, 142dc93b8dfSXiaojuan Yang pio_alias); 143dc93b8dfSXiaojuan Yang 144dc93b8dfSXiaojuan Yang for (i = 0; i < GPEX_NUM_IRQS; i++) { 145dc93b8dfSXiaojuan Yang sysbus_connect_irq(d, i, 146dc93b8dfSXiaojuan Yang qdev_get_gpio_in(pch_pic, 16 + i)); 147dc93b8dfSXiaojuan Yang gpex_set_irq_num(GPEX_HOST(gpex_dev), i, 16 + i); 148dc93b8dfSXiaojuan Yang } 149dc93b8dfSXiaojuan Yang 150dc93b8dfSXiaojuan Yang serial_mm_init(get_system_memory(), LS7A_UART_BASE, 0, 151dc93b8dfSXiaojuan Yang qdev_get_gpio_in(pch_pic, 152dc93b8dfSXiaojuan Yang LS7A_UART_IRQ - PCH_PIC_IRQ_OFFSET), 153dc93b8dfSXiaojuan Yang 115200, serial_hd(0), DEVICE_LITTLE_ENDIAN); 154dc93b8dfSXiaojuan Yang 155dc93b8dfSXiaojuan Yang /* Network init */ 156dc93b8dfSXiaojuan Yang for (i = 0; i < nb_nics; i++) { 157dc93b8dfSXiaojuan Yang NICInfo *nd = &nd_table[i]; 158dc93b8dfSXiaojuan Yang 159dc93b8dfSXiaojuan Yang if (!nd->model) { 160dc93b8dfSXiaojuan Yang nd->model = g_strdup("virtio"); 161dc93b8dfSXiaojuan Yang } 162dc93b8dfSXiaojuan Yang 163dc93b8dfSXiaojuan Yang pci_nic_init_nofail(nd, pci_bus, nd->model, NULL); 164dc93b8dfSXiaojuan Yang } 165dc93b8dfSXiaojuan Yang 166dc93b8dfSXiaojuan Yang /* VGA setup */ 167dc93b8dfSXiaojuan Yang pci_vga_init(pci_bus); 168dc93b8dfSXiaojuan Yang 169dc93b8dfSXiaojuan Yang /* 170dc93b8dfSXiaojuan Yang * There are some invalid guest memory access. 171dc93b8dfSXiaojuan Yang * Create some unimplemented devices to emulate this. 172dc93b8dfSXiaojuan Yang */ 173dc93b8dfSXiaojuan Yang create_unimplemented_device("pci-dma-cfg", 0x1001041c, 0x4); 174c117f68aSXiaojuan Yang sysbus_create_simple("ls7a_rtc", LS7A_RTC_REG_BASE, 175c117f68aSXiaojuan Yang qdev_get_gpio_in(pch_pic, 176c117f68aSXiaojuan Yang LS7A_RTC_IRQ - PCH_PIC_IRQ_OFFSET)); 1779e6602d6SXiaojuan Yang 1789e6602d6SXiaojuan Yang pm_mem = g_new(MemoryRegion, 1); 1799e6602d6SXiaojuan Yang memory_region_init_io(pm_mem, NULL, &loongarch_virt_pm_ops, 1809e6602d6SXiaojuan Yang NULL, "loongarch_virt_pm", PM_SIZE); 1819e6602d6SXiaojuan Yang memory_region_add_subregion(get_system_memory(), PM_BASE, pm_mem); 182dc93b8dfSXiaojuan Yang } 183dc93b8dfSXiaojuan Yang 18469d9c74fSXiaojuan Yang static void loongarch_irq_init(LoongArchMachineState *lams) 18569d9c74fSXiaojuan Yang { 18669d9c74fSXiaojuan Yang MachineState *ms = MACHINE(lams); 18769d9c74fSXiaojuan Yang DeviceState *pch_pic, *pch_msi, *cpudev; 18869d9c74fSXiaojuan Yang DeviceState *ipi, *extioi; 18969d9c74fSXiaojuan Yang SysBusDevice *d; 19069d9c74fSXiaojuan Yang LoongArchCPU *lacpu; 19169d9c74fSXiaojuan Yang CPULoongArchState *env; 19269d9c74fSXiaojuan Yang CPUState *cpu_state; 19369d9c74fSXiaojuan Yang int cpu, pin, i; 19469d9c74fSXiaojuan Yang 19569d9c74fSXiaojuan Yang ipi = qdev_new(TYPE_LOONGARCH_IPI); 19669d9c74fSXiaojuan Yang sysbus_realize_and_unref(SYS_BUS_DEVICE(ipi), &error_fatal); 19769d9c74fSXiaojuan Yang 19869d9c74fSXiaojuan Yang extioi = qdev_new(TYPE_LOONGARCH_EXTIOI); 19969d9c74fSXiaojuan Yang sysbus_realize_and_unref(SYS_BUS_DEVICE(extioi), &error_fatal); 20069d9c74fSXiaojuan Yang 20169d9c74fSXiaojuan Yang /* 20269d9c74fSXiaojuan Yang * The connection of interrupts: 20369d9c74fSXiaojuan Yang * +-----+ +---------+ +-------+ 20469d9c74fSXiaojuan Yang * | IPI |--> | CPUINTC | <-- | Timer | 20569d9c74fSXiaojuan Yang * +-----+ +---------+ +-------+ 20669d9c74fSXiaojuan Yang * ^ 20769d9c74fSXiaojuan Yang * | 20869d9c74fSXiaojuan Yang * +---------+ 20969d9c74fSXiaojuan Yang * | EIOINTC | 21069d9c74fSXiaojuan Yang * +---------+ 21169d9c74fSXiaojuan Yang * ^ ^ 21269d9c74fSXiaojuan Yang * | | 21369d9c74fSXiaojuan Yang * +---------+ +---------+ 21469d9c74fSXiaojuan Yang * | PCH-PIC | | PCH-MSI | 21569d9c74fSXiaojuan Yang * +---------+ +---------+ 21669d9c74fSXiaojuan Yang * ^ ^ ^ 21769d9c74fSXiaojuan Yang * | | | 21869d9c74fSXiaojuan Yang * +--------+ +---------+ +---------+ 21969d9c74fSXiaojuan Yang * | UARTs | | Devices | | Devices | 22069d9c74fSXiaojuan Yang * +--------+ +---------+ +---------+ 22169d9c74fSXiaojuan Yang */ 22269d9c74fSXiaojuan Yang for (cpu = 0; cpu < ms->smp.cpus; cpu++) { 22369d9c74fSXiaojuan Yang cpu_state = qemu_get_cpu(cpu); 22469d9c74fSXiaojuan Yang cpudev = DEVICE(cpu_state); 22569d9c74fSXiaojuan Yang lacpu = LOONGARCH_CPU(cpu_state); 22669d9c74fSXiaojuan Yang env = &(lacpu->env); 22769d9c74fSXiaojuan Yang 22869d9c74fSXiaojuan Yang /* connect ipi irq to cpu irq */ 22969d9c74fSXiaojuan Yang qdev_connect_gpio_out(ipi, cpu, qdev_get_gpio_in(cpudev, IRQ_IPI)); 23069d9c74fSXiaojuan Yang /* IPI iocsr memory region */ 23169d9c74fSXiaojuan Yang memory_region_add_subregion(&env->system_iocsr, SMP_IPI_MAILBOX, 23269d9c74fSXiaojuan Yang sysbus_mmio_get_region(SYS_BUS_DEVICE(ipi), 23369d9c74fSXiaojuan Yang cpu)); 23469d9c74fSXiaojuan Yang /* extioi iocsr memory region */ 23569d9c74fSXiaojuan Yang memory_region_add_subregion(&env->system_iocsr, APIC_BASE, 23669d9c74fSXiaojuan Yang sysbus_mmio_get_region(SYS_BUS_DEVICE(extioi), 23769d9c74fSXiaojuan Yang cpu)); 23869d9c74fSXiaojuan Yang } 23969d9c74fSXiaojuan Yang 24069d9c74fSXiaojuan Yang /* 24169d9c74fSXiaojuan Yang * connect ext irq to the cpu irq 24269d9c74fSXiaojuan Yang * cpu_pin[9:2] <= intc_pin[7:0] 24369d9c74fSXiaojuan Yang */ 24469d9c74fSXiaojuan Yang for (cpu = 0; cpu < ms->smp.cpus; cpu++) { 24569d9c74fSXiaojuan Yang cpudev = DEVICE(qemu_get_cpu(cpu)); 24669d9c74fSXiaojuan Yang for (pin = 0; pin < LS3A_INTC_IP; pin++) { 24769d9c74fSXiaojuan Yang qdev_connect_gpio_out(extioi, (cpu * 8 + pin), 24869d9c74fSXiaojuan Yang qdev_get_gpio_in(cpudev, pin + 2)); 24969d9c74fSXiaojuan Yang } 25069d9c74fSXiaojuan Yang } 25169d9c74fSXiaojuan Yang 25269d9c74fSXiaojuan Yang pch_pic = qdev_new(TYPE_LOONGARCH_PCH_PIC); 25369d9c74fSXiaojuan Yang d = SYS_BUS_DEVICE(pch_pic); 25469d9c74fSXiaojuan Yang sysbus_realize_and_unref(d, &error_fatal); 25569d9c74fSXiaojuan Yang memory_region_add_subregion(get_system_memory(), LS7A_IOAPIC_REG_BASE, 25669d9c74fSXiaojuan Yang sysbus_mmio_get_region(d, 0)); 25769d9c74fSXiaojuan Yang memory_region_add_subregion(get_system_memory(), 25869d9c74fSXiaojuan Yang LS7A_IOAPIC_REG_BASE + PCH_PIC_ROUTE_ENTRY_OFFSET, 25969d9c74fSXiaojuan Yang sysbus_mmio_get_region(d, 1)); 26069d9c74fSXiaojuan Yang memory_region_add_subregion(get_system_memory(), 26169d9c74fSXiaojuan Yang LS7A_IOAPIC_REG_BASE + PCH_PIC_INT_STATUS_LO, 26269d9c74fSXiaojuan Yang sysbus_mmio_get_region(d, 2)); 26369d9c74fSXiaojuan Yang 26469d9c74fSXiaojuan Yang /* Connect 64 pch_pic irqs to extioi */ 26569d9c74fSXiaojuan Yang for (int i = 0; i < PCH_PIC_IRQ_NUM; i++) { 26669d9c74fSXiaojuan Yang qdev_connect_gpio_out(DEVICE(d), i, qdev_get_gpio_in(extioi, i)); 26769d9c74fSXiaojuan Yang } 26869d9c74fSXiaojuan Yang 26969d9c74fSXiaojuan Yang pch_msi = qdev_new(TYPE_LOONGARCH_PCH_MSI); 27069d9c74fSXiaojuan Yang d = SYS_BUS_DEVICE(pch_msi); 27169d9c74fSXiaojuan Yang sysbus_realize_and_unref(d, &error_fatal); 27269d9c74fSXiaojuan Yang sysbus_mmio_map(d, 0, LS7A_PCH_MSI_ADDR_LOW); 27369d9c74fSXiaojuan Yang for (i = 0; i < PCH_MSI_IRQ_NUM; i++) { 27469d9c74fSXiaojuan Yang /* Connect 192 pch_msi irqs to extioi */ 27569d9c74fSXiaojuan Yang qdev_connect_gpio_out(DEVICE(d), i, 27669d9c74fSXiaojuan Yang qdev_get_gpio_in(extioi, i + PCH_MSI_IRQ_START)); 27769d9c74fSXiaojuan Yang } 278dc93b8dfSXiaojuan Yang 279dc93b8dfSXiaojuan Yang loongarch_devices_init(pch_pic); 28069d9c74fSXiaojuan Yang } 28169d9c74fSXiaojuan Yang 2826a6f26f4SXiaojuan Yang static void reset_load_elf(void *opaque) 2836a6f26f4SXiaojuan Yang { 2846a6f26f4SXiaojuan Yang LoongArchCPU *cpu = opaque; 2856a6f26f4SXiaojuan Yang CPULoongArchState *env = &cpu->env; 2866a6f26f4SXiaojuan Yang 2876a6f26f4SXiaojuan Yang cpu_reset(CPU(cpu)); 2886a6f26f4SXiaojuan Yang if (env->load_elf) { 2896a6f26f4SXiaojuan Yang cpu_set_pc(CPU(cpu), env->elf_address); 2906a6f26f4SXiaojuan Yang } 2916a6f26f4SXiaojuan Yang } 2926a6f26f4SXiaojuan Yang 293a8a506c3SXiaojuan Yang static void loongarch_init(MachineState *machine) 294a8a506c3SXiaojuan Yang { 295a8a506c3SXiaojuan Yang const char *cpu_model = machine->cpu_type; 2966a6f26f4SXiaojuan Yang const char *kernel_filename = machine->kernel_filename; 297a8a506c3SXiaojuan Yang ram_addr_t offset = 0; 298a8a506c3SXiaojuan Yang ram_addr_t ram_size = machine->ram_size; 299a8a506c3SXiaojuan Yang uint64_t highram_size = 0; 300a8a506c3SXiaojuan Yang MemoryRegion *address_space_mem = get_system_memory(); 301a8a506c3SXiaojuan Yang LoongArchMachineState *lams = LOONGARCH_MACHINE(machine); 3026a6f26f4SXiaojuan Yang LoongArchCPU *lacpu; 303a8a506c3SXiaojuan Yang int i; 3046a6f26f4SXiaojuan Yang int64_t kernel_addr = 0; 305a8a506c3SXiaojuan Yang 306a8a506c3SXiaojuan Yang if (!cpu_model) { 307a8a506c3SXiaojuan Yang cpu_model = LOONGARCH_CPU_TYPE_NAME("la464"); 308a8a506c3SXiaojuan Yang } 309a8a506c3SXiaojuan Yang 310a8a506c3SXiaojuan Yang if (!strstr(cpu_model, "la464")) { 311a8a506c3SXiaojuan Yang error_report("LoongArch/TCG needs cpu type la464"); 312a8a506c3SXiaojuan Yang exit(1); 313a8a506c3SXiaojuan Yang } 314a8a506c3SXiaojuan Yang 315a8a506c3SXiaojuan Yang if (ram_size < 1 * GiB) { 316a8a506c3SXiaojuan Yang error_report("ram_size must be greater than 1G."); 317a8a506c3SXiaojuan Yang exit(1); 318a8a506c3SXiaojuan Yang } 319a8a506c3SXiaojuan Yang 320a8a506c3SXiaojuan Yang /* Init CPUs */ 321a8a506c3SXiaojuan Yang for (i = 0; i < machine->smp.cpus; i++) { 322a8a506c3SXiaojuan Yang cpu_create(machine->cpu_type); 323a8a506c3SXiaojuan Yang } 324a8a506c3SXiaojuan Yang 325a8a506c3SXiaojuan Yang /* Add memory region */ 326a8a506c3SXiaojuan Yang memory_region_init_alias(&lams->lowmem, NULL, "loongarch.lowram", 327a8a506c3SXiaojuan Yang machine->ram, 0, 256 * MiB); 328a8a506c3SXiaojuan Yang memory_region_add_subregion(address_space_mem, offset, &lams->lowmem); 329a8a506c3SXiaojuan Yang offset += 256 * MiB; 330a8a506c3SXiaojuan Yang highram_size = ram_size - 256 * MiB; 331a8a506c3SXiaojuan Yang memory_region_init_alias(&lams->highmem, NULL, "loongarch.highmem", 332a8a506c3SXiaojuan Yang machine->ram, offset, highram_size); 333a8a506c3SXiaojuan Yang memory_region_add_subregion(address_space_mem, 0x90000000, &lams->highmem); 334a8a506c3SXiaojuan Yang /* Add isa io region */ 335a8a506c3SXiaojuan Yang memory_region_init_alias(&lams->isa_io, NULL, "isa-io", 336a8a506c3SXiaojuan Yang get_system_io(), 0, LOONGARCH_ISA_IO_SIZE); 337a8a506c3SXiaojuan Yang memory_region_add_subregion(address_space_mem, LOONGARCH_ISA_IO_BASE, 338a8a506c3SXiaojuan Yang &lams->isa_io); 3396a6f26f4SXiaojuan Yang if (kernel_filename) { 3406a6f26f4SXiaojuan Yang loaderparams.ram_size = ram_size; 3416a6f26f4SXiaojuan Yang loaderparams.kernel_filename = kernel_filename; 3426a6f26f4SXiaojuan Yang kernel_addr = load_kernel_info(); 3436a6f26f4SXiaojuan Yang if (!machine->firmware) { 3446a6f26f4SXiaojuan Yang for (i = 0; i < machine->smp.cpus; i++) { 3456a6f26f4SXiaojuan Yang lacpu = LOONGARCH_CPU(qemu_get_cpu(i)); 3466a6f26f4SXiaojuan Yang lacpu->env.load_elf = true; 3476a6f26f4SXiaojuan Yang lacpu->env.elf_address = kernel_addr; 3486a6f26f4SXiaojuan Yang qemu_register_reset(reset_load_elf, lacpu); 3496a6f26f4SXiaojuan Yang } 3506a6f26f4SXiaojuan Yang } 3516a6f26f4SXiaojuan Yang } 35269d9c74fSXiaojuan Yang /* Initialize the IO interrupt subsystem */ 35369d9c74fSXiaojuan Yang loongarch_irq_init(lams); 354a8a506c3SXiaojuan Yang } 355a8a506c3SXiaojuan Yang 356a8a506c3SXiaojuan Yang static void loongarch_class_init(ObjectClass *oc, void *data) 357a8a506c3SXiaojuan Yang { 358a8a506c3SXiaojuan Yang MachineClass *mc = MACHINE_CLASS(oc); 359a8a506c3SXiaojuan Yang 360a8a506c3SXiaojuan Yang mc->desc = "Loongson-3A5000 LS7A1000 machine"; 361a8a506c3SXiaojuan Yang mc->init = loongarch_init; 362a8a506c3SXiaojuan Yang mc->default_ram_size = 1 * GiB; 363a8a506c3SXiaojuan Yang mc->default_cpu_type = LOONGARCH_CPU_TYPE_NAME("la464"); 364a8a506c3SXiaojuan Yang mc->default_ram_id = "loongarch.ram"; 365a8a506c3SXiaojuan Yang mc->max_cpus = LOONGARCH_MAX_VCPUS; 366a8a506c3SXiaojuan Yang mc->is_default = 1; 367a8a506c3SXiaojuan Yang mc->default_kernel_irqchip_split = false; 368a8a506c3SXiaojuan Yang mc->block_default_type = IF_VIRTIO; 369a8a506c3SXiaojuan Yang mc->default_boot_order = "c"; 370a8a506c3SXiaojuan Yang mc->no_cdrom = 1; 371a8a506c3SXiaojuan Yang } 372a8a506c3SXiaojuan Yang 373a8a506c3SXiaojuan Yang static const TypeInfo loongarch_machine_types[] = { 374a8a506c3SXiaojuan Yang { 375a8a506c3SXiaojuan Yang .name = TYPE_LOONGARCH_MACHINE, 376a8a506c3SXiaojuan Yang .parent = TYPE_MACHINE, 377a8a506c3SXiaojuan Yang .instance_size = sizeof(LoongArchMachineState), 378a8a506c3SXiaojuan Yang .class_init = loongarch_class_init, 379a8a506c3SXiaojuan Yang } 380a8a506c3SXiaojuan Yang }; 381a8a506c3SXiaojuan Yang 382a8a506c3SXiaojuan Yang DEFINE_TYPES(loongarch_machine_types) 383