xref: /qemu/hw/intc/spapr_xive.c (revision 6c9dcd8760092e455f86f6afb05d87ea827da8f3)
13aa597f6SCédric Le Goater /*
23aa597f6SCédric Le Goater  * QEMU PowerPC sPAPR XIVE interrupt controller model
33aa597f6SCédric Le Goater  *
43aa597f6SCédric Le Goater  * Copyright (c) 2017-2018, IBM Corporation.
53aa597f6SCédric Le Goater  *
63aa597f6SCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
73aa597f6SCédric Le Goater  * COPYING file in the top-level directory.
83aa597f6SCédric Le Goater  */
93aa597f6SCédric Le Goater 
103aa597f6SCédric Le Goater #include "qemu/osdep.h"
113aa597f6SCédric Le Goater #include "qemu/log.h"
120b8fa32fSMarkus Armbruster #include "qemu/module.h"
133aa597f6SCédric Le Goater #include "qapi/error.h"
143aa597f6SCédric Le Goater #include "qemu/error-report.h"
153aa597f6SCédric Le Goater #include "target/ppc/cpu.h"
163aa597f6SCédric Le Goater #include "sysemu/cpus.h"
1771e8a915SMarkus Armbruster #include "sysemu/reset.h"
18d6454270SMarkus Armbruster #include "migration/vmstate.h"
193aa597f6SCédric Le Goater #include "monitor/monitor.h"
206e21de4aSCédric Le Goater #include "hw/ppc/fdt.h"
213aa597f6SCédric Le Goater #include "hw/ppc/spapr.h"
22a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h"
233aa597f6SCédric Le Goater #include "hw/ppc/spapr_xive.h"
243aa597f6SCédric Le Goater #include "hw/ppc/xive.h"
253aa597f6SCédric Le Goater #include "hw/ppc/xive_regs.h"
26a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h"
274e960974SCédric Le Goater #include "trace.h"
283aa597f6SCédric Le Goater 
293aa597f6SCédric Le Goater /*
309b4b4e51SMichael Tokarev  * XIVE Virtualization Controller BAR and Thread Management BAR that we
313aa597f6SCédric Le Goater  * use for the ESB pages and the TIMA pages
323aa597f6SCédric Le Goater  */
333aa597f6SCédric Le Goater #define SPAPR_XIVE_VC_BASE   0x0006010000000000ull
343aa597f6SCédric Le Goater #define SPAPR_XIVE_TM_BASE   0x0006030203180000ull
353aa597f6SCédric Le Goater 
363aa597f6SCédric Le Goater /*
370cddee8dSCédric Le Goater  * The allocation of VP blocks is a complex operation in OPAL and the
380cddee8dSCédric Le Goater  * VP identifiers have a relation with the number of HW chips, the
390cddee8dSCédric Le Goater  * size of the VP blocks, VP grouping, etc. The QEMU sPAPR XIVE
400cddee8dSCédric Le Goater  * controller model does not have the same constraints and can use a
410cddee8dSCédric Le Goater  * simple mapping scheme of the CPU vcpu_id
420cddee8dSCédric Le Goater  *
430cddee8dSCédric Le Goater  * These identifiers are never returned to the OS.
440cddee8dSCédric Le Goater  */
450cddee8dSCédric Le Goater 
460cddee8dSCédric Le Goater #define SPAPR_XIVE_NVT_BASE 0x400
470cddee8dSCédric Le Goater 
480cddee8dSCédric Le Goater /*
490cddee8dSCédric Le Goater  * sPAPR NVT and END indexing helpers
500cddee8dSCédric Le Goater  */
510cddee8dSCédric Le Goater static uint32_t spapr_xive_nvt_to_target(uint8_t nvt_blk, uint32_t nvt_idx)
520cddee8dSCédric Le Goater {
530cddee8dSCédric Le Goater     return nvt_idx - SPAPR_XIVE_NVT_BASE;
540cddee8dSCédric Le Goater }
550cddee8dSCédric Le Goater 
5623bcd5ebSCédric Le Goater static void spapr_xive_cpu_to_nvt(PowerPCCPU *cpu,
5723bcd5ebSCédric Le Goater                                   uint8_t *out_nvt_blk, uint32_t *out_nvt_idx)
5823bcd5ebSCédric Le Goater {
5923bcd5ebSCédric Le Goater     assert(cpu);
6023bcd5ebSCédric Le Goater 
6123bcd5ebSCédric Le Goater     if (out_nvt_blk) {
6223bcd5ebSCédric Le Goater         *out_nvt_blk = SPAPR_XIVE_BLOCK_ID;
6323bcd5ebSCédric Le Goater     }
6423bcd5ebSCédric Le Goater 
6523bcd5ebSCédric Le Goater     if (out_nvt_blk) {
6623bcd5ebSCédric Le Goater         *out_nvt_idx = SPAPR_XIVE_NVT_BASE + cpu->vcpu_id;
6723bcd5ebSCédric Le Goater     }
6823bcd5ebSCédric Le Goater }
6923bcd5ebSCédric Le Goater 
7023bcd5ebSCédric Le Goater static int spapr_xive_target_to_nvt(uint32_t target,
7123bcd5ebSCédric Le Goater                                     uint8_t *out_nvt_blk, uint32_t *out_nvt_idx)
7223bcd5ebSCédric Le Goater {
7323bcd5ebSCédric Le Goater     PowerPCCPU *cpu = spapr_find_cpu(target);
7423bcd5ebSCédric Le Goater 
7523bcd5ebSCédric Le Goater     if (!cpu) {
7623bcd5ebSCédric Le Goater         return -1;
7723bcd5ebSCédric Le Goater     }
7823bcd5ebSCédric Le Goater 
7923bcd5ebSCédric Le Goater     spapr_xive_cpu_to_nvt(cpu, out_nvt_blk, out_nvt_idx);
8023bcd5ebSCédric Le Goater     return 0;
8123bcd5ebSCédric Le Goater }
8223bcd5ebSCédric Le Goater 
8323bcd5ebSCédric Le Goater /*
8423bcd5ebSCédric Le Goater  * sPAPR END indexing uses a simple mapping of the CPU vcpu_id, 8
8523bcd5ebSCédric Le Goater  * priorities per CPU
8623bcd5ebSCédric Le Goater  */
870c575703SCédric Le Goater int spapr_xive_end_to_target(uint8_t end_blk, uint32_t end_idx,
880c575703SCédric Le Goater                              uint32_t *out_server, uint8_t *out_prio)
890c575703SCédric Le Goater {
900c575703SCédric Le Goater 
910c575703SCédric Le Goater     assert(end_blk == SPAPR_XIVE_BLOCK_ID);
920c575703SCédric Le Goater 
930c575703SCédric Le Goater     if (out_server) {
940c575703SCédric Le Goater         *out_server = end_idx >> 3;
950c575703SCédric Le Goater     }
960c575703SCédric Le Goater 
970c575703SCédric Le Goater     if (out_prio) {
980c575703SCédric Le Goater         *out_prio = end_idx & 0x7;
990c575703SCédric Le Goater     }
1000c575703SCédric Le Goater     return 0;
1010c575703SCédric Le Goater }
1020c575703SCédric Le Goater 
10323bcd5ebSCédric Le Goater static void spapr_xive_cpu_to_end(PowerPCCPU *cpu, uint8_t prio,
10423bcd5ebSCédric Le Goater                                   uint8_t *out_end_blk, uint32_t *out_end_idx)
10523bcd5ebSCédric Le Goater {
10623bcd5ebSCédric Le Goater     assert(cpu);
10723bcd5ebSCédric Le Goater 
10823bcd5ebSCédric Le Goater     if (out_end_blk) {
10923bcd5ebSCédric Le Goater         *out_end_blk = SPAPR_XIVE_BLOCK_ID;
11023bcd5ebSCédric Le Goater     }
11123bcd5ebSCédric Le Goater 
11223bcd5ebSCédric Le Goater     if (out_end_idx) {
11323bcd5ebSCédric Le Goater         *out_end_idx = (cpu->vcpu_id << 3) + prio;
11423bcd5ebSCédric Le Goater     }
11523bcd5ebSCédric Le Goater }
11623bcd5ebSCédric Le Goater 
11723bcd5ebSCédric Le Goater static int spapr_xive_target_to_end(uint32_t target, uint8_t prio,
11823bcd5ebSCédric Le Goater                                     uint8_t *out_end_blk, uint32_t *out_end_idx)
11923bcd5ebSCédric Le Goater {
12023bcd5ebSCédric Le Goater     PowerPCCPU *cpu = spapr_find_cpu(target);
12123bcd5ebSCédric Le Goater 
12223bcd5ebSCédric Le Goater     if (!cpu) {
12323bcd5ebSCédric Le Goater         return -1;
12423bcd5ebSCédric Le Goater     }
12523bcd5ebSCédric Le Goater 
12623bcd5ebSCédric Le Goater     spapr_xive_cpu_to_end(cpu, prio, out_end_blk, out_end_idx);
12723bcd5ebSCédric Le Goater     return 0;
12823bcd5ebSCédric Le Goater }
12923bcd5ebSCédric Le Goater 
1300cddee8dSCédric Le Goater /*
1313aa597f6SCédric Le Goater  * On sPAPR machines, use a simplified output for the XIVE END
1323aa597f6SCédric Le Goater  * structure dumping only the information related to the OS EQ.
1333aa597f6SCédric Le Goater  */
134ce2918cbSDavid Gibson static void spapr_xive_end_pic_print_info(SpaprXive *xive, XiveEND *end,
1353aa597f6SCédric Le Goater                                           Monitor *mon)
1363aa597f6SCédric Le Goater {
137fb2e8b51SCédric Le Goater     uint64_t qaddr_base = xive_end_qaddr(end);
1383aa597f6SCédric Le Goater     uint32_t qindex = xive_get_field32(END_W1_PAGE_OFF, end->w1);
1393aa597f6SCédric Le Goater     uint32_t qgen = xive_get_field32(END_W1_GENERATION, end->w1);
1403aa597f6SCédric Le Goater     uint32_t qsize = xive_get_field32(END_W0_QSIZE, end->w0);
1413aa597f6SCédric Le Goater     uint32_t qentries = 1 << (qsize + 10);
1423aa597f6SCédric Le Goater     uint32_t nvt = xive_get_field32(END_W6_NVT_INDEX, end->w6);
1433aa597f6SCédric Le Goater     uint8_t priority = xive_get_field32(END_W7_F0_PRIORITY, end->w7);
1443aa597f6SCédric Le Goater 
145fb2e8b51SCédric Le Goater     monitor_printf(mon, "%3d/%d % 6d/%5d @%"PRIx64" ^%d",
1460cddee8dSCédric Le Goater                    spapr_xive_nvt_to_target(0, nvt),
147fb2e8b51SCédric Le Goater                    priority, qindex, qentries, qaddr_base, qgen);
1483aa597f6SCédric Le Goater 
1493aa597f6SCédric Le Goater     xive_end_queue_pic_print_info(end, 6, mon);
1503aa597f6SCédric Le Goater }
1513aa597f6SCédric Le Goater 
152e519cdd9SGreg Kurz /*
153e519cdd9SGreg Kurz  * kvm_irqchip_in_kernel() will cause the compiler to turn this
154e519cdd9SGreg Kurz  * info a nop if CONFIG_KVM isn't defined.
155e519cdd9SGreg Kurz  */
156e519cdd9SGreg Kurz #define spapr_xive_in_kernel(xive) \
157e519cdd9SGreg Kurz     (kvm_irqchip_in_kernel() && (xive)->fd != -1)
158e519cdd9SGreg Kurz 
159ab9c93c2SCédric Le Goater static void spapr_xive_pic_print_info(SpaprXive *xive, Monitor *mon)
1603aa597f6SCédric Le Goater {
1613aa597f6SCédric Le Goater     XiveSource *xsrc = &xive->source;
1623aa597f6SCédric Le Goater     int i;
1633aa597f6SCédric Le Goater 
164e519cdd9SGreg Kurz     if (spapr_xive_in_kernel(xive)) {
1657bfc759cSCédric Le Goater         Error *local_err = NULL;
1667bfc759cSCédric Le Goater 
1677bfc759cSCédric Le Goater         kvmppc_xive_synchronize_state(xive, &local_err);
1687bfc759cSCédric Le Goater         if (local_err) {
1697bfc759cSCédric Le Goater             error_report_err(local_err);
1707bfc759cSCédric Le Goater             return;
1717bfc759cSCédric Le Goater         }
1727bfc759cSCédric Le Goater     }
1737bfc759cSCédric Le Goater 
174f81d69fcSSatheesh Rajendran     monitor_printf(mon, "  LISN         PQ    EISN     CPU/PRIO EQ\n");
1753aa597f6SCédric Le Goater 
1763aa597f6SCédric Le Goater     for (i = 0; i < xive->nr_irqs; i++) {
1773aa597f6SCédric Le Goater         uint8_t pq = xive_source_esb_get(xsrc, i);
1783aa597f6SCédric Le Goater         XiveEAS *eas = &xive->eat[i];
1793aa597f6SCédric Le Goater 
1803aa597f6SCédric Le Goater         if (!xive_eas_is_valid(eas)) {
1813aa597f6SCédric Le Goater             continue;
1823aa597f6SCédric Le Goater         }
1833aa597f6SCédric Le Goater 
1843aa597f6SCédric Le Goater         monitor_printf(mon, "  %08x %s %c%c%c %s %08x ", i,
1853aa597f6SCédric Le Goater                        xive_source_irq_is_lsi(xsrc, i) ? "LSI" : "MSI",
1863aa597f6SCédric Le Goater                        pq & XIVE_ESB_VAL_P ? 'P' : '-',
1873aa597f6SCédric Le Goater                        pq & XIVE_ESB_VAL_Q ? 'Q' : '-',
188621f70d2SCédric Le Goater                        xive_source_is_asserted(xsrc, i) ? 'A' : ' ',
1893aa597f6SCédric Le Goater                        xive_eas_is_masked(eas) ? "M" : " ",
1903aa597f6SCédric Le Goater                        (int) xive_get_field64(EAS_END_DATA, eas->w));
1913aa597f6SCédric Le Goater 
1923aa597f6SCédric Le Goater         if (!xive_eas_is_masked(eas)) {
1933aa597f6SCédric Le Goater             uint32_t end_idx = xive_get_field64(EAS_END_INDEX, eas->w);
1943aa597f6SCédric Le Goater             XiveEND *end;
1953aa597f6SCédric Le Goater 
1963aa597f6SCédric Le Goater             assert(end_idx < xive->nr_ends);
1973aa597f6SCédric Le Goater             end = &xive->endt[end_idx];
1983aa597f6SCédric Le Goater 
1993aa597f6SCédric Le Goater             if (xive_end_is_valid(end)) {
2003aa597f6SCédric Le Goater                 spapr_xive_end_pic_print_info(xive, end, mon);
2013aa597f6SCédric Le Goater             }
2023aa597f6SCédric Le Goater         }
2033aa597f6SCédric Le Goater         monitor_printf(mon, "\n");
2043aa597f6SCédric Le Goater     }
2053aa597f6SCédric Le Goater }
2063aa597f6SCédric Le Goater 
207ce2918cbSDavid Gibson void spapr_xive_mmio_set_enabled(SpaprXive *xive, bool enable)
2083a8eb78eSCédric Le Goater {
2093a8eb78eSCédric Le Goater     memory_region_set_enabled(&xive->source.esb_mmio, enable);
2103a8eb78eSCédric Le Goater     memory_region_set_enabled(&xive->tm_mmio, enable);
2113a8eb78eSCédric Le Goater 
2123a8eb78eSCédric Le Goater     /* Disable the END ESBs until a guest OS makes use of them */
2133a8eb78eSCédric Le Goater     memory_region_set_enabled(&xive->end_source.esb_mmio, false);
2143a8eb78eSCédric Le Goater }
2153a8eb78eSCédric Le Goater 
216d024a2c1SCédric Le Goater static void spapr_xive_tm_write(void *opaque, hwaddr offset,
217d024a2c1SCédric Le Goater                           uint64_t value, unsigned size)
218d024a2c1SCédric Le Goater {
219d024a2c1SCédric Le Goater     XiveTCTX *tctx = spapr_cpu_state(POWERPC_CPU(current_cpu))->tctx;
220d024a2c1SCédric Le Goater 
221d024a2c1SCédric Le Goater     xive_tctx_tm_write(XIVE_PRESENTER(opaque), tctx, offset, value, size);
222d024a2c1SCédric Le Goater }
223d024a2c1SCédric Le Goater 
224d024a2c1SCédric Le Goater static uint64_t spapr_xive_tm_read(void *opaque, hwaddr offset, unsigned size)
225d024a2c1SCédric Le Goater {
226d024a2c1SCédric Le Goater     XiveTCTX *tctx = spapr_cpu_state(POWERPC_CPU(current_cpu))->tctx;
227d024a2c1SCédric Le Goater 
228d024a2c1SCédric Le Goater     return xive_tctx_tm_read(XIVE_PRESENTER(opaque), tctx, offset, size);
229d024a2c1SCédric Le Goater }
230d024a2c1SCédric Le Goater 
231d024a2c1SCédric Le Goater const MemoryRegionOps spapr_xive_tm_ops = {
232d024a2c1SCédric Le Goater     .read = spapr_xive_tm_read,
233d024a2c1SCédric Le Goater     .write = spapr_xive_tm_write,
234d024a2c1SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
235d024a2c1SCédric Le Goater     .valid = {
236d024a2c1SCédric Le Goater         .min_access_size = 1,
237d024a2c1SCédric Le Goater         .max_access_size = 8,
238d024a2c1SCédric Le Goater     },
239d024a2c1SCédric Le Goater     .impl = {
240d024a2c1SCédric Le Goater         .min_access_size = 1,
241d024a2c1SCédric Le Goater         .max_access_size = 8,
242d024a2c1SCédric Le Goater     },
243d024a2c1SCédric Le Goater };
244d024a2c1SCédric Le Goater 
2453aa597f6SCédric Le Goater static void spapr_xive_end_reset(XiveEND *end)
2463aa597f6SCédric Le Goater {
2473aa597f6SCédric Le Goater     memset(end, 0, sizeof(*end));
2483aa597f6SCédric Le Goater 
2493aa597f6SCédric Le Goater     /* switch off the escalation and notification ESBs */
2503aa597f6SCédric Le Goater     end->w1 = cpu_to_be32(END_W1_ESe_Q | END_W1_ESn_Q);
2513aa597f6SCédric Le Goater }
2523aa597f6SCédric Le Goater 
2533aa597f6SCédric Le Goater static void spapr_xive_reset(void *dev)
2543aa597f6SCédric Le Goater {
255ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(dev);
2563aa597f6SCédric Le Goater     int i;
2573aa597f6SCédric Le Goater 
2583aa597f6SCédric Le Goater     /*
2593aa597f6SCédric Le Goater      * The XiveSource has its own reset handler, which mask off all
2603aa597f6SCédric Le Goater      * IRQs (!P|Q)
2613aa597f6SCédric Le Goater      */
2623aa597f6SCédric Le Goater 
2633aa597f6SCédric Le Goater     /* Mask all valid EASs in the IRQ number space. */
2643aa597f6SCédric Le Goater     for (i = 0; i < xive->nr_irqs; i++) {
2653aa597f6SCédric Le Goater         XiveEAS *eas = &xive->eat[i];
2663aa597f6SCédric Le Goater         if (xive_eas_is_valid(eas)) {
2673aa597f6SCédric Le Goater             eas->w = cpu_to_be64(EAS_VALID | EAS_MASKED);
2683aa597f6SCédric Le Goater         } else {
2693aa597f6SCédric Le Goater             eas->w = 0;
2703aa597f6SCédric Le Goater         }
2713aa597f6SCédric Le Goater     }
2723aa597f6SCédric Le Goater 
2733aa597f6SCédric Le Goater     /* Clear all ENDs */
2743aa597f6SCédric Le Goater     for (i = 0; i < xive->nr_ends; i++) {
2753aa597f6SCédric Le Goater         spapr_xive_end_reset(&xive->endt[i]);
2763aa597f6SCédric Le Goater     }
2773aa597f6SCédric Le Goater }
2783aa597f6SCédric Le Goater 
2793aa597f6SCédric Le Goater static void spapr_xive_instance_init(Object *obj)
2803aa597f6SCédric Le Goater {
281ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(obj);
2823aa597f6SCédric Le Goater 
2839fc7fc4dSMarkus Armbruster     object_initialize_child(obj, "source", &xive->source, TYPE_XIVE_SOURCE);
2843aa597f6SCédric Le Goater 
285f6d4dca8SThomas Huth     object_initialize_child(obj, "end_source", &xive->end_source,
2869fc7fc4dSMarkus Armbruster                             TYPE_XIVE_END_SOURCE);
28738afd772SCédric Le Goater 
28838afd772SCédric Le Goater     /* Not connected to the KVM XIVE device */
28938afd772SCédric Le Goater     xive->fd = -1;
2903aa597f6SCédric Le Goater }
2913aa597f6SCédric Le Goater 
2923aa597f6SCédric Le Goater static void spapr_xive_realize(DeviceState *dev, Error **errp)
2933aa597f6SCédric Le Goater {
294ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(dev);
2956cc64796SGreg Kurz     SpaprXiveClass *sxc = SPAPR_XIVE_GET_CLASS(xive);
2963aa597f6SCédric Le Goater     XiveSource *xsrc = &xive->source;
2973aa597f6SCédric Le Goater     XiveENDSource *end_xsrc = &xive->end_source;
2983aa597f6SCédric Le Goater     Error *local_err = NULL;
2993aa597f6SCédric Le Goater 
300484d774cSGreg Kurz     /* Set by spapr_irq_init() */
301484d774cSGreg Kurz     g_assert(xive->nr_irqs);
302484d774cSGreg Kurz     g_assert(xive->nr_ends);
303484d774cSGreg Kurz 
3046cc64796SGreg Kurz     sxc->parent_realize(dev, &local_err);
3056cc64796SGreg Kurz     if (local_err) {
3066cc64796SGreg Kurz         error_propagate(errp, local_err);
3076cc64796SGreg Kurz         return;
3086cc64796SGreg Kurz     }
3096cc64796SGreg Kurz 
3103aa597f6SCédric Le Goater     /*
3113aa597f6SCédric Le Goater      * Initialize the internal sources, for IPIs and virtual devices.
3123aa597f6SCédric Le Goater      */
3135325cc34SMarkus Armbruster     object_property_set_int(OBJECT(xsrc), "nr-irqs", xive->nr_irqs,
3143aa597f6SCédric Le Goater                             &error_fatal);
3155325cc34SMarkus Armbruster     object_property_set_link(OBJECT(xsrc), "xive", OBJECT(xive), &error_abort);
316668f62ecSMarkus Armbruster     if (!qdev_realize(DEVICE(xsrc), NULL, errp)) {
3173aa597f6SCédric Le Goater         return;
3183aa597f6SCédric Le Goater     }
3193aa597f6SCédric Le Goater 
3203aa597f6SCédric Le Goater     /*
3213aa597f6SCédric Le Goater      * Initialize the END ESB source
3223aa597f6SCédric Le Goater      */
3235325cc34SMarkus Armbruster     object_property_set_int(OBJECT(end_xsrc), "nr-ends", xive->nr_irqs,
3243aa597f6SCédric Le Goater                             &error_fatal);
3255325cc34SMarkus Armbruster     object_property_set_link(OBJECT(end_xsrc), "xive", OBJECT(xive),
3260ab2316eSGreg Kurz                              &error_abort);
327668f62ecSMarkus Armbruster     if (!qdev_realize(DEVICE(end_xsrc), NULL, errp)) {
3283aa597f6SCédric Le Goater         return;
3293aa597f6SCédric Le Goater     }
3303aa597f6SCédric Le Goater 
3313aa597f6SCédric Le Goater     /* Set the mapping address of the END ESB pages after the source ESBs */
3323110f0eeSGreg Kurz     xive->end_base = xive->vc_base + xive_source_esb_len(xsrc);
3333aa597f6SCédric Le Goater 
3343aa597f6SCédric Le Goater     /*
3353aa597f6SCédric Le Goater      * Allocate the routing tables
3363aa597f6SCédric Le Goater      */
3373aa597f6SCédric Le Goater     xive->eat = g_new0(XiveEAS, xive->nr_irqs);
3383aa597f6SCédric Le Goater     xive->endt = g_new0(XiveEND, xive->nr_ends);
3393aa597f6SCédric Le Goater 
34038afd772SCédric Le Goater     xive->nodename = g_strdup_printf("interrupt-controller@%" PRIx64,
34138afd772SCédric Le Goater                            xive->tm_base + XIVE_TM_USER_PAGE * (1 << TM_SHIFT));
34238afd772SCédric Le Goater 
34338afd772SCédric Le Goater     qemu_register_reset(spapr_xive_reset, dev);
344cdd71c8eSCédric Le Goater 
3453aa597f6SCédric Le Goater     /* TIMA initialization */
346d024a2c1SCédric Le Goater     memory_region_init_io(&xive->tm_mmio, OBJECT(xive), &spapr_xive_tm_ops,
347d024a2c1SCédric Le Goater                           xive, "xive.tima", 4ull << TM_SHIFT);
3483aa597f6SCédric Le Goater 
349981b1c62SCédric Le Goater     /*
350981b1c62SCédric Le Goater      * Map all regions. These will be enabled or disabled at reset and
351981b1c62SCédric Le Goater      * can also be overridden by KVM memory regions if active
352981b1c62SCédric Le Goater      */
353*6c9dcd87SPhilippe Mathieu-Daudé     memory_region_add_subregion(get_system_memory(), xive->vc_base,
354*6c9dcd87SPhilippe Mathieu-Daudé                                 &xsrc->esb_mmio);
355*6c9dcd87SPhilippe Mathieu-Daudé     memory_region_add_subregion(get_system_memory(), xive->end_base,
356*6c9dcd87SPhilippe Mathieu-Daudé                                 &end_xsrc->esb_mmio);
357*6c9dcd87SPhilippe Mathieu-Daudé     memory_region_add_subregion(get_system_memory(), xive->tm_base,
358*6c9dcd87SPhilippe Mathieu-Daudé                                 &xive->tm_mmio);
3593aa597f6SCédric Le Goater }
3603aa597f6SCédric Le Goater 
3613aa597f6SCédric Le Goater static int spapr_xive_get_eas(XiveRouter *xrtr, uint8_t eas_blk,
3623aa597f6SCédric Le Goater                               uint32_t eas_idx, XiveEAS *eas)
3633aa597f6SCédric Le Goater {
364ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(xrtr);
3653aa597f6SCédric Le Goater 
3663aa597f6SCédric Le Goater     if (eas_idx >= xive->nr_irqs) {
3673aa597f6SCédric Le Goater         return -1;
3683aa597f6SCédric Le Goater     }
3693aa597f6SCédric Le Goater 
3703aa597f6SCédric Le Goater     *eas = xive->eat[eas_idx];
3713aa597f6SCédric Le Goater     return 0;
3723aa597f6SCédric Le Goater }
3733aa597f6SCédric Le Goater 
3743aa597f6SCédric Le Goater static int spapr_xive_get_end(XiveRouter *xrtr,
3753aa597f6SCédric Le Goater                               uint8_t end_blk, uint32_t end_idx, XiveEND *end)
3763aa597f6SCédric Le Goater {
377ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(xrtr);
3783aa597f6SCédric Le Goater 
3793aa597f6SCédric Le Goater     if (end_idx >= xive->nr_ends) {
3803aa597f6SCédric Le Goater         return -1;
3813aa597f6SCédric Le Goater     }
3823aa597f6SCédric Le Goater 
3833aa597f6SCédric Le Goater     memcpy(end, &xive->endt[end_idx], sizeof(XiveEND));
3843aa597f6SCédric Le Goater     return 0;
3853aa597f6SCédric Le Goater }
3863aa597f6SCédric Le Goater 
3873aa597f6SCédric Le Goater static int spapr_xive_write_end(XiveRouter *xrtr, uint8_t end_blk,
3883aa597f6SCédric Le Goater                                 uint32_t end_idx, XiveEND *end,
3893aa597f6SCédric Le Goater                                 uint8_t word_number)
3903aa597f6SCédric Le Goater {
391ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(xrtr);
3923aa597f6SCédric Le Goater 
3933aa597f6SCédric Le Goater     if (end_idx >= xive->nr_ends) {
3943aa597f6SCédric Le Goater         return -1;
3953aa597f6SCédric Le Goater     }
3963aa597f6SCédric Le Goater 
3973aa597f6SCédric Le Goater     memcpy(&xive->endt[end_idx], end, sizeof(XiveEND));
3983aa597f6SCédric Le Goater     return 0;
3993aa597f6SCédric Le Goater }
4003aa597f6SCédric Le Goater 
4010cddee8dSCédric Le Goater static int spapr_xive_get_nvt(XiveRouter *xrtr,
4020cddee8dSCédric Le Goater                               uint8_t nvt_blk, uint32_t nvt_idx, XiveNVT *nvt)
4030cddee8dSCédric Le Goater {
4040cddee8dSCédric Le Goater     uint32_t vcpu_id = spapr_xive_nvt_to_target(nvt_blk, nvt_idx);
4050cddee8dSCédric Le Goater     PowerPCCPU *cpu = spapr_find_cpu(vcpu_id);
4060cddee8dSCédric Le Goater 
4070cddee8dSCédric Le Goater     if (!cpu) {
4080cddee8dSCédric Le Goater         /* TODO: should we assert() if we can find a NVT ? */
4090cddee8dSCédric Le Goater         return -1;
4100cddee8dSCédric Le Goater     }
4110cddee8dSCédric Le Goater 
4120cddee8dSCédric Le Goater     /*
4130cddee8dSCédric Le Goater      * sPAPR does not maintain a NVT table. Return that the NVT is
4140cddee8dSCédric Le Goater      * valid if we have found a matching CPU
4150cddee8dSCédric Le Goater      */
4160cddee8dSCédric Le Goater     nvt->w0 = cpu_to_be32(NVT_W0_VALID);
4170cddee8dSCédric Le Goater     return 0;
4180cddee8dSCédric Le Goater }
4190cddee8dSCédric Le Goater 
4200cddee8dSCédric Le Goater static int spapr_xive_write_nvt(XiveRouter *xrtr, uint8_t nvt_blk,
4210cddee8dSCédric Le Goater                                 uint32_t nvt_idx, XiveNVT *nvt,
4220cddee8dSCédric Le Goater                                 uint8_t word_number)
4230cddee8dSCédric Le Goater {
4240cddee8dSCédric Le Goater     /*
4250cddee8dSCédric Le Goater      * We don't need to write back to the NVTs because the sPAPR
4260cddee8dSCédric Le Goater      * machine should never hit a non-scheduled NVT. It should never
4270cddee8dSCédric Le Goater      * get called.
4280cddee8dSCédric Le Goater      */
4290cddee8dSCédric Le Goater     g_assert_not_reached();
4300cddee8dSCédric Le Goater }
4310cddee8dSCédric Le Goater 
432f87dae18SCédric Le Goater static int spapr_xive_match_nvt(XivePresenter *xptr, uint8_t format,
433f87dae18SCédric Le Goater                                 uint8_t nvt_blk, uint32_t nvt_idx,
434f87dae18SCédric Le Goater                                 bool cam_ignore, uint8_t priority,
435f87dae18SCédric Le Goater                                 uint32_t logic_serv, XiveTCTXMatch *match)
436f87dae18SCédric Le Goater {
437f87dae18SCédric Le Goater     CPUState *cs;
438f87dae18SCédric Le Goater     int count = 0;
439f87dae18SCédric Le Goater 
440f87dae18SCédric Le Goater     CPU_FOREACH(cs) {
441f87dae18SCédric Le Goater         PowerPCCPU *cpu = POWERPC_CPU(cs);
442f87dae18SCédric Le Goater         XiveTCTX *tctx = spapr_cpu_state(cpu)->tctx;
443f87dae18SCédric Le Goater         int ring;
444f87dae18SCédric Le Goater 
445f87dae18SCédric Le Goater         /*
446f87dae18SCédric Le Goater          * Skip partially initialized vCPUs. This can happen when
447f87dae18SCédric Le Goater          * vCPUs are hotplugged.
448f87dae18SCédric Le Goater          */
449f87dae18SCédric Le Goater         if (!tctx) {
450f87dae18SCédric Le Goater             continue;
451f87dae18SCédric Le Goater         }
452f87dae18SCédric Le Goater 
453f87dae18SCédric Le Goater         /*
454f87dae18SCédric Le Goater          * Check the thread context CAM lines and record matches.
455f87dae18SCédric Le Goater          */
456f87dae18SCédric Le Goater         ring = xive_presenter_tctx_match(xptr, tctx, format, nvt_blk, nvt_idx,
457f87dae18SCédric Le Goater                                          cam_ignore, logic_serv);
458f87dae18SCédric Le Goater         /*
459f87dae18SCédric Le Goater          * Save the matching thread interrupt context and follow on to
460f87dae18SCédric Le Goater          * check for duplicates which are invalid.
461f87dae18SCédric Le Goater          */
462f87dae18SCédric Le Goater         if (ring != -1) {
463f87dae18SCédric Le Goater             if (match->tctx) {
464f87dae18SCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "XIVE: already found a thread "
465f87dae18SCédric Le Goater                               "context NVT %x/%x\n", nvt_blk, nvt_idx);
466f87dae18SCédric Le Goater                 return -1;
467f87dae18SCédric Le Goater             }
468f87dae18SCédric Le Goater 
469f87dae18SCédric Le Goater             match->ring = ring;
470f87dae18SCédric Le Goater             match->tctx = tctx;
471f87dae18SCédric Le Goater             count++;
472f87dae18SCédric Le Goater         }
473f87dae18SCédric Le Goater     }
474f87dae18SCédric Le Goater 
475f87dae18SCédric Le Goater     return count;
476f87dae18SCédric Le Goater }
477f87dae18SCédric Le Goater 
4782a24e6e3SFrederic Barrat static uint32_t spapr_xive_presenter_get_config(XivePresenter *xptr)
4792a24e6e3SFrederic Barrat {
4802a24e6e3SFrederic Barrat     uint32_t cfg = 0;
4812a24e6e3SFrederic Barrat 
4822a24e6e3SFrederic Barrat     /*
4832a24e6e3SFrederic Barrat      * Let's claim GEN1 TIMA format. If running with KVM on P10, the
4842a24e6e3SFrederic Barrat      * correct answer is deep in the hardware and not accessible to
4852a24e6e3SFrederic Barrat      * us.  But it shouldn't matter as it only affects the presenter
4862a24e6e3SFrederic Barrat      * as seen by a guest OS.
4872a24e6e3SFrederic Barrat      */
4882a24e6e3SFrederic Barrat     cfg |= XIVE_PRESENTER_GEN1_TIMA_OS;
4892a24e6e3SFrederic Barrat 
4902a24e6e3SFrederic Barrat     return cfg;
4912a24e6e3SFrederic Barrat }
4922a24e6e3SFrederic Barrat 
493f22f56ddSCédric Le Goater static uint8_t spapr_xive_get_block_id(XiveRouter *xrtr)
494f22f56ddSCédric Le Goater {
495f22f56ddSCédric Le Goater     return SPAPR_XIVE_BLOCK_ID;
496f22f56ddSCédric Le Goater }
497f22f56ddSCédric Le Goater 
4980aa2612aSCédric Le Goater static int spapr_xive_get_pq(XiveRouter *xrtr, uint8_t blk, uint32_t idx,
4990aa2612aSCédric Le Goater                              uint8_t *pq)
5000aa2612aSCédric Le Goater {
5010aa2612aSCédric Le Goater     SpaprXive *xive = SPAPR_XIVE(xrtr);
5020aa2612aSCédric Le Goater 
5030aa2612aSCédric Le Goater     assert(SPAPR_XIVE_BLOCK_ID == blk);
5040aa2612aSCédric Le Goater 
5050aa2612aSCédric Le Goater     *pq = xive_source_esb_get(&xive->source, idx);
5060aa2612aSCédric Le Goater     return 0;
5070aa2612aSCédric Le Goater }
5080aa2612aSCédric Le Goater 
5090aa2612aSCédric Le Goater static int spapr_xive_set_pq(XiveRouter *xrtr, uint8_t blk, uint32_t idx,
5100aa2612aSCédric Le Goater                              uint8_t *pq)
5110aa2612aSCédric Le Goater {
5120aa2612aSCédric Le Goater     SpaprXive *xive = SPAPR_XIVE(xrtr);
5130aa2612aSCédric Le Goater 
5140aa2612aSCédric Le Goater     assert(SPAPR_XIVE_BLOCK_ID == blk);
5150aa2612aSCédric Le Goater 
5160aa2612aSCédric Le Goater     *pq = xive_source_esb_set(&xive->source, idx, *pq);
5170aa2612aSCédric Le Goater     return 0;
5180aa2612aSCédric Le Goater }
5190aa2612aSCédric Le Goater 
5200aa2612aSCédric Le Goater 
5213aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive_end = {
5223aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE "/end",
5233aa597f6SCédric Le Goater     .version_id = 1,
5243aa597f6SCédric Le Goater     .minimum_version_id = 1,
5253aa597f6SCédric Le Goater     .fields = (VMStateField []) {
5263aa597f6SCédric Le Goater         VMSTATE_UINT32(w0, XiveEND),
5273aa597f6SCédric Le Goater         VMSTATE_UINT32(w1, XiveEND),
5283aa597f6SCédric Le Goater         VMSTATE_UINT32(w2, XiveEND),
5293aa597f6SCédric Le Goater         VMSTATE_UINT32(w3, XiveEND),
5303aa597f6SCédric Le Goater         VMSTATE_UINT32(w4, XiveEND),
5313aa597f6SCédric Le Goater         VMSTATE_UINT32(w5, XiveEND),
5323aa597f6SCédric Le Goater         VMSTATE_UINT32(w6, XiveEND),
5333aa597f6SCédric Le Goater         VMSTATE_UINT32(w7, XiveEND),
5343aa597f6SCédric Le Goater         VMSTATE_END_OF_LIST()
5353aa597f6SCédric Le Goater     },
5363aa597f6SCédric Le Goater };
5373aa597f6SCédric Le Goater 
5383aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive_eas = {
5393aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE "/eas",
5403aa597f6SCédric Le Goater     .version_id = 1,
5413aa597f6SCédric Le Goater     .minimum_version_id = 1,
5423aa597f6SCédric Le Goater     .fields = (VMStateField []) {
5433aa597f6SCédric Le Goater         VMSTATE_UINT64(w, XiveEAS),
5443aa597f6SCédric Le Goater         VMSTATE_END_OF_LIST()
5453aa597f6SCédric Le Goater     },
5463aa597f6SCédric Le Goater };
5473aa597f6SCédric Le Goater 
548277dd3d7SCédric Le Goater static int vmstate_spapr_xive_pre_save(void *opaque)
549277dd3d7SCédric Le Goater {
550e519cdd9SGreg Kurz     SpaprXive *xive = SPAPR_XIVE(opaque);
551e519cdd9SGreg Kurz 
552e519cdd9SGreg Kurz     if (spapr_xive_in_kernel(xive)) {
553e519cdd9SGreg Kurz         return kvmppc_xive_pre_save(xive);
554277dd3d7SCédric Le Goater     }
555277dd3d7SCédric Le Goater 
556277dd3d7SCédric Le Goater     return 0;
557277dd3d7SCédric Le Goater }
558277dd3d7SCédric Le Goater 
559277dd3d7SCédric Le Goater /*
560277dd3d7SCédric Le Goater  * Called by the sPAPR IRQ backend 'post_load' method at the machine
561277dd3d7SCédric Le Goater  * level.
562277dd3d7SCédric Le Goater  */
563605994e5SDavid Gibson static int spapr_xive_post_load(SpaprInterruptController *intc, int version_id)
564277dd3d7SCédric Le Goater {
565e519cdd9SGreg Kurz     SpaprXive *xive = SPAPR_XIVE(intc);
566e519cdd9SGreg Kurz 
567e519cdd9SGreg Kurz     if (spapr_xive_in_kernel(xive)) {
568e519cdd9SGreg Kurz         return kvmppc_xive_post_load(xive, version_id);
569277dd3d7SCédric Le Goater     }
570277dd3d7SCédric Le Goater 
571277dd3d7SCédric Le Goater     return 0;
572277dd3d7SCédric Le Goater }
573277dd3d7SCédric Le Goater 
5743aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive = {
5753aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE,
5763aa597f6SCédric Le Goater     .version_id = 1,
5773aa597f6SCédric Le Goater     .minimum_version_id = 1,
578277dd3d7SCédric Le Goater     .pre_save = vmstate_spapr_xive_pre_save,
579277dd3d7SCédric Le Goater     .post_load = NULL, /* handled at the machine level */
5803aa597f6SCédric Le Goater     .fields = (VMStateField[]) {
581ce2918cbSDavid Gibson         VMSTATE_UINT32_EQUAL(nr_irqs, SpaprXive, NULL),
582ce2918cbSDavid Gibson         VMSTATE_STRUCT_VARRAY_POINTER_UINT32(eat, SpaprXive, nr_irqs,
5833aa597f6SCédric Le Goater                                      vmstate_spapr_xive_eas, XiveEAS),
584ce2918cbSDavid Gibson         VMSTATE_STRUCT_VARRAY_POINTER_UINT32(endt, SpaprXive, nr_ends,
5853aa597f6SCédric Le Goater                                              vmstate_spapr_xive_end, XiveEND),
5863aa597f6SCédric Le Goater         VMSTATE_END_OF_LIST()
5873aa597f6SCédric Le Goater     },
5883aa597f6SCédric Le Goater };
5893aa597f6SCédric Le Goater 
5900b0e52b1SDavid Gibson static int spapr_xive_claim_irq(SpaprInterruptController *intc, int lisn,
5910b0e52b1SDavid Gibson                                 bool lsi, Error **errp)
5920b0e52b1SDavid Gibson {
5930b0e52b1SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
5940b0e52b1SDavid Gibson     XiveSource *xsrc = &xive->source;
5950b0e52b1SDavid Gibson 
5960b0e52b1SDavid Gibson     assert(lisn < xive->nr_irqs);
5970b0e52b1SDavid Gibson 
5984e960974SCédric Le Goater     trace_spapr_xive_claim_irq(lisn, lsi);
5994e960974SCédric Le Goater 
6000b0e52b1SDavid Gibson     if (xive_eas_is_valid(&xive->eat[lisn])) {
6010b0e52b1SDavid Gibson         error_setg(errp, "IRQ %d is not free", lisn);
6020b0e52b1SDavid Gibson         return -EBUSY;
6030b0e52b1SDavid Gibson     }
6040b0e52b1SDavid Gibson 
6050b0e52b1SDavid Gibson     /*
6060b0e52b1SDavid Gibson      * Set default values when allocating an IRQ number
6070b0e52b1SDavid Gibson      */
6080b0e52b1SDavid Gibson     xive->eat[lisn].w |= cpu_to_be64(EAS_VALID | EAS_MASKED);
6090b0e52b1SDavid Gibson     if (lsi) {
6100b0e52b1SDavid Gibson         xive_source_irq_set_lsi(xsrc, lisn);
6110b0e52b1SDavid Gibson     }
6120b0e52b1SDavid Gibson 
613e519cdd9SGreg Kurz     if (spapr_xive_in_kernel(xive)) {
6140b0e52b1SDavid Gibson         return kvmppc_xive_source_reset_one(xsrc, lisn, errp);
6150b0e52b1SDavid Gibson     }
6160b0e52b1SDavid Gibson 
6170b0e52b1SDavid Gibson     return 0;
6180b0e52b1SDavid Gibson }
6190b0e52b1SDavid Gibson 
6200b0e52b1SDavid Gibson static void spapr_xive_free_irq(SpaprInterruptController *intc, int lisn)
6210b0e52b1SDavid Gibson {
6220b0e52b1SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
6230b0e52b1SDavid Gibson     assert(lisn < xive->nr_irqs);
6240b0e52b1SDavid Gibson 
6254e960974SCédric Le Goater     trace_spapr_xive_free_irq(lisn);
6264e960974SCédric Le Goater 
6270b0e52b1SDavid Gibson     xive->eat[lisn].w &= cpu_to_be64(~EAS_VALID);
6280b0e52b1SDavid Gibson }
6290b0e52b1SDavid Gibson 
6303aa597f6SCédric Le Goater static Property spapr_xive_properties[] = {
631ce2918cbSDavid Gibson     DEFINE_PROP_UINT32("nr-irqs", SpaprXive, nr_irqs, 0),
632ce2918cbSDavid Gibson     DEFINE_PROP_UINT32("nr-ends", SpaprXive, nr_ends, 0),
633ce2918cbSDavid Gibson     DEFINE_PROP_UINT64("vc-base", SpaprXive, vc_base, SPAPR_XIVE_VC_BASE),
634ce2918cbSDavid Gibson     DEFINE_PROP_UINT64("tm-base", SpaprXive, tm_base, SPAPR_XIVE_TM_BASE),
6354f311a70SCédric Le Goater     DEFINE_PROP_UINT8("hv-prio", SpaprXive, hv_prio, 7),
6363aa597f6SCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
6373aa597f6SCédric Le Goater };
6383aa597f6SCédric Le Goater 
639ebd6be08SDavid Gibson static int spapr_xive_cpu_intc_create(SpaprInterruptController *intc,
640ebd6be08SDavid Gibson                                       PowerPCCPU *cpu, Error **errp)
641ebd6be08SDavid Gibson {
642ebd6be08SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
643ebd6be08SDavid Gibson     Object *obj;
644ebd6be08SDavid Gibson     SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu);
645ebd6be08SDavid Gibson 
64647950946SCédric Le Goater     obj = xive_tctx_create(OBJECT(cpu), XIVE_PRESENTER(xive), errp);
647ebd6be08SDavid Gibson     if (!obj) {
648ebd6be08SDavid Gibson         return -1;
649ebd6be08SDavid Gibson     }
650ebd6be08SDavid Gibson 
651ebd6be08SDavid Gibson     spapr_cpu->tctx = XIVE_TCTX(obj);
652ebd6be08SDavid Gibson     return 0;
653ebd6be08SDavid Gibson }
654ebd6be08SDavid Gibson 
65597c00c54SCédric Le Goater static void xive_tctx_set_os_cam(XiveTCTX *tctx, uint32_t os_cam)
65697c00c54SCédric Le Goater {
65797c00c54SCédric Le Goater     uint32_t qw1w2 = cpu_to_be32(TM_QW1W2_VO | os_cam);
65897c00c54SCédric Le Goater     memcpy(&tctx->regs[TM_QW1_OS + TM_WORD2], &qw1w2, 4);
65997c00c54SCédric Le Goater }
66097c00c54SCédric Le Goater 
661d49e8a9bSCédric Le Goater static void spapr_xive_cpu_intc_reset(SpaprInterruptController *intc,
662d49e8a9bSCédric Le Goater                                      PowerPCCPU *cpu)
663d49e8a9bSCédric Le Goater {
664d49e8a9bSCédric Le Goater     XiveTCTX *tctx = spapr_cpu_state(cpu)->tctx;
66597c00c54SCédric Le Goater     uint8_t  nvt_blk;
66697c00c54SCédric Le Goater     uint32_t nvt_idx;
667d49e8a9bSCédric Le Goater 
668d49e8a9bSCédric Le Goater     xive_tctx_reset(tctx);
66997c00c54SCédric Le Goater 
67097c00c54SCédric Le Goater     /*
67197c00c54SCédric Le Goater      * When a Virtual Processor is scheduled to run on a HW thread,
67297c00c54SCédric Le Goater      * the hypervisor pushes its identifier in the OS CAM line.
67397c00c54SCédric Le Goater      * Emulate the same behavior under QEMU.
67497c00c54SCédric Le Goater      */
67597c00c54SCédric Le Goater     spapr_xive_cpu_to_nvt(cpu, &nvt_blk, &nvt_idx);
67697c00c54SCédric Le Goater 
67797c00c54SCédric Le Goater     xive_tctx_set_os_cam(tctx, xive_nvt_cam_line(nvt_blk, nvt_idx));
678d49e8a9bSCédric Le Goater }
679d49e8a9bSCédric Le Goater 
6800990ce6aSGreg Kurz static void spapr_xive_cpu_intc_destroy(SpaprInterruptController *intc,
6810990ce6aSGreg Kurz                                         PowerPCCPU *cpu)
6820990ce6aSGreg Kurz {
6830990ce6aSGreg Kurz     SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu);
6840990ce6aSGreg Kurz 
6850990ce6aSGreg Kurz     xive_tctx_destroy(spapr_cpu->tctx);
6860990ce6aSGreg Kurz     spapr_cpu->tctx = NULL;
6870990ce6aSGreg Kurz }
6880990ce6aSGreg Kurz 
6897bcdbccaSDavid Gibson static void spapr_xive_set_irq(SpaprInterruptController *intc, int irq, int val)
6907bcdbccaSDavid Gibson {
6917bcdbccaSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
6927bcdbccaSDavid Gibson 
6934e960974SCédric Le Goater     trace_spapr_xive_set_irq(irq, val);
6944e960974SCédric Le Goater 
695e519cdd9SGreg Kurz     if (spapr_xive_in_kernel(xive)) {
6967bcdbccaSDavid Gibson         kvmppc_xive_source_set_irq(&xive->source, irq, val);
6977bcdbccaSDavid Gibson     } else {
6987bcdbccaSDavid Gibson         xive_source_set_irq(&xive->source, irq, val);
6997bcdbccaSDavid Gibson     }
7007bcdbccaSDavid Gibson }
7017bcdbccaSDavid Gibson 
702328d8eb2SDavid Gibson static void spapr_xive_print_info(SpaprInterruptController *intc, Monitor *mon)
703328d8eb2SDavid Gibson {
704328d8eb2SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
705328d8eb2SDavid Gibson     CPUState *cs;
706328d8eb2SDavid Gibson 
707328d8eb2SDavid Gibson     CPU_FOREACH(cs) {
708328d8eb2SDavid Gibson         PowerPCCPU *cpu = POWERPC_CPU(cs);
709328d8eb2SDavid Gibson 
710328d8eb2SDavid Gibson         xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon);
711328d8eb2SDavid Gibson     }
712328d8eb2SDavid Gibson 
713328d8eb2SDavid Gibson     spapr_xive_pic_print_info(xive, mon);
714328d8eb2SDavid Gibson }
715328d8eb2SDavid Gibson 
71605289273SDavid Gibson static void spapr_xive_dt(SpaprInterruptController *intc, uint32_t nr_servers,
71705289273SDavid Gibson                           void *fdt, uint32_t phandle)
71805289273SDavid Gibson {
71905289273SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
72005289273SDavid Gibson     int node;
72105289273SDavid Gibson     uint64_t timas[2 * 2];
72205289273SDavid Gibson     /* Interrupt number ranges for the IPIs */
72305289273SDavid Gibson     uint32_t lisn_ranges[] = {
72452d3403dSCédric Le Goater         cpu_to_be32(SPAPR_IRQ_IPI),
72552d3403dSCédric Le Goater         cpu_to_be32(SPAPR_IRQ_IPI + nr_servers),
72605289273SDavid Gibson     };
72705289273SDavid Gibson     /*
72805289273SDavid Gibson      * EQ size - the sizes of pages supported by the system 4K, 64K,
72905289273SDavid Gibson      * 2M, 16M. We only advertise 64K for the moment.
73005289273SDavid Gibson      */
73105289273SDavid Gibson     uint32_t eq_sizes[] = {
73205289273SDavid Gibson         cpu_to_be32(16), /* 64K */
73305289273SDavid Gibson     };
73405289273SDavid Gibson     /*
7354f311a70SCédric Le Goater      * QEMU/KVM only needs to define a single range to reserve the
7364f311a70SCédric Le Goater      * escalation priority. A priority bitmask would have been more
7374f311a70SCédric Le Goater      * appropriate.
73805289273SDavid Gibson      */
73905289273SDavid Gibson     uint32_t plat_res_int_priorities[] = {
7404f311a70SCédric Le Goater         cpu_to_be32(xive->hv_prio),    /* start */
7414f311a70SCédric Le Goater         cpu_to_be32(0xff - xive->hv_prio), /* count */
74205289273SDavid Gibson     };
74305289273SDavid Gibson 
74405289273SDavid Gibson     /* Thread Interrupt Management Area : User (ring 3) and OS (ring 2) */
74505289273SDavid Gibson     timas[0] = cpu_to_be64(xive->tm_base +
74605289273SDavid Gibson                            XIVE_TM_USER_PAGE * (1ull << TM_SHIFT));
74705289273SDavid Gibson     timas[1] = cpu_to_be64(1ull << TM_SHIFT);
74805289273SDavid Gibson     timas[2] = cpu_to_be64(xive->tm_base +
74905289273SDavid Gibson                            XIVE_TM_OS_PAGE * (1ull << TM_SHIFT));
75005289273SDavid Gibson     timas[3] = cpu_to_be64(1ull << TM_SHIFT);
75105289273SDavid Gibson 
75205289273SDavid Gibson     _FDT(node = fdt_add_subnode(fdt, 0, xive->nodename));
75305289273SDavid Gibson 
75405289273SDavid Gibson     _FDT(fdt_setprop_string(fdt, node, "device_type", "power-ivpe"));
75505289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "reg", timas, sizeof(timas)));
75605289273SDavid Gibson 
75705289273SDavid Gibson     _FDT(fdt_setprop_string(fdt, node, "compatible", "ibm,power-ivpe"));
75805289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "ibm,xive-eq-sizes", eq_sizes,
75905289273SDavid Gibson                      sizeof(eq_sizes)));
76005289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "ibm,xive-lisn-ranges", lisn_ranges,
76105289273SDavid Gibson                      sizeof(lisn_ranges)));
76205289273SDavid Gibson 
76305289273SDavid Gibson     /* For Linux to link the LSIs to the interrupt controller. */
76405289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "interrupt-controller", NULL, 0));
76505289273SDavid Gibson     _FDT(fdt_setprop_cell(fdt, node, "#interrupt-cells", 2));
76605289273SDavid Gibson 
76705289273SDavid Gibson     /* For SLOF */
76805289273SDavid Gibson     _FDT(fdt_setprop_cell(fdt, node, "linux,phandle", phandle));
76905289273SDavid Gibson     _FDT(fdt_setprop_cell(fdt, node, "phandle", phandle));
77005289273SDavid Gibson 
77105289273SDavid Gibson     /*
77205289273SDavid Gibson      * The "ibm,plat-res-int-priorities" property defines the priority
77305289273SDavid Gibson      * ranges reserved by the hypervisor
77405289273SDavid Gibson      */
77505289273SDavid Gibson     _FDT(fdt_setprop(fdt, 0, "ibm,plat-res-int-priorities",
77605289273SDavid Gibson                      plat_res_int_priorities, sizeof(plat_res_int_priorities)));
77705289273SDavid Gibson }
77805289273SDavid Gibson 
7794ffb7496SGreg Kurz static int spapr_xive_activate(SpaprInterruptController *intc,
7804ffb7496SGreg Kurz                                uint32_t nr_servers, Error **errp)
781567192d4SDavid Gibson {
782567192d4SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
783567192d4SDavid Gibson 
784567192d4SDavid Gibson     if (kvm_enabled()) {
7854ffb7496SGreg Kurz         int rc = spapr_irq_init_kvm(kvmppc_xive_connect, intc, nr_servers,
7864ffb7496SGreg Kurz                                     errp);
787567192d4SDavid Gibson         if (rc < 0) {
788567192d4SDavid Gibson             return rc;
789567192d4SDavid Gibson         }
790567192d4SDavid Gibson     }
791567192d4SDavid Gibson 
792567192d4SDavid Gibson     /* Activate the XIVE MMIOs */
793567192d4SDavid Gibson     spapr_xive_mmio_set_enabled(xive, true);
794567192d4SDavid Gibson 
795567192d4SDavid Gibson     return 0;
796567192d4SDavid Gibson }
797567192d4SDavid Gibson 
798567192d4SDavid Gibson static void spapr_xive_deactivate(SpaprInterruptController *intc)
799567192d4SDavid Gibson {
800567192d4SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
801567192d4SDavid Gibson 
802567192d4SDavid Gibson     spapr_xive_mmio_set_enabled(xive, false);
803567192d4SDavid Gibson 
804e519cdd9SGreg Kurz     if (spapr_xive_in_kernel(xive)) {
805567192d4SDavid Gibson         kvmppc_xive_disconnect(intc);
806567192d4SDavid Gibson     }
807567192d4SDavid Gibson }
808567192d4SDavid Gibson 
809e519cdd9SGreg Kurz static bool spapr_xive_in_kernel_xptr(const XivePresenter *xptr)
810e519cdd9SGreg Kurz {
811e519cdd9SGreg Kurz     return spapr_xive_in_kernel(SPAPR_XIVE(xptr));
812e519cdd9SGreg Kurz }
813e519cdd9SGreg Kurz 
8143aa597f6SCédric Le Goater static void spapr_xive_class_init(ObjectClass *klass, void *data)
8153aa597f6SCédric Le Goater {
8163aa597f6SCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
8173aa597f6SCédric Le Goater     XiveRouterClass *xrc = XIVE_ROUTER_CLASS(klass);
818ebd6be08SDavid Gibson     SpaprInterruptControllerClass *sicc = SPAPR_INTC_CLASS(klass);
819f87dae18SCédric Le Goater     XivePresenterClass *xpc = XIVE_PRESENTER_CLASS(klass);
8206cc64796SGreg Kurz     SpaprXiveClass *sxc = SPAPR_XIVE_CLASS(klass);
8213aa597f6SCédric Le Goater 
8223aa597f6SCédric Le Goater     dc->desc    = "sPAPR XIVE Interrupt Controller";
8234f67d30bSMarc-André Lureau     device_class_set_props(dc, spapr_xive_properties);
8246cc64796SGreg Kurz     device_class_set_parent_realize(dc, spapr_xive_realize,
8256cc64796SGreg Kurz                                     &sxc->parent_realize);
8263aa597f6SCédric Le Goater     dc->vmsd    = &vmstate_spapr_xive;
8273aa597f6SCédric Le Goater 
8283aa597f6SCédric Le Goater     xrc->get_eas = spapr_xive_get_eas;
8290aa2612aSCédric Le Goater     xrc->get_pq  = spapr_xive_get_pq;
8300aa2612aSCédric Le Goater     xrc->set_pq  = spapr_xive_set_pq;
8313aa597f6SCédric Le Goater     xrc->get_end = spapr_xive_get_end;
8323aa597f6SCédric Le Goater     xrc->write_end = spapr_xive_write_end;
8330cddee8dSCédric Le Goater     xrc->get_nvt = spapr_xive_get_nvt;
8340cddee8dSCédric Le Goater     xrc->write_nvt = spapr_xive_write_nvt;
835f22f56ddSCédric Le Goater     xrc->get_block_id = spapr_xive_get_block_id;
836ebd6be08SDavid Gibson 
837567192d4SDavid Gibson     sicc->activate = spapr_xive_activate;
838567192d4SDavid Gibson     sicc->deactivate = spapr_xive_deactivate;
839ebd6be08SDavid Gibson     sicc->cpu_intc_create = spapr_xive_cpu_intc_create;
840d49e8a9bSCédric Le Goater     sicc->cpu_intc_reset = spapr_xive_cpu_intc_reset;
8410990ce6aSGreg Kurz     sicc->cpu_intc_destroy = spapr_xive_cpu_intc_destroy;
8420b0e52b1SDavid Gibson     sicc->claim_irq = spapr_xive_claim_irq;
8430b0e52b1SDavid Gibson     sicc->free_irq = spapr_xive_free_irq;
8447bcdbccaSDavid Gibson     sicc->set_irq = spapr_xive_set_irq;
845328d8eb2SDavid Gibson     sicc->print_info = spapr_xive_print_info;
84605289273SDavid Gibson     sicc->dt = spapr_xive_dt;
847605994e5SDavid Gibson     sicc->post_load = spapr_xive_post_load;
848f87dae18SCédric Le Goater 
849f87dae18SCédric Le Goater     xpc->match_nvt  = spapr_xive_match_nvt;
8502a24e6e3SFrederic Barrat     xpc->get_config = spapr_xive_presenter_get_config;
851e519cdd9SGreg Kurz     xpc->in_kernel  = spapr_xive_in_kernel_xptr;
8523aa597f6SCédric Le Goater }
8533aa597f6SCédric Le Goater 
8543aa597f6SCédric Le Goater static const TypeInfo spapr_xive_info = {
8553aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE,
8563aa597f6SCédric Le Goater     .parent = TYPE_XIVE_ROUTER,
8573aa597f6SCédric Le Goater     .instance_init = spapr_xive_instance_init,
858ce2918cbSDavid Gibson     .instance_size = sizeof(SpaprXive),
8593aa597f6SCédric Le Goater     .class_init = spapr_xive_class_init,
8606cc64796SGreg Kurz     .class_size = sizeof(SpaprXiveClass),
861150e25f8SDavid Gibson     .interfaces = (InterfaceInfo[]) {
862150e25f8SDavid Gibson         { TYPE_SPAPR_INTC },
863150e25f8SDavid Gibson         { }
864150e25f8SDavid Gibson     },
8653aa597f6SCédric Le Goater };
8663aa597f6SCédric Le Goater 
8673aa597f6SCédric Le Goater static void spapr_xive_register_types(void)
8683aa597f6SCédric Le Goater {
8693aa597f6SCédric Le Goater     type_register_static(&spapr_xive_info);
8703aa597f6SCédric Le Goater }
8713aa597f6SCédric Le Goater 
8723aa597f6SCédric Le Goater type_init(spapr_xive_register_types)
8733aa597f6SCédric Le Goater 
87423bcd5ebSCédric Le Goater /*
87523bcd5ebSCédric Le Goater  * XIVE hcalls
87623bcd5ebSCédric Le Goater  *
87723bcd5ebSCédric Le Goater  * The terminology used by the XIVE hcalls is the following :
87823bcd5ebSCédric Le Goater  *
87923bcd5ebSCédric Le Goater  *   TARGET vCPU number
88023bcd5ebSCédric Le Goater  *   EQ     Event Queue assigned by OS to receive event data
88123bcd5ebSCédric Le Goater  *   ESB    page for source interrupt management
88223bcd5ebSCédric Le Goater  *   LISN   Logical Interrupt Source Number identifying a source in the
88323bcd5ebSCédric Le Goater  *          machine
88423bcd5ebSCédric Le Goater  *   EISN   Effective Interrupt Source Number used by guest OS to
88523bcd5ebSCédric Le Goater  *          identify source in the guest
88623bcd5ebSCédric Le Goater  *
88723bcd5ebSCédric Le Goater  * The EAS, END, NVT structures are not exposed.
88823bcd5ebSCédric Le Goater  */
88923bcd5ebSCédric Le Goater 
89023bcd5ebSCédric Le Goater /*
8914f311a70SCédric Le Goater  * On POWER9, the KVM XIVE device uses priority 7 for the escalation
8924f311a70SCédric Le Goater  * interrupts. So we only allow the guest to use priorities [0..6].
89323bcd5ebSCédric Le Goater  */
8944f311a70SCédric Le Goater static bool spapr_xive_priority_is_reserved(SpaprXive *xive, uint8_t priority)
89523bcd5ebSCédric Le Goater {
8964f311a70SCédric Le Goater     return priority >= xive->hv_prio;
89723bcd5ebSCédric Le Goater }
89823bcd5ebSCédric Le Goater 
89923bcd5ebSCédric Le Goater /*
90023bcd5ebSCédric Le Goater  * The H_INT_GET_SOURCE_INFO hcall() is used to obtain the logical
90123bcd5ebSCédric Le Goater  * real address of the MMIO page through which the Event State Buffer
90223bcd5ebSCédric Le Goater  * entry associated with the value of the "lisn" parameter is managed.
90323bcd5ebSCédric Le Goater  *
90423bcd5ebSCédric Le Goater  * Parameters:
90523bcd5ebSCédric Le Goater  * Input
90623bcd5ebSCédric Le Goater  * - R4: "flags"
90723bcd5ebSCédric Le Goater  *         Bits 0-63 reserved
90823bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
90923bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
91023bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as returned
91123bcd5ebSCédric Le Goater  *       by the H_ALLOCATE_VAS_WINDOW hcall
91223bcd5ebSCédric Le Goater  *
91323bcd5ebSCédric Le Goater  * Output
91423bcd5ebSCédric Le Goater  * - R4: "flags"
91523bcd5ebSCédric Le Goater  *         Bits 0-59: Reserved
91623bcd5ebSCédric Le Goater  *         Bit 60: H_INT_ESB must be used for Event State Buffer
91723bcd5ebSCédric Le Goater  *                 management
91823bcd5ebSCédric Le Goater  *         Bit 61: 1 == LSI  0 == MSI
91923bcd5ebSCédric Le Goater  *         Bit 62: the full function page supports trigger
92023bcd5ebSCédric Le Goater  *         Bit 63: Store EOI Supported
92123bcd5ebSCédric Le Goater  * - R5: Logical Real address of full function Event State Buffer
92223bcd5ebSCédric Le Goater  *       management page, -1 if H_INT_ESB hcall flag is set to 1.
92323bcd5ebSCédric Le Goater  * - R6: Logical Real Address of trigger only Event State Buffer
92423bcd5ebSCédric Le Goater  *       management page or -1.
92523bcd5ebSCédric Le Goater  * - R7: Power of 2 page size for the ESB management pages returned in
92623bcd5ebSCédric Le Goater  *       R5 and R6.
92723bcd5ebSCédric Le Goater  */
92823bcd5ebSCédric Le Goater 
92923bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_H_INT_ESB     PPC_BIT(60) /* ESB manage with H_INT_ESB */
93023bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_LSI           PPC_BIT(61) /* Virtual LSI type */
93123bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_TRIGGER       PPC_BIT(62) /* Trigger and management
93223bcd5ebSCédric Le Goater                                                     on same page */
93323bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_STORE_EOI     PPC_BIT(63) /* Store EOI support */
93423bcd5ebSCédric Le Goater 
93523bcd5ebSCédric Le Goater static target_ulong h_int_get_source_info(PowerPCCPU *cpu,
936ce2918cbSDavid Gibson                                           SpaprMachineState *spapr,
93723bcd5ebSCédric Le Goater                                           target_ulong opcode,
93823bcd5ebSCédric Le Goater                                           target_ulong *args)
93923bcd5ebSCédric Le Goater {
940ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
94123bcd5ebSCédric Le Goater     XiveSource *xsrc = &xive->source;
94223bcd5ebSCédric Le Goater     target_ulong flags  = args[0];
94323bcd5ebSCédric Le Goater     target_ulong lisn   = args[1];
94423bcd5ebSCédric Le Goater 
9454e960974SCédric Le Goater     trace_spapr_xive_get_source_info(flags, lisn);
9464e960974SCédric Le Goater 
94723bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
94823bcd5ebSCédric Le Goater         return H_FUNCTION;
94923bcd5ebSCédric Le Goater     }
95023bcd5ebSCédric Le Goater 
95123bcd5ebSCédric Le Goater     if (flags) {
95223bcd5ebSCédric Le Goater         return H_PARAMETER;
95323bcd5ebSCédric Le Goater     }
95423bcd5ebSCédric Le Goater 
95523bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
95623bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
95723bcd5ebSCédric Le Goater                       lisn);
95823bcd5ebSCédric Le Goater         return H_P2;
95923bcd5ebSCédric Le Goater     }
96023bcd5ebSCédric Le Goater 
96123bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&xive->eat[lisn])) {
96223bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
96323bcd5ebSCédric Le Goater                       lisn);
96423bcd5ebSCédric Le Goater         return H_P2;
96523bcd5ebSCédric Le Goater     }
96623bcd5ebSCédric Le Goater 
96723bcd5ebSCédric Le Goater     /*
96823bcd5ebSCédric Le Goater      * All sources are emulated under the main XIVE object and share
96923bcd5ebSCédric Le Goater      * the same characteristics.
97023bcd5ebSCédric Le Goater      */
97123bcd5ebSCédric Le Goater     args[0] = 0;
97223bcd5ebSCédric Le Goater     if (!xive_source_esb_has_2page(xsrc)) {
97323bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_SRC_TRIGGER;
97423bcd5ebSCédric Le Goater     }
97523bcd5ebSCédric Le Goater     if (xsrc->esb_flags & XIVE_SRC_STORE_EOI) {
97623bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_SRC_STORE_EOI;
97723bcd5ebSCédric Le Goater     }
97823bcd5ebSCédric Le Goater 
97923bcd5ebSCédric Le Goater     /*
98023bcd5ebSCédric Le Goater      * Force the use of the H_INT_ESB hcall in case of an LSI
98123bcd5ebSCédric Le Goater      * interrupt. This is necessary under KVM to re-trigger the
98223bcd5ebSCédric Le Goater      * interrupt if the level is still asserted
98323bcd5ebSCédric Le Goater      */
98423bcd5ebSCédric Le Goater     if (xive_source_irq_is_lsi(xsrc, lisn)) {
98523bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_SRC_H_INT_ESB | SPAPR_XIVE_SRC_LSI;
98623bcd5ebSCédric Le Goater     }
98723bcd5ebSCédric Le Goater 
98823bcd5ebSCédric Le Goater     if (!(args[0] & SPAPR_XIVE_SRC_H_INT_ESB)) {
98923bcd5ebSCédric Le Goater         args[1] = xive->vc_base + xive_source_esb_mgmt(xsrc, lisn);
99023bcd5ebSCédric Le Goater     } else {
99123bcd5ebSCédric Le Goater         args[1] = -1;
99223bcd5ebSCédric Le Goater     }
99323bcd5ebSCédric Le Goater 
99423bcd5ebSCédric Le Goater     if (xive_source_esb_has_2page(xsrc) &&
99523bcd5ebSCédric Le Goater         !(args[0] & SPAPR_XIVE_SRC_H_INT_ESB)) {
99623bcd5ebSCédric Le Goater         args[2] = xive->vc_base + xive_source_esb_page(xsrc, lisn);
99723bcd5ebSCédric Le Goater     } else {
99823bcd5ebSCédric Le Goater         args[2] = -1;
99923bcd5ebSCédric Le Goater     }
100023bcd5ebSCédric Le Goater 
100123bcd5ebSCédric Le Goater     if (xive_source_esb_has_2page(xsrc)) {
100223bcd5ebSCédric Le Goater         args[3] = xsrc->esb_shift - 1;
100323bcd5ebSCédric Le Goater     } else {
100423bcd5ebSCédric Le Goater         args[3] = xsrc->esb_shift;
100523bcd5ebSCédric Le Goater     }
100623bcd5ebSCédric Le Goater 
100723bcd5ebSCédric Le Goater     return H_SUCCESS;
100823bcd5ebSCédric Le Goater }
100923bcd5ebSCédric Le Goater 
101023bcd5ebSCédric Le Goater /*
101123bcd5ebSCédric Le Goater  * The H_INT_SET_SOURCE_CONFIG hcall() is used to assign a Logical
101223bcd5ebSCédric Le Goater  * Interrupt Source to a target. The Logical Interrupt Source is
101323bcd5ebSCédric Le Goater  * designated with the "lisn" parameter and the target is designated
101423bcd5ebSCédric Le Goater  * with the "target" and "priority" parameters.  Upon return from the
101523bcd5ebSCédric Le Goater  * hcall(), no additional interrupts will be directed to the old EQ.
101623bcd5ebSCédric Le Goater  *
101723bcd5ebSCédric Le Goater  * Parameters:
101823bcd5ebSCédric Le Goater  * Input:
101923bcd5ebSCédric Le Goater  * - R4: "flags"
102023bcd5ebSCédric Le Goater  *         Bits 0-61: Reserved
102123bcd5ebSCédric Le Goater  *         Bit 62: set the "eisn" in the EAS
102223bcd5ebSCédric Le Goater  *         Bit 63: masks the interrupt source in the hardware interrupt
102323bcd5ebSCédric Le Goater  *       control structure. An interrupt masked by this mechanism will
102423bcd5ebSCédric Le Goater  *       be dropped, but it's source state bits will still be
102523bcd5ebSCédric Le Goater  *       set. There is no race-free way of unmasking and restoring the
102623bcd5ebSCédric Le Goater  *       source. Thus this should only be used in interrupts that are
102723bcd5ebSCédric Le Goater  *       also masked at the source, and only in cases where the
102823bcd5ebSCédric Le Goater  *       interrupt is not meant to be used for a large amount of time
102923bcd5ebSCédric Le Goater  *       because no valid target exists for it for example
103023bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
103123bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
103223bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as returned by
103323bcd5ebSCédric Le Goater  *       the H_ALLOCATE_VAS_WINDOW hcall
103423bcd5ebSCédric Le Goater  * - R6: "target" is per "ibm,ppc-interrupt-server#s" or
103523bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
103623bcd5ebSCédric Le Goater  * - R7: "priority" is a valid priority not in
103723bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
103823bcd5ebSCédric Le Goater  * - R8: "eisn" is the guest EISN associated with the "lisn"
103923bcd5ebSCédric Le Goater  *
104023bcd5ebSCédric Le Goater  * Output:
104123bcd5ebSCédric Le Goater  * - None
104223bcd5ebSCédric Le Goater  */
104323bcd5ebSCédric Le Goater 
104423bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_SET_EISN PPC_BIT(62)
104523bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_MASK     PPC_BIT(63)
104623bcd5ebSCédric Le Goater 
104723bcd5ebSCédric Le Goater static target_ulong h_int_set_source_config(PowerPCCPU *cpu,
1048ce2918cbSDavid Gibson                                             SpaprMachineState *spapr,
104923bcd5ebSCédric Le Goater                                             target_ulong opcode,
105023bcd5ebSCédric Le Goater                                             target_ulong *args)
105123bcd5ebSCédric Le Goater {
1052ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
105323bcd5ebSCédric Le Goater     XiveEAS eas, new_eas;
105423bcd5ebSCédric Le Goater     target_ulong flags    = args[0];
105523bcd5ebSCédric Le Goater     target_ulong lisn     = args[1];
105623bcd5ebSCédric Le Goater     target_ulong target   = args[2];
105723bcd5ebSCédric Le Goater     target_ulong priority = args[3];
105823bcd5ebSCédric Le Goater     target_ulong eisn     = args[4];
105923bcd5ebSCédric Le Goater     uint8_t end_blk;
106023bcd5ebSCédric Le Goater     uint32_t end_idx;
106123bcd5ebSCédric Le Goater 
10624e960974SCédric Le Goater     trace_spapr_xive_set_source_config(flags, lisn, target, priority, eisn);
10634e960974SCédric Le Goater 
106423bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
106523bcd5ebSCédric Le Goater         return H_FUNCTION;
106623bcd5ebSCédric Le Goater     }
106723bcd5ebSCédric Le Goater 
106823bcd5ebSCédric Le Goater     if (flags & ~(SPAPR_XIVE_SRC_SET_EISN | SPAPR_XIVE_SRC_MASK)) {
106923bcd5ebSCédric Le Goater         return H_PARAMETER;
107023bcd5ebSCédric Le Goater     }
107123bcd5ebSCédric Le Goater 
107223bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
107323bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
107423bcd5ebSCédric Le Goater                       lisn);
107523bcd5ebSCédric Le Goater         return H_P2;
107623bcd5ebSCédric Le Goater     }
107723bcd5ebSCédric Le Goater 
107823bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
107923bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
108023bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
108123bcd5ebSCédric Le Goater                       lisn);
108223bcd5ebSCédric Le Goater         return H_P2;
108323bcd5ebSCédric Le Goater     }
108423bcd5ebSCédric Le Goater 
108523bcd5ebSCédric Le Goater     /* priority 0xff is used to reset the EAS */
108623bcd5ebSCédric Le Goater     if (priority == 0xff) {
108723bcd5ebSCédric Le Goater         new_eas.w = cpu_to_be64(EAS_VALID | EAS_MASKED);
108823bcd5ebSCédric Le Goater         goto out;
108923bcd5ebSCédric Le Goater     }
109023bcd5ebSCédric Le Goater 
109123bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_SRC_MASK) {
109223bcd5ebSCédric Le Goater         new_eas.w = eas.w | cpu_to_be64(EAS_MASKED);
109323bcd5ebSCédric Le Goater     } else {
109423bcd5ebSCédric Le Goater         new_eas.w = eas.w & cpu_to_be64(~EAS_MASKED);
109523bcd5ebSCédric Le Goater     }
109623bcd5ebSCédric Le Goater 
10974f311a70SCédric Le Goater     if (spapr_xive_priority_is_reserved(xive, priority)) {
109823bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
109923bcd5ebSCédric Le Goater                       " is reserved\n", priority);
110023bcd5ebSCédric Le Goater         return H_P4;
110123bcd5ebSCédric Le Goater     }
110223bcd5ebSCédric Le Goater 
110323bcd5ebSCédric Le Goater     /*
110423bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
110523bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
110623bcd5ebSCédric Le Goater      * target.
110723bcd5ebSCédric Le Goater      */
110823bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
110923bcd5ebSCédric Le Goater         return H_P3;
111023bcd5ebSCédric Le Goater     }
111123bcd5ebSCédric Le Goater 
111223bcd5ebSCédric Le Goater     new_eas.w = xive_set_field64(EAS_END_BLOCK, new_eas.w, end_blk);
111323bcd5ebSCédric Le Goater     new_eas.w = xive_set_field64(EAS_END_INDEX, new_eas.w, end_idx);
111423bcd5ebSCédric Le Goater 
111523bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_SRC_SET_EISN) {
111623bcd5ebSCédric Le Goater         new_eas.w = xive_set_field64(EAS_END_DATA, new_eas.w, eisn);
111723bcd5ebSCédric Le Goater     }
111823bcd5ebSCédric Le Goater 
1119e519cdd9SGreg Kurz     if (spapr_xive_in_kernel(xive)) {
11200c575703SCédric Le Goater         Error *local_err = NULL;
11210c575703SCédric Le Goater 
11220c575703SCédric Le Goater         kvmppc_xive_set_source_config(xive, lisn, &new_eas, &local_err);
11230c575703SCédric Le Goater         if (local_err) {
11240c575703SCédric Le Goater             error_report_err(local_err);
11250c575703SCédric Le Goater             return H_HARDWARE;
11260c575703SCédric Le Goater         }
11270c575703SCédric Le Goater     }
11280c575703SCédric Le Goater 
112923bcd5ebSCédric Le Goater out:
113023bcd5ebSCédric Le Goater     xive->eat[lisn] = new_eas;
113123bcd5ebSCédric Le Goater     return H_SUCCESS;
113223bcd5ebSCédric Le Goater }
113323bcd5ebSCédric Le Goater 
113423bcd5ebSCédric Le Goater /*
113523bcd5ebSCédric Le Goater  * The H_INT_GET_SOURCE_CONFIG hcall() is used to determine to which
113623bcd5ebSCédric Le Goater  * target/priority pair is assigned to the specified Logical Interrupt
113723bcd5ebSCédric Le Goater  * Source.
113823bcd5ebSCédric Le Goater  *
113923bcd5ebSCédric Le Goater  * Parameters:
114023bcd5ebSCédric Le Goater  * Input:
114123bcd5ebSCédric Le Goater  * - R4: "flags"
114223bcd5ebSCédric Le Goater  *         Bits 0-63 Reserved
114323bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
114423bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
114523bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as
114623bcd5ebSCédric Le Goater  *       returned by the H_ALLOCATE_VAS_WINDOW hcall
114723bcd5ebSCédric Le Goater  *
114823bcd5ebSCédric Le Goater  * Output:
114923bcd5ebSCédric Le Goater  * - R4: Target to which the specified Logical Interrupt Source is
115023bcd5ebSCédric Le Goater  *       assigned
115123bcd5ebSCédric Le Goater  * - R5: Priority to which the specified Logical Interrupt Source is
115223bcd5ebSCédric Le Goater  *       assigned
115323bcd5ebSCédric Le Goater  * - R6: EISN for the specified Logical Interrupt Source (this will be
115423bcd5ebSCédric Le Goater  *       equivalent to the LISN if not changed by H_INT_SET_SOURCE_CONFIG)
115523bcd5ebSCédric Le Goater  */
115623bcd5ebSCédric Le Goater static target_ulong h_int_get_source_config(PowerPCCPU *cpu,
1157ce2918cbSDavid Gibson                                             SpaprMachineState *spapr,
115823bcd5ebSCédric Le Goater                                             target_ulong opcode,
115923bcd5ebSCédric Le Goater                                             target_ulong *args)
116023bcd5ebSCédric Le Goater {
1161ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
116223bcd5ebSCédric Le Goater     target_ulong flags = args[0];
116323bcd5ebSCédric Le Goater     target_ulong lisn = args[1];
116423bcd5ebSCédric Le Goater     XiveEAS eas;
116523bcd5ebSCédric Le Goater     XiveEND *end;
116623bcd5ebSCédric Le Goater     uint8_t nvt_blk;
116723bcd5ebSCédric Le Goater     uint32_t end_idx, nvt_idx;
116823bcd5ebSCédric Le Goater 
11694e960974SCédric Le Goater     trace_spapr_xive_get_source_config(flags, lisn);
11704e960974SCédric Le Goater 
117123bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
117223bcd5ebSCédric Le Goater         return H_FUNCTION;
117323bcd5ebSCédric Le Goater     }
117423bcd5ebSCédric Le Goater 
117523bcd5ebSCédric Le Goater     if (flags) {
117623bcd5ebSCédric Le Goater         return H_PARAMETER;
117723bcd5ebSCédric Le Goater     }
117823bcd5ebSCédric Le Goater 
117923bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
118023bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
118123bcd5ebSCédric Le Goater                       lisn);
118223bcd5ebSCédric Le Goater         return H_P2;
118323bcd5ebSCédric Le Goater     }
118423bcd5ebSCédric Le Goater 
118523bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
118623bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
118723bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
118823bcd5ebSCédric Le Goater                       lisn);
118923bcd5ebSCédric Le Goater         return H_P2;
119023bcd5ebSCédric Le Goater     }
119123bcd5ebSCédric Le Goater 
119223bcd5ebSCédric Le Goater     /* EAS_END_BLOCK is unused on sPAPR */
119323bcd5ebSCédric Le Goater     end_idx = xive_get_field64(EAS_END_INDEX, eas.w);
119423bcd5ebSCédric Le Goater 
119523bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
119623bcd5ebSCédric Le Goater     end = &xive->endt[end_idx];
119723bcd5ebSCédric Le Goater 
119823bcd5ebSCédric Le Goater     nvt_blk = xive_get_field32(END_W6_NVT_BLOCK, end->w6);
119923bcd5ebSCédric Le Goater     nvt_idx = xive_get_field32(END_W6_NVT_INDEX, end->w6);
120023bcd5ebSCédric Le Goater     args[0] = spapr_xive_nvt_to_target(nvt_blk, nvt_idx);
120123bcd5ebSCédric Le Goater 
120223bcd5ebSCédric Le Goater     if (xive_eas_is_masked(&eas)) {
120323bcd5ebSCédric Le Goater         args[1] = 0xff;
120423bcd5ebSCédric Le Goater     } else {
120523bcd5ebSCédric Le Goater         args[1] = xive_get_field32(END_W7_F0_PRIORITY, end->w7);
120623bcd5ebSCédric Le Goater     }
120723bcd5ebSCédric Le Goater 
120823bcd5ebSCédric Le Goater     args[2] = xive_get_field64(EAS_END_DATA, eas.w);
120923bcd5ebSCédric Le Goater 
121023bcd5ebSCédric Le Goater     return H_SUCCESS;
121123bcd5ebSCédric Le Goater }
121223bcd5ebSCédric Le Goater 
121323bcd5ebSCédric Le Goater /*
121423bcd5ebSCédric Le Goater  * The H_INT_GET_QUEUE_INFO hcall() is used to get the logical real
121523bcd5ebSCédric Le Goater  * address of the notification management page associated with the
121623bcd5ebSCédric Le Goater  * specified target and priority.
121723bcd5ebSCédric Le Goater  *
121823bcd5ebSCédric Le Goater  * Parameters:
121923bcd5ebSCédric Le Goater  * Input:
122023bcd5ebSCédric Le Goater  * - R4: "flags"
122123bcd5ebSCédric Le Goater  *         Bits 0-63 Reserved
122223bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
122323bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
122423bcd5ebSCédric Le Goater  * - R6: "priority" is a valid priority not in
122523bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
122623bcd5ebSCédric Le Goater  *
122723bcd5ebSCédric Le Goater  * Output:
122823bcd5ebSCédric Le Goater  * - R4: Logical real address of notification page
122923bcd5ebSCédric Le Goater  * - R5: Power of 2 page size of the notification page
123023bcd5ebSCédric Le Goater  */
123123bcd5ebSCédric Le Goater static target_ulong h_int_get_queue_info(PowerPCCPU *cpu,
1232ce2918cbSDavid Gibson                                          SpaprMachineState *spapr,
123323bcd5ebSCédric Le Goater                                          target_ulong opcode,
123423bcd5ebSCédric Le Goater                                          target_ulong *args)
123523bcd5ebSCédric Le Goater {
1236ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
123723bcd5ebSCédric Le Goater     XiveENDSource *end_xsrc = &xive->end_source;
123823bcd5ebSCédric Le Goater     target_ulong flags = args[0];
123923bcd5ebSCédric Le Goater     target_ulong target = args[1];
124023bcd5ebSCédric Le Goater     target_ulong priority = args[2];
124123bcd5ebSCédric Le Goater     XiveEND *end;
124223bcd5ebSCédric Le Goater     uint8_t end_blk;
124323bcd5ebSCédric Le Goater     uint32_t end_idx;
124423bcd5ebSCédric Le Goater 
12454e960974SCédric Le Goater     trace_spapr_xive_get_queue_info(flags, target, priority);
12464e960974SCédric Le Goater 
124723bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
124823bcd5ebSCédric Le Goater         return H_FUNCTION;
124923bcd5ebSCédric Le Goater     }
125023bcd5ebSCédric Le Goater 
125123bcd5ebSCédric Le Goater     if (flags) {
125223bcd5ebSCédric Le Goater         return H_PARAMETER;
125323bcd5ebSCédric Le Goater     }
125423bcd5ebSCédric Le Goater 
125523bcd5ebSCédric Le Goater     /*
125623bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
125723bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
125823bcd5ebSCédric Le Goater      */
125923bcd5ebSCédric Le Goater 
12604f311a70SCédric Le Goater     if (spapr_xive_priority_is_reserved(xive, priority)) {
126123bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
126223bcd5ebSCédric Le Goater                       " is reserved\n", priority);
126323bcd5ebSCédric Le Goater         return H_P3;
126423bcd5ebSCédric Le Goater     }
126523bcd5ebSCédric Le Goater 
126623bcd5ebSCédric Le Goater     /*
126723bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
126823bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
126923bcd5ebSCédric Le Goater      * target.
127023bcd5ebSCédric Le Goater      */
127123bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
127223bcd5ebSCédric Le Goater         return H_P2;
127323bcd5ebSCédric Le Goater     }
127423bcd5ebSCédric Le Goater 
127523bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
127623bcd5ebSCédric Le Goater     end = &xive->endt[end_idx];
127723bcd5ebSCédric Le Goater 
127823bcd5ebSCédric Le Goater     args[0] = xive->end_base + (1ull << (end_xsrc->esb_shift + 1)) * end_idx;
127923bcd5ebSCédric Le Goater     if (xive_end_is_enqueue(end)) {
128023bcd5ebSCédric Le Goater         args[1] = xive_get_field32(END_W0_QSIZE, end->w0) + 12;
128123bcd5ebSCédric Le Goater     } else {
128223bcd5ebSCédric Le Goater         args[1] = 0;
128323bcd5ebSCédric Le Goater     }
128423bcd5ebSCédric Le Goater 
128523bcd5ebSCédric Le Goater     return H_SUCCESS;
128623bcd5ebSCédric Le Goater }
128723bcd5ebSCédric Le Goater 
128823bcd5ebSCédric Le Goater /*
128923bcd5ebSCédric Le Goater  * The H_INT_SET_QUEUE_CONFIG hcall() is used to set or reset a EQ for
129023bcd5ebSCédric Le Goater  * a given "target" and "priority".  It is also used to set the
129123bcd5ebSCédric Le Goater  * notification config associated with the EQ.  An EQ size of 0 is
129223bcd5ebSCédric Le Goater  * used to reset the EQ config for a given target and priority. If
129323bcd5ebSCédric Le Goater  * resetting the EQ config, the END associated with the given "target"
129423bcd5ebSCédric Le Goater  * and "priority" will be changed to disable queueing.
129523bcd5ebSCédric Le Goater  *
129623bcd5ebSCédric Le Goater  * Upon return from the hcall(), no additional interrupts will be
129723bcd5ebSCédric Le Goater  * directed to the old EQ (if one was set). The old EQ (if one was
129823bcd5ebSCédric Le Goater  * set) should be investigated for interrupts that occurred prior to
129923bcd5ebSCédric Le Goater  * or during the hcall().
130023bcd5ebSCédric Le Goater  *
130123bcd5ebSCédric Le Goater  * Parameters:
130223bcd5ebSCédric Le Goater  * Input:
130323bcd5ebSCédric Le Goater  * - R4: "flags"
130423bcd5ebSCédric Le Goater  *         Bits 0-62: Reserved
130523bcd5ebSCédric Le Goater  *         Bit 63: Unconditional Notify (n) per the XIVE spec
130623bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
130723bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
130823bcd5ebSCédric Le Goater  * - R6: "priority" is a valid priority not in
130923bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
131023bcd5ebSCédric Le Goater  * - R7: "eventQueue": The logical real address of the start of the EQ
131123bcd5ebSCédric Le Goater  * - R8: "eventQueueSize": The power of 2 EQ size per "ibm,xive-eq-sizes"
131223bcd5ebSCédric Le Goater  *
131323bcd5ebSCédric Le Goater  * Output:
131423bcd5ebSCédric Le Goater  * - None
131523bcd5ebSCédric Le Goater  */
131623bcd5ebSCédric Le Goater 
131723bcd5ebSCédric Le Goater #define SPAPR_XIVE_END_ALWAYS_NOTIFY PPC_BIT(63)
131823bcd5ebSCédric Le Goater 
131923bcd5ebSCédric Le Goater static target_ulong h_int_set_queue_config(PowerPCCPU *cpu,
1320ce2918cbSDavid Gibson                                            SpaprMachineState *spapr,
132123bcd5ebSCédric Le Goater                                            target_ulong opcode,
132223bcd5ebSCédric Le Goater                                            target_ulong *args)
132323bcd5ebSCédric Le Goater {
1324ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
132523bcd5ebSCédric Le Goater     target_ulong flags = args[0];
132623bcd5ebSCédric Le Goater     target_ulong target = args[1];
132723bcd5ebSCédric Le Goater     target_ulong priority = args[2];
132823bcd5ebSCédric Le Goater     target_ulong qpage = args[3];
132923bcd5ebSCédric Le Goater     target_ulong qsize = args[4];
133023bcd5ebSCédric Le Goater     XiveEND end;
133123bcd5ebSCédric Le Goater     uint8_t end_blk, nvt_blk;
133223bcd5ebSCédric Le Goater     uint32_t end_idx, nvt_idx;
133323bcd5ebSCédric Le Goater 
13344e960974SCédric Le Goater     trace_spapr_xive_set_queue_config(flags, target, priority, qpage, qsize);
13354e960974SCédric Le Goater 
133623bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
133723bcd5ebSCédric Le Goater         return H_FUNCTION;
133823bcd5ebSCédric Le Goater     }
133923bcd5ebSCédric Le Goater 
134023bcd5ebSCédric Le Goater     if (flags & ~SPAPR_XIVE_END_ALWAYS_NOTIFY) {
134123bcd5ebSCédric Le Goater         return H_PARAMETER;
134223bcd5ebSCédric Le Goater     }
134323bcd5ebSCédric Le Goater 
134423bcd5ebSCédric Le Goater     /*
134523bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
134623bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
134723bcd5ebSCédric Le Goater      */
134823bcd5ebSCédric Le Goater 
13494f311a70SCédric Le Goater     if (spapr_xive_priority_is_reserved(xive, priority)) {
135023bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
135123bcd5ebSCédric Le Goater                       " is reserved\n", priority);
135223bcd5ebSCédric Le Goater         return H_P3;
135323bcd5ebSCédric Le Goater     }
135423bcd5ebSCédric Le Goater 
135523bcd5ebSCédric Le Goater     /*
135623bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
135723bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
135823bcd5ebSCédric Le Goater      * target.
135923bcd5ebSCédric Le Goater      */
136023bcd5ebSCédric Le Goater 
136123bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
136223bcd5ebSCédric Le Goater         return H_P2;
136323bcd5ebSCédric Le Goater     }
136423bcd5ebSCédric Le Goater 
136523bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
136623bcd5ebSCédric Le Goater     memcpy(&end, &xive->endt[end_idx], sizeof(XiveEND));
136723bcd5ebSCédric Le Goater 
136823bcd5ebSCédric Le Goater     switch (qsize) {
136923bcd5ebSCédric Le Goater     case 12:
137023bcd5ebSCédric Le Goater     case 16:
137123bcd5ebSCédric Le Goater     case 21:
137223bcd5ebSCédric Le Goater     case 24:
13737f9136f9SCédric Le Goater         if (!QEMU_IS_ALIGNED(qpage, 1ul << qsize)) {
13747f9136f9SCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "XIVE: EQ @0x%" HWADDR_PRIx
13757f9136f9SCédric Le Goater                           " is not naturally aligned with %" HWADDR_PRIx "\n",
13767f9136f9SCédric Le Goater                           qpage, (hwaddr)1 << qsize);
13777f9136f9SCédric Le Goater             return H_P4;
13787f9136f9SCédric Le Goater         }
137923bcd5ebSCédric Le Goater         end.w2 = cpu_to_be32((qpage >> 32) & 0x0fffffff);
138023bcd5ebSCédric Le Goater         end.w3 = cpu_to_be32(qpage & 0xffffffff);
138123bcd5ebSCédric Le Goater         end.w0 |= cpu_to_be32(END_W0_ENQUEUE);
138223bcd5ebSCédric Le Goater         end.w0 = xive_set_field32(END_W0_QSIZE, end.w0, qsize - 12);
138323bcd5ebSCédric Le Goater         break;
138423bcd5ebSCédric Le Goater     case 0:
138523bcd5ebSCédric Le Goater         /* reset queue and disable queueing */
138623bcd5ebSCédric Le Goater         spapr_xive_end_reset(&end);
138723bcd5ebSCédric Le Goater         goto out;
138823bcd5ebSCédric Le Goater 
138923bcd5ebSCédric Le Goater     default:
139023bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: invalid EQ size %"PRIx64"\n",
139123bcd5ebSCédric Le Goater                       qsize);
139223bcd5ebSCédric Le Goater         return H_P5;
139323bcd5ebSCédric Le Goater     }
139423bcd5ebSCédric Le Goater 
139523bcd5ebSCédric Le Goater     if (qsize) {
139623bcd5ebSCédric Le Goater         hwaddr plen = 1 << qsize;
139723bcd5ebSCédric Le Goater         void *eq;
139823bcd5ebSCédric Le Goater 
139923bcd5ebSCédric Le Goater         /*
140023bcd5ebSCédric Le Goater          * Validate the guest EQ. We should also check that the queue
140123bcd5ebSCédric Le Goater          * has been zeroed by the OS.
140223bcd5ebSCédric Le Goater          */
140323bcd5ebSCédric Le Goater         eq = address_space_map(CPU(cpu)->as, qpage, &plen, true,
140423bcd5ebSCédric Le Goater                                MEMTXATTRS_UNSPECIFIED);
140523bcd5ebSCédric Le Goater         if (plen != 1 << qsize) {
140623bcd5ebSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "XIVE: failed to map EQ @0x%"
140723bcd5ebSCédric Le Goater                           HWADDR_PRIx "\n", qpage);
140823bcd5ebSCédric Le Goater             return H_P4;
140923bcd5ebSCédric Le Goater         }
141023bcd5ebSCédric Le Goater         address_space_unmap(CPU(cpu)->as, eq, plen, true, plen);
141123bcd5ebSCédric Le Goater     }
141223bcd5ebSCédric Le Goater 
141323bcd5ebSCédric Le Goater     /* "target" should have been validated above */
141423bcd5ebSCédric Le Goater     if (spapr_xive_target_to_nvt(target, &nvt_blk, &nvt_idx)) {
141523bcd5ebSCédric Le Goater         g_assert_not_reached();
141623bcd5ebSCédric Le Goater     }
141723bcd5ebSCédric Le Goater 
141823bcd5ebSCédric Le Goater     /*
141923bcd5ebSCédric Le Goater      * Ensure the priority and target are correctly set (they will not
142023bcd5ebSCédric Le Goater      * be right after allocation)
142123bcd5ebSCédric Le Goater      */
142223bcd5ebSCédric Le Goater     end.w6 = xive_set_field32(END_W6_NVT_BLOCK, 0ul, nvt_blk) |
142323bcd5ebSCédric Le Goater         xive_set_field32(END_W6_NVT_INDEX, 0ul, nvt_idx);
142423bcd5ebSCédric Le Goater     end.w7 = xive_set_field32(END_W7_F0_PRIORITY, 0ul, priority);
142523bcd5ebSCédric Le Goater 
142623bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_END_ALWAYS_NOTIFY) {
142723bcd5ebSCédric Le Goater         end.w0 |= cpu_to_be32(END_W0_UCOND_NOTIFY);
142823bcd5ebSCédric Le Goater     } else {
142923bcd5ebSCédric Le Goater         end.w0 &= cpu_to_be32((uint32_t)~END_W0_UCOND_NOTIFY);
143023bcd5ebSCédric Le Goater     }
143123bcd5ebSCédric Le Goater 
143223bcd5ebSCédric Le Goater     /*
143323bcd5ebSCédric Le Goater      * The generation bit for the END starts at 1 and The END page
143423bcd5ebSCédric Le Goater      * offset counter starts at 0.
143523bcd5ebSCédric Le Goater      */
143623bcd5ebSCédric Le Goater     end.w1 = cpu_to_be32(END_W1_GENERATION) |
143723bcd5ebSCédric Le Goater         xive_set_field32(END_W1_PAGE_OFF, 0ul, 0ul);
143823bcd5ebSCédric Le Goater     end.w0 |= cpu_to_be32(END_W0_VALID);
143923bcd5ebSCédric Le Goater 
144023bcd5ebSCédric Le Goater     /*
144123bcd5ebSCédric Le Goater      * TODO: issue syncs required to ensure all in-flight interrupts
144223bcd5ebSCédric Le Goater      * are complete on the old END
144323bcd5ebSCédric Le Goater      */
144423bcd5ebSCédric Le Goater 
144523bcd5ebSCédric Le Goater out:
1446e519cdd9SGreg Kurz     if (spapr_xive_in_kernel(xive)) {
14470c575703SCédric Le Goater         Error *local_err = NULL;
14480c575703SCédric Le Goater 
14490c575703SCédric Le Goater         kvmppc_xive_set_queue_config(xive, end_blk, end_idx, &end, &local_err);
14500c575703SCédric Le Goater         if (local_err) {
14510c575703SCédric Le Goater             error_report_err(local_err);
14520c575703SCédric Le Goater             return H_HARDWARE;
14530c575703SCédric Le Goater         }
14540c575703SCédric Le Goater     }
14550c575703SCédric Le Goater 
145623bcd5ebSCédric Le Goater     /* Update END */
145723bcd5ebSCédric Le Goater     memcpy(&xive->endt[end_idx], &end, sizeof(XiveEND));
145823bcd5ebSCédric Le Goater     return H_SUCCESS;
145923bcd5ebSCédric Le Goater }
146023bcd5ebSCédric Le Goater 
146123bcd5ebSCédric Le Goater /*
146223bcd5ebSCédric Le Goater  * The H_INT_GET_QUEUE_CONFIG hcall() is used to get a EQ for a given
146323bcd5ebSCédric Le Goater  * target and priority.
146423bcd5ebSCédric Le Goater  *
146523bcd5ebSCédric Le Goater  * Parameters:
146623bcd5ebSCédric Le Goater  * Input:
146723bcd5ebSCédric Le Goater  * - R4: "flags"
146823bcd5ebSCédric Le Goater  *         Bits 0-62: Reserved
146923bcd5ebSCédric Le Goater  *         Bit 63: Debug: Return debug data
147023bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
147123bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
147223bcd5ebSCédric Le Goater  * - R6: "priority" is a valid priority not in
147323bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
147423bcd5ebSCédric Le Goater  *
147523bcd5ebSCédric Le Goater  * Output:
147623bcd5ebSCédric Le Goater  * - R4: "flags":
147723bcd5ebSCédric Le Goater  *       Bits 0-61: Reserved
147823bcd5ebSCédric Le Goater  *       Bit 62: The value of Event Queue Generation Number (g) per
147923bcd5ebSCédric Le Goater  *              the XIVE spec if "Debug" = 1
148023bcd5ebSCédric Le Goater  *       Bit 63: The value of Unconditional Notify (n) per the XIVE spec
148123bcd5ebSCédric Le Goater  * - R5: The logical real address of the start of the EQ
148223bcd5ebSCédric Le Goater  * - R6: The power of 2 EQ size per "ibm,xive-eq-sizes"
148323bcd5ebSCédric Le Goater  * - R7: The value of Event Queue Offset Counter per XIVE spec
148423bcd5ebSCédric Le Goater  *       if "Debug" = 1, else 0
148523bcd5ebSCédric Le Goater  *
148623bcd5ebSCédric Le Goater  */
148723bcd5ebSCédric Le Goater 
148823bcd5ebSCédric Le Goater #define SPAPR_XIVE_END_DEBUG     PPC_BIT(63)
148923bcd5ebSCédric Le Goater 
149023bcd5ebSCédric Le Goater static target_ulong h_int_get_queue_config(PowerPCCPU *cpu,
1491ce2918cbSDavid Gibson                                            SpaprMachineState *spapr,
149223bcd5ebSCédric Le Goater                                            target_ulong opcode,
149323bcd5ebSCédric Le Goater                                            target_ulong *args)
149423bcd5ebSCédric Le Goater {
1495ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
149623bcd5ebSCédric Le Goater     target_ulong flags = args[0];
149723bcd5ebSCédric Le Goater     target_ulong target = args[1];
149823bcd5ebSCédric Le Goater     target_ulong priority = args[2];
149923bcd5ebSCédric Le Goater     XiveEND *end;
150023bcd5ebSCédric Le Goater     uint8_t end_blk;
150123bcd5ebSCédric Le Goater     uint32_t end_idx;
150223bcd5ebSCédric Le Goater 
15034e960974SCédric Le Goater     trace_spapr_xive_get_queue_config(flags, target, priority);
15044e960974SCédric Le Goater 
150523bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
150623bcd5ebSCédric Le Goater         return H_FUNCTION;
150723bcd5ebSCédric Le Goater     }
150823bcd5ebSCédric Le Goater 
150923bcd5ebSCédric Le Goater     if (flags & ~SPAPR_XIVE_END_DEBUG) {
151023bcd5ebSCédric Le Goater         return H_PARAMETER;
151123bcd5ebSCédric Le Goater     }
151223bcd5ebSCédric Le Goater 
151323bcd5ebSCédric Le Goater     /*
151423bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
151523bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
151623bcd5ebSCédric Le Goater      */
151723bcd5ebSCédric Le Goater 
15184f311a70SCédric Le Goater     if (spapr_xive_priority_is_reserved(xive, priority)) {
151923bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
152023bcd5ebSCédric Le Goater                       " is reserved\n", priority);
152123bcd5ebSCédric Le Goater         return H_P3;
152223bcd5ebSCédric Le Goater     }
152323bcd5ebSCédric Le Goater 
152423bcd5ebSCédric Le Goater     /*
152523bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
152623bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
152723bcd5ebSCédric Le Goater      * target.
152823bcd5ebSCédric Le Goater      */
152923bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
153023bcd5ebSCédric Le Goater         return H_P2;
153123bcd5ebSCédric Le Goater     }
153223bcd5ebSCédric Le Goater 
153323bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
153423bcd5ebSCédric Le Goater     end = &xive->endt[end_idx];
153523bcd5ebSCédric Le Goater 
153623bcd5ebSCédric Le Goater     args[0] = 0;
153723bcd5ebSCédric Le Goater     if (xive_end_is_notify(end)) {
153823bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_END_ALWAYS_NOTIFY;
153923bcd5ebSCédric Le Goater     }
154023bcd5ebSCédric Le Goater 
154123bcd5ebSCédric Le Goater     if (xive_end_is_enqueue(end)) {
154213df9324SCédric Le Goater         args[1] = xive_end_qaddr(end);
154323bcd5ebSCédric Le Goater         args[2] = xive_get_field32(END_W0_QSIZE, end->w0) + 12;
154423bcd5ebSCédric Le Goater     } else {
154523bcd5ebSCédric Le Goater         args[1] = 0;
154623bcd5ebSCédric Le Goater         args[2] = 0;
154723bcd5ebSCédric Le Goater     }
154823bcd5ebSCédric Le Goater 
1549e519cdd9SGreg Kurz     if (spapr_xive_in_kernel(xive)) {
15500c575703SCédric Le Goater         Error *local_err = NULL;
15510c575703SCédric Le Goater 
15520c575703SCédric Le Goater         kvmppc_xive_get_queue_config(xive, end_blk, end_idx, end, &local_err);
15530c575703SCédric Le Goater         if (local_err) {
15540c575703SCédric Le Goater             error_report_err(local_err);
15550c575703SCédric Le Goater             return H_HARDWARE;
15560c575703SCédric Le Goater         }
15570c575703SCédric Le Goater     }
15580c575703SCédric Le Goater 
155923bcd5ebSCédric Le Goater     /* TODO: do we need any locking on the END ? */
156023bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_END_DEBUG) {
156123bcd5ebSCédric Le Goater         /* Load the event queue generation number into the return flags */
156223bcd5ebSCédric Le Goater         args[0] |= (uint64_t)xive_get_field32(END_W1_GENERATION, end->w1) << 62;
156323bcd5ebSCédric Le Goater 
156423bcd5ebSCédric Le Goater         /* Load R7 with the event queue offset counter */
156523bcd5ebSCédric Le Goater         args[3] = xive_get_field32(END_W1_PAGE_OFF, end->w1);
156623bcd5ebSCédric Le Goater     } else {
156723bcd5ebSCédric Le Goater         args[3] = 0;
156823bcd5ebSCédric Le Goater     }
156923bcd5ebSCédric Le Goater 
157023bcd5ebSCédric Le Goater     return H_SUCCESS;
157123bcd5ebSCédric Le Goater }
157223bcd5ebSCédric Le Goater 
157323bcd5ebSCédric Le Goater /*
157423bcd5ebSCédric Le Goater  * The H_INT_SET_OS_REPORTING_LINE hcall() is used to set the
157523bcd5ebSCédric Le Goater  * reporting cache line pair for the calling thread.  The reporting
157623bcd5ebSCédric Le Goater  * cache lines will contain the OS interrupt context when the OS
157723bcd5ebSCédric Le Goater  * issues a CI store byte to @TIMA+0xC10 to acknowledge the OS
157823bcd5ebSCédric Le Goater  * interrupt. The reporting cache lines can be reset by inputting -1
157923bcd5ebSCédric Le Goater  * in "reportingLine".  Issuing the CI store byte without reporting
158023bcd5ebSCédric Le Goater  * cache lines registered will result in the data not being accessible
158123bcd5ebSCédric Le Goater  * to the OS.
158223bcd5ebSCédric Le Goater  *
158323bcd5ebSCédric Le Goater  * Parameters:
158423bcd5ebSCédric Le Goater  * Input:
158523bcd5ebSCédric Le Goater  * - R4: "flags"
158623bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
158723bcd5ebSCédric Le Goater  * - R5: "reportingLine": The logical real address of the reporting cache
158823bcd5ebSCédric Le Goater  *       line pair
158923bcd5ebSCédric Le Goater  *
159023bcd5ebSCédric Le Goater  * Output:
159123bcd5ebSCédric Le Goater  * - None
159223bcd5ebSCédric Le Goater  */
159323bcd5ebSCédric Le Goater static target_ulong h_int_set_os_reporting_line(PowerPCCPU *cpu,
1594ce2918cbSDavid Gibson                                                 SpaprMachineState *spapr,
159523bcd5ebSCédric Le Goater                                                 target_ulong opcode,
159623bcd5ebSCédric Le Goater                                                 target_ulong *args)
159723bcd5ebSCédric Le Goater {
15984e960974SCédric Le Goater     target_ulong flags   = args[0];
15994e960974SCédric Le Goater 
16004e960974SCédric Le Goater     trace_spapr_xive_set_os_reporting_line(flags);
16014e960974SCédric Le Goater 
160223bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
160323bcd5ebSCédric Le Goater         return H_FUNCTION;
160423bcd5ebSCédric Le Goater     }
160523bcd5ebSCédric Le Goater 
160623bcd5ebSCédric Le Goater     /*
160723bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
160823bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
160923bcd5ebSCédric Le Goater      */
161023bcd5ebSCédric Le Goater 
161123bcd5ebSCédric Le Goater     /* TODO: H_INT_SET_OS_REPORTING_LINE */
161223bcd5ebSCédric Le Goater     return H_FUNCTION;
161323bcd5ebSCédric Le Goater }
161423bcd5ebSCédric Le Goater 
161523bcd5ebSCédric Le Goater /*
161623bcd5ebSCédric Le Goater  * The H_INT_GET_OS_REPORTING_LINE hcall() is used to get the logical
161723bcd5ebSCédric Le Goater  * real address of the reporting cache line pair set for the input
161823bcd5ebSCédric Le Goater  * "target".  If no reporting cache line pair has been set, -1 is
161923bcd5ebSCédric Le Goater  * returned.
162023bcd5ebSCédric Le Goater  *
162123bcd5ebSCédric Le Goater  * Parameters:
162223bcd5ebSCédric Le Goater  * Input:
162323bcd5ebSCédric Le Goater  * - R4: "flags"
162423bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
162523bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
162623bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
162723bcd5ebSCédric Le Goater  * - R6: "reportingLine": The logical real address of the reporting
162823bcd5ebSCédric Le Goater  *        cache line pair
162923bcd5ebSCédric Le Goater  *
163023bcd5ebSCédric Le Goater  * Output:
163123bcd5ebSCédric Le Goater  * - R4: The logical real address of the reporting line if set, else -1
163223bcd5ebSCédric Le Goater  */
163323bcd5ebSCédric Le Goater static target_ulong h_int_get_os_reporting_line(PowerPCCPU *cpu,
1634ce2918cbSDavid Gibson                                                 SpaprMachineState *spapr,
163523bcd5ebSCédric Le Goater                                                 target_ulong opcode,
163623bcd5ebSCédric Le Goater                                                 target_ulong *args)
163723bcd5ebSCédric Le Goater {
16384e960974SCédric Le Goater     target_ulong flags   = args[0];
16394e960974SCédric Le Goater 
16404e960974SCédric Le Goater     trace_spapr_xive_get_os_reporting_line(flags);
16414e960974SCédric Le Goater 
164223bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
164323bcd5ebSCédric Le Goater         return H_FUNCTION;
164423bcd5ebSCédric Le Goater     }
164523bcd5ebSCédric Le Goater 
164623bcd5ebSCédric Le Goater     /*
164723bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
164823bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
164923bcd5ebSCédric Le Goater      */
165023bcd5ebSCédric Le Goater 
165123bcd5ebSCédric Le Goater     /* TODO: H_INT_GET_OS_REPORTING_LINE */
165223bcd5ebSCédric Le Goater     return H_FUNCTION;
165323bcd5ebSCédric Le Goater }
165423bcd5ebSCédric Le Goater 
165523bcd5ebSCédric Le Goater /*
165623bcd5ebSCédric Le Goater  * The H_INT_ESB hcall() is used to issue a load or store to the ESB
165723bcd5ebSCédric Le Goater  * page for the input "lisn".  This hcall is only supported for LISNs
165823bcd5ebSCédric Le Goater  * that have the ESB hcall flag set to 1 when returned from hcall()
165923bcd5ebSCédric Le Goater  * H_INT_GET_SOURCE_INFO.
166023bcd5ebSCédric Le Goater  *
166123bcd5ebSCédric Le Goater  * Parameters:
166223bcd5ebSCédric Le Goater  * Input:
166323bcd5ebSCédric Le Goater  * - R4: "flags"
166423bcd5ebSCédric Le Goater  *         Bits 0-62: Reserved
166523bcd5ebSCédric Le Goater  *         bit 63: Store: Store=1, store operation, else load operation
166623bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
166723bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
166823bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as
166923bcd5ebSCédric Le Goater  *       returned by the H_ALLOCATE_VAS_WINDOW hcall
167023bcd5ebSCédric Le Goater  * - R6: "esbOffset" is the offset into the ESB page for the load or
167123bcd5ebSCédric Le Goater  *       store operation
167223bcd5ebSCédric Le Goater  * - R7: "storeData" is the data to write for a store operation
167323bcd5ebSCédric Le Goater  *
167423bcd5ebSCédric Le Goater  * Output:
167523bcd5ebSCédric Le Goater  * - R4: The value of the load if load operation, else -1
167623bcd5ebSCédric Le Goater  */
167723bcd5ebSCédric Le Goater 
167823bcd5ebSCédric Le Goater #define SPAPR_XIVE_ESB_STORE PPC_BIT(63)
167923bcd5ebSCédric Le Goater 
168023bcd5ebSCédric Le Goater static target_ulong h_int_esb(PowerPCCPU *cpu,
1681ce2918cbSDavid Gibson                               SpaprMachineState *spapr,
168223bcd5ebSCédric Le Goater                               target_ulong opcode,
168323bcd5ebSCédric Le Goater                               target_ulong *args)
168423bcd5ebSCédric Le Goater {
1685ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
168623bcd5ebSCédric Le Goater     XiveEAS eas;
168723bcd5ebSCédric Le Goater     target_ulong flags  = args[0];
168823bcd5ebSCédric Le Goater     target_ulong lisn   = args[1];
168923bcd5ebSCédric Le Goater     target_ulong offset = args[2];
169023bcd5ebSCédric Le Goater     target_ulong data   = args[3];
169123bcd5ebSCédric Le Goater     hwaddr mmio_addr;
169223bcd5ebSCédric Le Goater     XiveSource *xsrc = &xive->source;
169323bcd5ebSCédric Le Goater 
16944e960974SCédric Le Goater     trace_spapr_xive_esb(flags, lisn, offset, data);
16954e960974SCédric Le Goater 
169623bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
169723bcd5ebSCédric Le Goater         return H_FUNCTION;
169823bcd5ebSCédric Le Goater     }
169923bcd5ebSCédric Le Goater 
170023bcd5ebSCédric Le Goater     if (flags & ~SPAPR_XIVE_ESB_STORE) {
170123bcd5ebSCédric Le Goater         return H_PARAMETER;
170223bcd5ebSCédric Le Goater     }
170323bcd5ebSCédric Le Goater 
170423bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
170523bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
170623bcd5ebSCédric Le Goater                       lisn);
170723bcd5ebSCédric Le Goater         return H_P2;
170823bcd5ebSCédric Le Goater     }
170923bcd5ebSCédric Le Goater 
171023bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
171123bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
171223bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
171323bcd5ebSCédric Le Goater                       lisn);
171423bcd5ebSCédric Le Goater         return H_P2;
171523bcd5ebSCédric Le Goater     }
171623bcd5ebSCédric Le Goater 
171723bcd5ebSCédric Le Goater     if (offset > (1ull << xsrc->esb_shift)) {
171823bcd5ebSCédric Le Goater         return H_P3;
171923bcd5ebSCédric Le Goater     }
172023bcd5ebSCédric Le Goater 
1721e519cdd9SGreg Kurz     if (spapr_xive_in_kernel(xive)) {
17220c575703SCédric Le Goater         args[0] = kvmppc_xive_esb_rw(xsrc, lisn, offset, data,
17230c575703SCédric Le Goater                                      flags & SPAPR_XIVE_ESB_STORE);
17240c575703SCédric Le Goater     } else {
172523bcd5ebSCédric Le Goater         mmio_addr = xive->vc_base + xive_source_esb_mgmt(xsrc, lisn) + offset;
172623bcd5ebSCédric Le Goater 
172723bcd5ebSCédric Le Goater         if (dma_memory_rw(&address_space_memory, mmio_addr, &data, 8,
172823faf569SPhilippe Mathieu-Daudé                           (flags & SPAPR_XIVE_ESB_STORE),
172923faf569SPhilippe Mathieu-Daudé                           MEMTXATTRS_UNSPECIFIED)) {
173023bcd5ebSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "XIVE: failed to access ESB @0x%"
173123bcd5ebSCédric Le Goater                           HWADDR_PRIx "\n", mmio_addr);
173223bcd5ebSCédric Le Goater             return H_HARDWARE;
173323bcd5ebSCédric Le Goater         }
173423bcd5ebSCédric Le Goater         args[0] = (flags & SPAPR_XIVE_ESB_STORE) ? -1 : data;
17350c575703SCédric Le Goater     }
173623bcd5ebSCédric Le Goater     return H_SUCCESS;
173723bcd5ebSCédric Le Goater }
173823bcd5ebSCédric Le Goater 
173923bcd5ebSCédric Le Goater /*
174023bcd5ebSCédric Le Goater  * The H_INT_SYNC hcall() is used to issue hardware syncs that will
174123bcd5ebSCédric Le Goater  * ensure any in flight events for the input lisn are in the event
174223bcd5ebSCédric Le Goater  * queue.
174323bcd5ebSCédric Le Goater  *
174423bcd5ebSCédric Le Goater  * Parameters:
174523bcd5ebSCédric Le Goater  * Input:
174623bcd5ebSCédric Le Goater  * - R4: "flags"
174723bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
174823bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
174923bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
175023bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as
175123bcd5ebSCédric Le Goater  *       returned by the H_ALLOCATE_VAS_WINDOW hcall
175223bcd5ebSCédric Le Goater  *
175323bcd5ebSCédric Le Goater  * Output:
175423bcd5ebSCédric Le Goater  * - None
175523bcd5ebSCédric Le Goater  */
175623bcd5ebSCédric Le Goater static target_ulong h_int_sync(PowerPCCPU *cpu,
1757ce2918cbSDavid Gibson                                SpaprMachineState *spapr,
175823bcd5ebSCédric Le Goater                                target_ulong opcode,
175923bcd5ebSCédric Le Goater                                target_ulong *args)
176023bcd5ebSCédric Le Goater {
1761ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
176223bcd5ebSCédric Le Goater     XiveEAS eas;
176323bcd5ebSCédric Le Goater     target_ulong flags = args[0];
176423bcd5ebSCédric Le Goater     target_ulong lisn = args[1];
176523bcd5ebSCédric Le Goater 
17664e960974SCédric Le Goater     trace_spapr_xive_sync(flags, lisn);
17674e960974SCédric Le Goater 
176823bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
176923bcd5ebSCédric Le Goater         return H_FUNCTION;
177023bcd5ebSCédric Le Goater     }
177123bcd5ebSCédric Le Goater 
177223bcd5ebSCédric Le Goater     if (flags) {
177323bcd5ebSCédric Le Goater         return H_PARAMETER;
177423bcd5ebSCédric Le Goater     }
177523bcd5ebSCédric Le Goater 
177623bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
177723bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
177823bcd5ebSCédric Le Goater                       lisn);
177923bcd5ebSCédric Le Goater         return H_P2;
178023bcd5ebSCédric Le Goater     }
178123bcd5ebSCédric Le Goater 
178223bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
178323bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
178423bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
178523bcd5ebSCédric Le Goater                       lisn);
178623bcd5ebSCédric Le Goater         return H_P2;
178723bcd5ebSCédric Le Goater     }
178823bcd5ebSCédric Le Goater 
178923bcd5ebSCédric Le Goater     /*
179023bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
179123bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
179223bcd5ebSCédric Le Goater      */
179323bcd5ebSCédric Le Goater 
17940c575703SCédric Le Goater     /*
17950c575703SCédric Le Goater      * This is not real hardware. Nothing to be done unless when
17960c575703SCédric Le Goater      * under KVM
17970c575703SCédric Le Goater      */
17980c575703SCédric Le Goater 
1799e519cdd9SGreg Kurz     if (spapr_xive_in_kernel(xive)) {
18000c575703SCédric Le Goater         Error *local_err = NULL;
18010c575703SCédric Le Goater 
18020c575703SCédric Le Goater         kvmppc_xive_sync_source(xive, lisn, &local_err);
18030c575703SCédric Le Goater         if (local_err) {
18040c575703SCédric Le Goater             error_report_err(local_err);
18050c575703SCédric Le Goater             return H_HARDWARE;
18060c575703SCédric Le Goater         }
18070c575703SCédric Le Goater     }
180823bcd5ebSCédric Le Goater     return H_SUCCESS;
180923bcd5ebSCédric Le Goater }
181023bcd5ebSCédric Le Goater 
181123bcd5ebSCédric Le Goater /*
181223bcd5ebSCédric Le Goater  * The H_INT_RESET hcall() is used to reset all of the partition's
181323bcd5ebSCédric Le Goater  * interrupt exploitation structures to their initial state.  This
181423bcd5ebSCédric Le Goater  * means losing all previously set interrupt state set via
181523bcd5ebSCédric Le Goater  * H_INT_SET_SOURCE_CONFIG and H_INT_SET_QUEUE_CONFIG.
181623bcd5ebSCédric Le Goater  *
181723bcd5ebSCédric Le Goater  * Parameters:
181823bcd5ebSCédric Le Goater  * Input:
181923bcd5ebSCédric Le Goater  * - R4: "flags"
182023bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
182123bcd5ebSCédric Le Goater  *
182223bcd5ebSCédric Le Goater  * Output:
182323bcd5ebSCédric Le Goater  * - None
182423bcd5ebSCédric Le Goater  */
182523bcd5ebSCédric Le Goater static target_ulong h_int_reset(PowerPCCPU *cpu,
1826ce2918cbSDavid Gibson                                 SpaprMachineState *spapr,
182723bcd5ebSCédric Le Goater                                 target_ulong opcode,
182823bcd5ebSCédric Le Goater                                 target_ulong *args)
182923bcd5ebSCédric Le Goater {
1830ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
183123bcd5ebSCédric Le Goater     target_ulong flags   = args[0];
183223bcd5ebSCédric Le Goater 
18334e960974SCédric Le Goater     trace_spapr_xive_reset(flags);
18344e960974SCédric Le Goater 
183523bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
183623bcd5ebSCédric Le Goater         return H_FUNCTION;
183723bcd5ebSCédric Le Goater     }
183823bcd5ebSCédric Le Goater 
183923bcd5ebSCédric Le Goater     if (flags) {
184023bcd5ebSCédric Le Goater         return H_PARAMETER;
184123bcd5ebSCédric Le Goater     }
184223bcd5ebSCédric Le Goater 
1843b2df46fdSPeter Maydell     device_cold_reset(DEVICE(xive));
18440c575703SCédric Le Goater 
1845e519cdd9SGreg Kurz     if (spapr_xive_in_kernel(xive)) {
18460c575703SCédric Le Goater         Error *local_err = NULL;
18470c575703SCédric Le Goater 
18480c575703SCédric Le Goater         kvmppc_xive_reset(xive, &local_err);
18490c575703SCédric Le Goater         if (local_err) {
18500c575703SCédric Le Goater             error_report_err(local_err);
18510c575703SCédric Le Goater             return H_HARDWARE;
18520c575703SCédric Le Goater         }
18530c575703SCédric Le Goater     }
185423bcd5ebSCédric Le Goater     return H_SUCCESS;
185523bcd5ebSCédric Le Goater }
185623bcd5ebSCédric Le Goater 
1857ce2918cbSDavid Gibson void spapr_xive_hcall_init(SpaprMachineState *spapr)
185823bcd5ebSCédric Le Goater {
185923bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_SOURCE_INFO, h_int_get_source_info);
186023bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SET_SOURCE_CONFIG, h_int_set_source_config);
186123bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_SOURCE_CONFIG, h_int_get_source_config);
186223bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_QUEUE_INFO, h_int_get_queue_info);
186323bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SET_QUEUE_CONFIG, h_int_set_queue_config);
186423bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_QUEUE_CONFIG, h_int_get_queue_config);
186523bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SET_OS_REPORTING_LINE,
186623bcd5ebSCédric Le Goater                              h_int_set_os_reporting_line);
186723bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_OS_REPORTING_LINE,
186823bcd5ebSCédric Le Goater                              h_int_get_os_reporting_line);
186923bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_ESB, h_int_esb);
187023bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SYNC, h_int_sync);
187123bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_RESET, h_int_reset);
187223bcd5ebSCédric Le Goater }
1873