xref: /qemu/hw/intc/spapr_xive.c (revision 668f62ec621e4e2919fb7d4caa5d805764c5852d)
13aa597f6SCédric Le Goater /*
23aa597f6SCédric Le Goater  * QEMU PowerPC sPAPR XIVE interrupt controller model
33aa597f6SCédric Le Goater  *
43aa597f6SCédric Le Goater  * Copyright (c) 2017-2018, IBM Corporation.
53aa597f6SCédric Le Goater  *
63aa597f6SCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
73aa597f6SCédric Le Goater  * COPYING file in the top-level directory.
83aa597f6SCédric Le Goater  */
93aa597f6SCédric Le Goater 
103aa597f6SCédric Le Goater #include "qemu/osdep.h"
113aa597f6SCédric Le Goater #include "qemu/log.h"
120b8fa32fSMarkus Armbruster #include "qemu/module.h"
133aa597f6SCédric Le Goater #include "qapi/error.h"
143aa597f6SCédric Le Goater #include "qemu/error-report.h"
153aa597f6SCédric Le Goater #include "target/ppc/cpu.h"
163aa597f6SCédric Le Goater #include "sysemu/cpus.h"
1771e8a915SMarkus Armbruster #include "sysemu/reset.h"
18d6454270SMarkus Armbruster #include "migration/vmstate.h"
193aa597f6SCédric Le Goater #include "monitor/monitor.h"
206e21de4aSCédric Le Goater #include "hw/ppc/fdt.h"
213aa597f6SCédric Le Goater #include "hw/ppc/spapr.h"
22a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h"
233aa597f6SCédric Le Goater #include "hw/ppc/spapr_xive.h"
243aa597f6SCédric Le Goater #include "hw/ppc/xive.h"
253aa597f6SCédric Le Goater #include "hw/ppc/xive_regs.h"
26a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h"
273aa597f6SCédric Le Goater 
283aa597f6SCédric Le Goater /*
293aa597f6SCédric Le Goater  * XIVE Virtualization Controller BAR and Thread Managment BAR that we
303aa597f6SCédric Le Goater  * use for the ESB pages and the TIMA pages
313aa597f6SCédric Le Goater  */
323aa597f6SCédric Le Goater #define SPAPR_XIVE_VC_BASE   0x0006010000000000ull
333aa597f6SCédric Le Goater #define SPAPR_XIVE_TM_BASE   0x0006030203180000ull
343aa597f6SCédric Le Goater 
353aa597f6SCédric Le Goater /*
360cddee8dSCédric Le Goater  * The allocation of VP blocks is a complex operation in OPAL and the
370cddee8dSCédric Le Goater  * VP identifiers have a relation with the number of HW chips, the
380cddee8dSCédric Le Goater  * size of the VP blocks, VP grouping, etc. The QEMU sPAPR XIVE
390cddee8dSCédric Le Goater  * controller model does not have the same constraints and can use a
400cddee8dSCédric Le Goater  * simple mapping scheme of the CPU vcpu_id
410cddee8dSCédric Le Goater  *
420cddee8dSCédric Le Goater  * These identifiers are never returned to the OS.
430cddee8dSCédric Le Goater  */
440cddee8dSCédric Le Goater 
450cddee8dSCédric Le Goater #define SPAPR_XIVE_NVT_BASE 0x400
460cddee8dSCédric Le Goater 
470cddee8dSCédric Le Goater /*
480cddee8dSCédric Le Goater  * sPAPR NVT and END indexing helpers
490cddee8dSCédric Le Goater  */
500cddee8dSCédric Le Goater static uint32_t spapr_xive_nvt_to_target(uint8_t nvt_blk, uint32_t nvt_idx)
510cddee8dSCédric Le Goater {
520cddee8dSCédric Le Goater     return nvt_idx - SPAPR_XIVE_NVT_BASE;
530cddee8dSCédric Le Goater }
540cddee8dSCédric Le Goater 
5523bcd5ebSCédric Le Goater static void spapr_xive_cpu_to_nvt(PowerPCCPU *cpu,
5623bcd5ebSCédric Le Goater                                   uint8_t *out_nvt_blk, uint32_t *out_nvt_idx)
5723bcd5ebSCédric Le Goater {
5823bcd5ebSCédric Le Goater     assert(cpu);
5923bcd5ebSCédric Le Goater 
6023bcd5ebSCédric Le Goater     if (out_nvt_blk) {
6123bcd5ebSCédric Le Goater         *out_nvt_blk = SPAPR_XIVE_BLOCK_ID;
6223bcd5ebSCédric Le Goater     }
6323bcd5ebSCédric Le Goater 
6423bcd5ebSCédric Le Goater     if (out_nvt_blk) {
6523bcd5ebSCédric Le Goater         *out_nvt_idx = SPAPR_XIVE_NVT_BASE + cpu->vcpu_id;
6623bcd5ebSCédric Le Goater     }
6723bcd5ebSCédric Le Goater }
6823bcd5ebSCédric Le Goater 
6923bcd5ebSCédric Le Goater static int spapr_xive_target_to_nvt(uint32_t target,
7023bcd5ebSCédric Le Goater                                     uint8_t *out_nvt_blk, uint32_t *out_nvt_idx)
7123bcd5ebSCédric Le Goater {
7223bcd5ebSCédric Le Goater     PowerPCCPU *cpu = spapr_find_cpu(target);
7323bcd5ebSCédric Le Goater 
7423bcd5ebSCédric Le Goater     if (!cpu) {
7523bcd5ebSCédric Le Goater         return -1;
7623bcd5ebSCédric Le Goater     }
7723bcd5ebSCédric Le Goater 
7823bcd5ebSCédric Le Goater     spapr_xive_cpu_to_nvt(cpu, out_nvt_blk, out_nvt_idx);
7923bcd5ebSCédric Le Goater     return 0;
8023bcd5ebSCédric Le Goater }
8123bcd5ebSCédric Le Goater 
8223bcd5ebSCédric Le Goater /*
8323bcd5ebSCédric Le Goater  * sPAPR END indexing uses a simple mapping of the CPU vcpu_id, 8
8423bcd5ebSCédric Le Goater  * priorities per CPU
8523bcd5ebSCédric Le Goater  */
860c575703SCédric Le Goater int spapr_xive_end_to_target(uint8_t end_blk, uint32_t end_idx,
870c575703SCédric Le Goater                              uint32_t *out_server, uint8_t *out_prio)
880c575703SCédric Le Goater {
890c575703SCédric Le Goater 
900c575703SCédric Le Goater     assert(end_blk == SPAPR_XIVE_BLOCK_ID);
910c575703SCédric Le Goater 
920c575703SCédric Le Goater     if (out_server) {
930c575703SCédric Le Goater         *out_server = end_idx >> 3;
940c575703SCédric Le Goater     }
950c575703SCédric Le Goater 
960c575703SCédric Le Goater     if (out_prio) {
970c575703SCédric Le Goater         *out_prio = end_idx & 0x7;
980c575703SCédric Le Goater     }
990c575703SCédric Le Goater     return 0;
1000c575703SCédric Le Goater }
1010c575703SCédric Le Goater 
10223bcd5ebSCédric Le Goater static void spapr_xive_cpu_to_end(PowerPCCPU *cpu, uint8_t prio,
10323bcd5ebSCédric Le Goater                                   uint8_t *out_end_blk, uint32_t *out_end_idx)
10423bcd5ebSCédric Le Goater {
10523bcd5ebSCédric Le Goater     assert(cpu);
10623bcd5ebSCédric Le Goater 
10723bcd5ebSCédric Le Goater     if (out_end_blk) {
10823bcd5ebSCédric Le Goater         *out_end_blk = SPAPR_XIVE_BLOCK_ID;
10923bcd5ebSCédric Le Goater     }
11023bcd5ebSCédric Le Goater 
11123bcd5ebSCédric Le Goater     if (out_end_idx) {
11223bcd5ebSCédric Le Goater         *out_end_idx = (cpu->vcpu_id << 3) + prio;
11323bcd5ebSCédric Le Goater     }
11423bcd5ebSCédric Le Goater }
11523bcd5ebSCédric Le Goater 
11623bcd5ebSCédric Le Goater static int spapr_xive_target_to_end(uint32_t target, uint8_t prio,
11723bcd5ebSCédric Le Goater                                     uint8_t *out_end_blk, uint32_t *out_end_idx)
11823bcd5ebSCédric Le Goater {
11923bcd5ebSCédric Le Goater     PowerPCCPU *cpu = spapr_find_cpu(target);
12023bcd5ebSCédric Le Goater 
12123bcd5ebSCédric Le Goater     if (!cpu) {
12223bcd5ebSCédric Le Goater         return -1;
12323bcd5ebSCédric Le Goater     }
12423bcd5ebSCédric Le Goater 
12523bcd5ebSCédric Le Goater     spapr_xive_cpu_to_end(cpu, prio, out_end_blk, out_end_idx);
12623bcd5ebSCédric Le Goater     return 0;
12723bcd5ebSCédric Le Goater }
12823bcd5ebSCédric Le Goater 
1290cddee8dSCédric Le Goater /*
1303aa597f6SCédric Le Goater  * On sPAPR machines, use a simplified output for the XIVE END
1313aa597f6SCédric Le Goater  * structure dumping only the information related to the OS EQ.
1323aa597f6SCédric Le Goater  */
133ce2918cbSDavid Gibson static void spapr_xive_end_pic_print_info(SpaprXive *xive, XiveEND *end,
1343aa597f6SCédric Le Goater                                           Monitor *mon)
1353aa597f6SCédric Le Goater {
136fb2e8b51SCédric Le Goater     uint64_t qaddr_base = xive_end_qaddr(end);
1373aa597f6SCédric Le Goater     uint32_t qindex = xive_get_field32(END_W1_PAGE_OFF, end->w1);
1383aa597f6SCédric Le Goater     uint32_t qgen = xive_get_field32(END_W1_GENERATION, end->w1);
1393aa597f6SCédric Le Goater     uint32_t qsize = xive_get_field32(END_W0_QSIZE, end->w0);
1403aa597f6SCédric Le Goater     uint32_t qentries = 1 << (qsize + 10);
1413aa597f6SCédric Le Goater     uint32_t nvt = xive_get_field32(END_W6_NVT_INDEX, end->w6);
1423aa597f6SCédric Le Goater     uint8_t priority = xive_get_field32(END_W7_F0_PRIORITY, end->w7);
1433aa597f6SCédric Le Goater 
144fb2e8b51SCédric Le Goater     monitor_printf(mon, "%3d/%d % 6d/%5d @%"PRIx64" ^%d",
1450cddee8dSCédric Le Goater                    spapr_xive_nvt_to_target(0, nvt),
146fb2e8b51SCédric Le Goater                    priority, qindex, qentries, qaddr_base, qgen);
1473aa597f6SCédric Le Goater 
1483aa597f6SCédric Le Goater     xive_end_queue_pic_print_info(end, 6, mon);
1493aa597f6SCédric Le Goater }
1503aa597f6SCédric Le Goater 
151ce2918cbSDavid Gibson void spapr_xive_pic_print_info(SpaprXive *xive, Monitor *mon)
1523aa597f6SCédric Le Goater {
1533aa597f6SCédric Le Goater     XiveSource *xsrc = &xive->source;
1543aa597f6SCédric Le Goater     int i;
1553aa597f6SCédric Le Goater 
1567bfc759cSCédric Le Goater     if (kvm_irqchip_in_kernel()) {
1577bfc759cSCédric Le Goater         Error *local_err = NULL;
1587bfc759cSCédric Le Goater 
1597bfc759cSCédric Le Goater         kvmppc_xive_synchronize_state(xive, &local_err);
1607bfc759cSCédric Le Goater         if (local_err) {
1617bfc759cSCédric Le Goater             error_report_err(local_err);
1627bfc759cSCédric Le Goater             return;
1637bfc759cSCédric Le Goater         }
1647bfc759cSCédric Le Goater     }
1657bfc759cSCédric Le Goater 
166f81d69fcSSatheesh Rajendran     monitor_printf(mon, "  LISN         PQ    EISN     CPU/PRIO EQ\n");
1673aa597f6SCédric Le Goater 
1683aa597f6SCédric Le Goater     for (i = 0; i < xive->nr_irqs; i++) {
1693aa597f6SCédric Le Goater         uint8_t pq = xive_source_esb_get(xsrc, i);
1703aa597f6SCédric Le Goater         XiveEAS *eas = &xive->eat[i];
1713aa597f6SCédric Le Goater 
1723aa597f6SCédric Le Goater         if (!xive_eas_is_valid(eas)) {
1733aa597f6SCédric Le Goater             continue;
1743aa597f6SCédric Le Goater         }
1753aa597f6SCédric Le Goater 
1763aa597f6SCédric Le Goater         monitor_printf(mon, "  %08x %s %c%c%c %s %08x ", i,
1773aa597f6SCédric Le Goater                        xive_source_irq_is_lsi(xsrc, i) ? "LSI" : "MSI",
1783aa597f6SCédric Le Goater                        pq & XIVE_ESB_VAL_P ? 'P' : '-',
1793aa597f6SCédric Le Goater                        pq & XIVE_ESB_VAL_Q ? 'Q' : '-',
1803aa597f6SCédric Le Goater                        xsrc->status[i] & XIVE_STATUS_ASSERTED ? 'A' : ' ',
1813aa597f6SCédric Le Goater                        xive_eas_is_masked(eas) ? "M" : " ",
1823aa597f6SCédric Le Goater                        (int) xive_get_field64(EAS_END_DATA, eas->w));
1833aa597f6SCédric Le Goater 
1843aa597f6SCédric Le Goater         if (!xive_eas_is_masked(eas)) {
1853aa597f6SCédric Le Goater             uint32_t end_idx = xive_get_field64(EAS_END_INDEX, eas->w);
1863aa597f6SCédric Le Goater             XiveEND *end;
1873aa597f6SCédric Le Goater 
1883aa597f6SCédric Le Goater             assert(end_idx < xive->nr_ends);
1893aa597f6SCédric Le Goater             end = &xive->endt[end_idx];
1903aa597f6SCédric Le Goater 
1913aa597f6SCédric Le Goater             if (xive_end_is_valid(end)) {
1923aa597f6SCédric Le Goater                 spapr_xive_end_pic_print_info(xive, end, mon);
1933aa597f6SCédric Le Goater             }
1943aa597f6SCédric Le Goater         }
1953aa597f6SCédric Le Goater         monitor_printf(mon, "\n");
1963aa597f6SCédric Le Goater     }
1973aa597f6SCédric Le Goater }
1983aa597f6SCédric Le Goater 
199ce2918cbSDavid Gibson void spapr_xive_mmio_set_enabled(SpaprXive *xive, bool enable)
2003a8eb78eSCédric Le Goater {
2013a8eb78eSCédric Le Goater     memory_region_set_enabled(&xive->source.esb_mmio, enable);
2023a8eb78eSCédric Le Goater     memory_region_set_enabled(&xive->tm_mmio, enable);
2033a8eb78eSCédric Le Goater 
2043a8eb78eSCédric Le Goater     /* Disable the END ESBs until a guest OS makes use of them */
2053a8eb78eSCédric Le Goater     memory_region_set_enabled(&xive->end_source.esb_mmio, false);
2063a8eb78eSCédric Le Goater }
2073a8eb78eSCédric Le Goater 
208d024a2c1SCédric Le Goater static void spapr_xive_tm_write(void *opaque, hwaddr offset,
209d024a2c1SCédric Le Goater                           uint64_t value, unsigned size)
210d024a2c1SCédric Le Goater {
211d024a2c1SCédric Le Goater     XiveTCTX *tctx = spapr_cpu_state(POWERPC_CPU(current_cpu))->tctx;
212d024a2c1SCédric Le Goater 
213d024a2c1SCédric Le Goater     xive_tctx_tm_write(XIVE_PRESENTER(opaque), tctx, offset, value, size);
214d024a2c1SCédric Le Goater }
215d024a2c1SCédric Le Goater 
216d024a2c1SCédric Le Goater static uint64_t spapr_xive_tm_read(void *opaque, hwaddr offset, unsigned size)
217d024a2c1SCédric Le Goater {
218d024a2c1SCédric Le Goater     XiveTCTX *tctx = spapr_cpu_state(POWERPC_CPU(current_cpu))->tctx;
219d024a2c1SCédric Le Goater 
220d024a2c1SCédric Le Goater     return xive_tctx_tm_read(XIVE_PRESENTER(opaque), tctx, offset, size);
221d024a2c1SCédric Le Goater }
222d024a2c1SCédric Le Goater 
223d024a2c1SCédric Le Goater const MemoryRegionOps spapr_xive_tm_ops = {
224d024a2c1SCédric Le Goater     .read = spapr_xive_tm_read,
225d024a2c1SCédric Le Goater     .write = spapr_xive_tm_write,
226d024a2c1SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
227d024a2c1SCédric Le Goater     .valid = {
228d024a2c1SCédric Le Goater         .min_access_size = 1,
229d024a2c1SCédric Le Goater         .max_access_size = 8,
230d024a2c1SCédric Le Goater     },
231d024a2c1SCédric Le Goater     .impl = {
232d024a2c1SCédric Le Goater         .min_access_size = 1,
233d024a2c1SCédric Le Goater         .max_access_size = 8,
234d024a2c1SCédric Le Goater     },
235d024a2c1SCédric Le Goater };
236d024a2c1SCédric Le Goater 
2373aa597f6SCédric Le Goater static void spapr_xive_end_reset(XiveEND *end)
2383aa597f6SCédric Le Goater {
2393aa597f6SCédric Le Goater     memset(end, 0, sizeof(*end));
2403aa597f6SCédric Le Goater 
2413aa597f6SCédric Le Goater     /* switch off the escalation and notification ESBs */
2423aa597f6SCédric Le Goater     end->w1 = cpu_to_be32(END_W1_ESe_Q | END_W1_ESn_Q);
2433aa597f6SCédric Le Goater }
2443aa597f6SCédric Le Goater 
2453aa597f6SCédric Le Goater static void spapr_xive_reset(void *dev)
2463aa597f6SCédric Le Goater {
247ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(dev);
2483aa597f6SCédric Le Goater     int i;
2493aa597f6SCédric Le Goater 
2503aa597f6SCédric Le Goater     /*
2513aa597f6SCédric Le Goater      * The XiveSource has its own reset handler, which mask off all
2523aa597f6SCédric Le Goater      * IRQs (!P|Q)
2533aa597f6SCédric Le Goater      */
2543aa597f6SCédric Le Goater 
2553aa597f6SCédric Le Goater     /* Mask all valid EASs in the IRQ number space. */
2563aa597f6SCédric Le Goater     for (i = 0; i < xive->nr_irqs; i++) {
2573aa597f6SCédric Le Goater         XiveEAS *eas = &xive->eat[i];
2583aa597f6SCédric Le Goater         if (xive_eas_is_valid(eas)) {
2593aa597f6SCédric Le Goater             eas->w = cpu_to_be64(EAS_VALID | EAS_MASKED);
2603aa597f6SCédric Le Goater         } else {
2613aa597f6SCédric Le Goater             eas->w = 0;
2623aa597f6SCédric Le Goater         }
2633aa597f6SCédric Le Goater     }
2643aa597f6SCédric Le Goater 
2653aa597f6SCédric Le Goater     /* Clear all ENDs */
2663aa597f6SCédric Le Goater     for (i = 0; i < xive->nr_ends; i++) {
2673aa597f6SCédric Le Goater         spapr_xive_end_reset(&xive->endt[i]);
2683aa597f6SCédric Le Goater     }
2693aa597f6SCédric Le Goater }
2703aa597f6SCédric Le Goater 
2713aa597f6SCédric Le Goater static void spapr_xive_instance_init(Object *obj)
2723aa597f6SCédric Le Goater {
273ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(obj);
2743aa597f6SCédric Le Goater 
2759fc7fc4dSMarkus Armbruster     object_initialize_child(obj, "source", &xive->source, TYPE_XIVE_SOURCE);
2763aa597f6SCédric Le Goater 
277f6d4dca8SThomas Huth     object_initialize_child(obj, "end_source", &xive->end_source,
2789fc7fc4dSMarkus Armbruster                             TYPE_XIVE_END_SOURCE);
27938afd772SCédric Le Goater 
28038afd772SCédric Le Goater     /* Not connected to the KVM XIVE device */
28138afd772SCédric Le Goater     xive->fd = -1;
2823aa597f6SCédric Le Goater }
2833aa597f6SCédric Le Goater 
2843aa597f6SCédric Le Goater static void spapr_xive_realize(DeviceState *dev, Error **errp)
2853aa597f6SCédric Le Goater {
286ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(dev);
2876cc64796SGreg Kurz     SpaprXiveClass *sxc = SPAPR_XIVE_GET_CLASS(xive);
2883aa597f6SCédric Le Goater     XiveSource *xsrc = &xive->source;
2893aa597f6SCédric Le Goater     XiveENDSource *end_xsrc = &xive->end_source;
2903aa597f6SCédric Le Goater     Error *local_err = NULL;
2913aa597f6SCédric Le Goater 
2926cc64796SGreg Kurz     sxc->parent_realize(dev, &local_err);
2936cc64796SGreg Kurz     if (local_err) {
2946cc64796SGreg Kurz         error_propagate(errp, local_err);
2956cc64796SGreg Kurz         return;
2966cc64796SGreg Kurz     }
2976cc64796SGreg Kurz 
2983aa597f6SCédric Le Goater     if (!xive->nr_irqs) {
2993aa597f6SCédric Le Goater         error_setg(errp, "Number of interrupt needs to be greater 0");
3003aa597f6SCédric Le Goater         return;
3013aa597f6SCédric Le Goater     }
3023aa597f6SCédric Le Goater 
3033aa597f6SCédric Le Goater     if (!xive->nr_ends) {
3043aa597f6SCédric Le Goater         error_setg(errp, "Number of interrupt needs to be greater 0");
3053aa597f6SCédric Le Goater         return;
3063aa597f6SCédric Le Goater     }
3073aa597f6SCédric Le Goater 
3083aa597f6SCédric Le Goater     /*
3093aa597f6SCédric Le Goater      * Initialize the internal sources, for IPIs and virtual devices.
3103aa597f6SCédric Le Goater      */
3115325cc34SMarkus Armbruster     object_property_set_int(OBJECT(xsrc), "nr-irqs", xive->nr_irqs,
3123aa597f6SCédric Le Goater                             &error_fatal);
3135325cc34SMarkus Armbruster     object_property_set_link(OBJECT(xsrc), "xive", OBJECT(xive), &error_abort);
314*668f62ecSMarkus Armbruster     if (!qdev_realize(DEVICE(xsrc), NULL, errp)) {
3153aa597f6SCédric Le Goater         return;
3163aa597f6SCédric Le Goater     }
317981b1c62SCédric Le Goater     sysbus_init_mmio(SYS_BUS_DEVICE(xive), &xsrc->esb_mmio);
3183aa597f6SCédric Le Goater 
3193aa597f6SCédric Le Goater     /*
3203aa597f6SCédric Le Goater      * Initialize the END ESB source
3213aa597f6SCédric Le Goater      */
3225325cc34SMarkus Armbruster     object_property_set_int(OBJECT(end_xsrc), "nr-ends", xive->nr_irqs,
3233aa597f6SCédric Le Goater                             &error_fatal);
3245325cc34SMarkus Armbruster     object_property_set_link(OBJECT(end_xsrc), "xive", OBJECT(xive),
3250ab2316eSGreg Kurz                              &error_abort);
326*668f62ecSMarkus Armbruster     if (!qdev_realize(DEVICE(end_xsrc), NULL, errp)) {
3273aa597f6SCédric Le Goater         return;
3283aa597f6SCédric Le Goater     }
329981b1c62SCédric Le Goater     sysbus_init_mmio(SYS_BUS_DEVICE(xive), &end_xsrc->esb_mmio);
3303aa597f6SCédric Le Goater 
3313aa597f6SCédric Le Goater     /* Set the mapping address of the END ESB pages after the source ESBs */
3323aa597f6SCédric Le Goater     xive->end_base = xive->vc_base + (1ull << xsrc->esb_shift) * xsrc->nr_irqs;
3333aa597f6SCédric Le Goater 
3343aa597f6SCédric Le Goater     /*
3353aa597f6SCédric Le Goater      * Allocate the routing tables
3363aa597f6SCédric Le Goater      */
3373aa597f6SCédric Le Goater     xive->eat = g_new0(XiveEAS, xive->nr_irqs);
3383aa597f6SCédric Le Goater     xive->endt = g_new0(XiveEND, xive->nr_ends);
3393aa597f6SCédric Le Goater 
34038afd772SCédric Le Goater     xive->nodename = g_strdup_printf("interrupt-controller@%" PRIx64,
34138afd772SCédric Le Goater                            xive->tm_base + XIVE_TM_USER_PAGE * (1 << TM_SHIFT));
34238afd772SCédric Le Goater 
34338afd772SCédric Le Goater     qemu_register_reset(spapr_xive_reset, dev);
344cdd71c8eSCédric Le Goater 
3453aa597f6SCédric Le Goater     /* TIMA initialization */
346d024a2c1SCédric Le Goater     memory_region_init_io(&xive->tm_mmio, OBJECT(xive), &spapr_xive_tm_ops,
347d024a2c1SCédric Le Goater                           xive, "xive.tima", 4ull << TM_SHIFT);
348981b1c62SCédric Le Goater     sysbus_init_mmio(SYS_BUS_DEVICE(xive), &xive->tm_mmio);
3493aa597f6SCédric Le Goater 
350981b1c62SCédric Le Goater     /*
351981b1c62SCédric Le Goater      * Map all regions. These will be enabled or disabled at reset and
352981b1c62SCédric Le Goater      * can also be overridden by KVM memory regions if active
353981b1c62SCédric Le Goater      */
354981b1c62SCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(xive), 0, xive->vc_base);
355981b1c62SCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(xive), 1, xive->end_base);
356981b1c62SCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(xive), 2, xive->tm_base);
3573aa597f6SCédric Le Goater }
3583aa597f6SCédric Le Goater 
3593aa597f6SCédric Le Goater static int spapr_xive_get_eas(XiveRouter *xrtr, uint8_t eas_blk,
3603aa597f6SCédric Le Goater                               uint32_t eas_idx, XiveEAS *eas)
3613aa597f6SCédric Le Goater {
362ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(xrtr);
3633aa597f6SCédric Le Goater 
3643aa597f6SCédric Le Goater     if (eas_idx >= xive->nr_irqs) {
3653aa597f6SCédric Le Goater         return -1;
3663aa597f6SCédric Le Goater     }
3673aa597f6SCédric Le Goater 
3683aa597f6SCédric Le Goater     *eas = xive->eat[eas_idx];
3693aa597f6SCédric Le Goater     return 0;
3703aa597f6SCédric Le Goater }
3713aa597f6SCédric Le Goater 
3723aa597f6SCédric Le Goater static int spapr_xive_get_end(XiveRouter *xrtr,
3733aa597f6SCédric Le Goater                               uint8_t end_blk, uint32_t end_idx, XiveEND *end)
3743aa597f6SCédric Le Goater {
375ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(xrtr);
3763aa597f6SCédric Le Goater 
3773aa597f6SCédric Le Goater     if (end_idx >= xive->nr_ends) {
3783aa597f6SCédric Le Goater         return -1;
3793aa597f6SCédric Le Goater     }
3803aa597f6SCédric Le Goater 
3813aa597f6SCédric Le Goater     memcpy(end, &xive->endt[end_idx], sizeof(XiveEND));
3823aa597f6SCédric Le Goater     return 0;
3833aa597f6SCédric Le Goater }
3843aa597f6SCédric Le Goater 
3853aa597f6SCédric Le Goater static int spapr_xive_write_end(XiveRouter *xrtr, uint8_t end_blk,
3863aa597f6SCédric Le Goater                                 uint32_t end_idx, XiveEND *end,
3873aa597f6SCédric Le Goater                                 uint8_t word_number)
3883aa597f6SCédric Le Goater {
389ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(xrtr);
3903aa597f6SCédric Le Goater 
3913aa597f6SCédric Le Goater     if (end_idx >= xive->nr_ends) {
3923aa597f6SCédric Le Goater         return -1;
3933aa597f6SCédric Le Goater     }
3943aa597f6SCédric Le Goater 
3953aa597f6SCédric Le Goater     memcpy(&xive->endt[end_idx], end, sizeof(XiveEND));
3963aa597f6SCédric Le Goater     return 0;
3973aa597f6SCédric Le Goater }
3983aa597f6SCédric Le Goater 
3990cddee8dSCédric Le Goater static int spapr_xive_get_nvt(XiveRouter *xrtr,
4000cddee8dSCédric Le Goater                               uint8_t nvt_blk, uint32_t nvt_idx, XiveNVT *nvt)
4010cddee8dSCédric Le Goater {
4020cddee8dSCédric Le Goater     uint32_t vcpu_id = spapr_xive_nvt_to_target(nvt_blk, nvt_idx);
4030cddee8dSCédric Le Goater     PowerPCCPU *cpu = spapr_find_cpu(vcpu_id);
4040cddee8dSCédric Le Goater 
4050cddee8dSCédric Le Goater     if (!cpu) {
4060cddee8dSCédric Le Goater         /* TODO: should we assert() if we can find a NVT ? */
4070cddee8dSCédric Le Goater         return -1;
4080cddee8dSCédric Le Goater     }
4090cddee8dSCédric Le Goater 
4100cddee8dSCédric Le Goater     /*
4110cddee8dSCédric Le Goater      * sPAPR does not maintain a NVT table. Return that the NVT is
4120cddee8dSCédric Le Goater      * valid if we have found a matching CPU
4130cddee8dSCédric Le Goater      */
4140cddee8dSCédric Le Goater     nvt->w0 = cpu_to_be32(NVT_W0_VALID);
4150cddee8dSCédric Le Goater     return 0;
4160cddee8dSCédric Le Goater }
4170cddee8dSCédric Le Goater 
4180cddee8dSCédric Le Goater static int spapr_xive_write_nvt(XiveRouter *xrtr, uint8_t nvt_blk,
4190cddee8dSCédric Le Goater                                 uint32_t nvt_idx, XiveNVT *nvt,
4200cddee8dSCédric Le Goater                                 uint8_t word_number)
4210cddee8dSCédric Le Goater {
4220cddee8dSCédric Le Goater     /*
4230cddee8dSCédric Le Goater      * We don't need to write back to the NVTs because the sPAPR
4240cddee8dSCédric Le Goater      * machine should never hit a non-scheduled NVT. It should never
4250cddee8dSCédric Le Goater      * get called.
4260cddee8dSCédric Le Goater      */
4270cddee8dSCédric Le Goater     g_assert_not_reached();
4280cddee8dSCédric Le Goater }
4290cddee8dSCédric Le Goater 
430f87dae18SCédric Le Goater static int spapr_xive_match_nvt(XivePresenter *xptr, uint8_t format,
431f87dae18SCédric Le Goater                                 uint8_t nvt_blk, uint32_t nvt_idx,
432f87dae18SCédric Le Goater                                 bool cam_ignore, uint8_t priority,
433f87dae18SCédric Le Goater                                 uint32_t logic_serv, XiveTCTXMatch *match)
434f87dae18SCédric Le Goater {
435f87dae18SCédric Le Goater     CPUState *cs;
436f87dae18SCédric Le Goater     int count = 0;
437f87dae18SCédric Le Goater 
438f87dae18SCédric Le Goater     CPU_FOREACH(cs) {
439f87dae18SCédric Le Goater         PowerPCCPU *cpu = POWERPC_CPU(cs);
440f87dae18SCédric Le Goater         XiveTCTX *tctx = spapr_cpu_state(cpu)->tctx;
441f87dae18SCédric Le Goater         int ring;
442f87dae18SCédric Le Goater 
443f87dae18SCédric Le Goater         /*
444f87dae18SCédric Le Goater          * Skip partially initialized vCPUs. This can happen when
445f87dae18SCédric Le Goater          * vCPUs are hotplugged.
446f87dae18SCédric Le Goater          */
447f87dae18SCédric Le Goater         if (!tctx) {
448f87dae18SCédric Le Goater             continue;
449f87dae18SCédric Le Goater         }
450f87dae18SCédric Le Goater 
451f87dae18SCédric Le Goater         /*
452f87dae18SCédric Le Goater          * Check the thread context CAM lines and record matches.
453f87dae18SCédric Le Goater          */
454f87dae18SCédric Le Goater         ring = xive_presenter_tctx_match(xptr, tctx, format, nvt_blk, nvt_idx,
455f87dae18SCédric Le Goater                                          cam_ignore, logic_serv);
456f87dae18SCédric Le Goater         /*
457f87dae18SCédric Le Goater          * Save the matching thread interrupt context and follow on to
458f87dae18SCédric Le Goater          * check for duplicates which are invalid.
459f87dae18SCédric Le Goater          */
460f87dae18SCédric Le Goater         if (ring != -1) {
461f87dae18SCédric Le Goater             if (match->tctx) {
462f87dae18SCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "XIVE: already found a thread "
463f87dae18SCédric Le Goater                               "context NVT %x/%x\n", nvt_blk, nvt_idx);
464f87dae18SCédric Le Goater                 return -1;
465f87dae18SCédric Le Goater             }
466f87dae18SCédric Le Goater 
467f87dae18SCédric Le Goater             match->ring = ring;
468f87dae18SCédric Le Goater             match->tctx = tctx;
469f87dae18SCédric Le Goater             count++;
470f87dae18SCédric Le Goater         }
471f87dae18SCédric Le Goater     }
472f87dae18SCédric Le Goater 
473f87dae18SCédric Le Goater     return count;
474f87dae18SCédric Le Goater }
475f87dae18SCédric Le Goater 
476f22f56ddSCédric Le Goater static uint8_t spapr_xive_get_block_id(XiveRouter *xrtr)
477f22f56ddSCédric Le Goater {
478f22f56ddSCédric Le Goater     return SPAPR_XIVE_BLOCK_ID;
479f22f56ddSCédric Le Goater }
480f22f56ddSCédric Le Goater 
4813aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive_end = {
4823aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE "/end",
4833aa597f6SCédric Le Goater     .version_id = 1,
4843aa597f6SCédric Le Goater     .minimum_version_id = 1,
4853aa597f6SCédric Le Goater     .fields = (VMStateField []) {
4863aa597f6SCédric Le Goater         VMSTATE_UINT32(w0, XiveEND),
4873aa597f6SCédric Le Goater         VMSTATE_UINT32(w1, XiveEND),
4883aa597f6SCédric Le Goater         VMSTATE_UINT32(w2, XiveEND),
4893aa597f6SCédric Le Goater         VMSTATE_UINT32(w3, XiveEND),
4903aa597f6SCédric Le Goater         VMSTATE_UINT32(w4, XiveEND),
4913aa597f6SCédric Le Goater         VMSTATE_UINT32(w5, XiveEND),
4923aa597f6SCédric Le Goater         VMSTATE_UINT32(w6, XiveEND),
4933aa597f6SCédric Le Goater         VMSTATE_UINT32(w7, XiveEND),
4943aa597f6SCédric Le Goater         VMSTATE_END_OF_LIST()
4953aa597f6SCédric Le Goater     },
4963aa597f6SCédric Le Goater };
4973aa597f6SCédric Le Goater 
4983aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive_eas = {
4993aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE "/eas",
5003aa597f6SCédric Le Goater     .version_id = 1,
5013aa597f6SCédric Le Goater     .minimum_version_id = 1,
5023aa597f6SCédric Le Goater     .fields = (VMStateField []) {
5033aa597f6SCédric Le Goater         VMSTATE_UINT64(w, XiveEAS),
5043aa597f6SCédric Le Goater         VMSTATE_END_OF_LIST()
5053aa597f6SCédric Le Goater     },
5063aa597f6SCédric Le Goater };
5073aa597f6SCédric Le Goater 
508277dd3d7SCédric Le Goater static int vmstate_spapr_xive_pre_save(void *opaque)
509277dd3d7SCédric Le Goater {
510277dd3d7SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
511277dd3d7SCédric Le Goater         return kvmppc_xive_pre_save(SPAPR_XIVE(opaque));
512277dd3d7SCédric Le Goater     }
513277dd3d7SCédric Le Goater 
514277dd3d7SCédric Le Goater     return 0;
515277dd3d7SCédric Le Goater }
516277dd3d7SCédric Le Goater 
517277dd3d7SCédric Le Goater /*
518277dd3d7SCédric Le Goater  * Called by the sPAPR IRQ backend 'post_load' method at the machine
519277dd3d7SCédric Le Goater  * level.
520277dd3d7SCédric Le Goater  */
521605994e5SDavid Gibson static int spapr_xive_post_load(SpaprInterruptController *intc, int version_id)
522277dd3d7SCédric Le Goater {
523277dd3d7SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
524605994e5SDavid Gibson         return kvmppc_xive_post_load(SPAPR_XIVE(intc), version_id);
525277dd3d7SCédric Le Goater     }
526277dd3d7SCédric Le Goater 
527277dd3d7SCédric Le Goater     return 0;
528277dd3d7SCédric Le Goater }
529277dd3d7SCédric Le Goater 
5303aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive = {
5313aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE,
5323aa597f6SCédric Le Goater     .version_id = 1,
5333aa597f6SCédric Le Goater     .minimum_version_id = 1,
534277dd3d7SCédric Le Goater     .pre_save = vmstate_spapr_xive_pre_save,
535277dd3d7SCédric Le Goater     .post_load = NULL, /* handled at the machine level */
5363aa597f6SCédric Le Goater     .fields = (VMStateField[]) {
537ce2918cbSDavid Gibson         VMSTATE_UINT32_EQUAL(nr_irqs, SpaprXive, NULL),
538ce2918cbSDavid Gibson         VMSTATE_STRUCT_VARRAY_POINTER_UINT32(eat, SpaprXive, nr_irqs,
5393aa597f6SCédric Le Goater                                      vmstate_spapr_xive_eas, XiveEAS),
540ce2918cbSDavid Gibson         VMSTATE_STRUCT_VARRAY_POINTER_UINT32(endt, SpaprXive, nr_ends,
5413aa597f6SCédric Le Goater                                              vmstate_spapr_xive_end, XiveEND),
5423aa597f6SCédric Le Goater         VMSTATE_END_OF_LIST()
5433aa597f6SCédric Le Goater     },
5443aa597f6SCédric Le Goater };
5453aa597f6SCédric Le Goater 
5460b0e52b1SDavid Gibson static int spapr_xive_claim_irq(SpaprInterruptController *intc, int lisn,
5470b0e52b1SDavid Gibson                                 bool lsi, Error **errp)
5480b0e52b1SDavid Gibson {
5490b0e52b1SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
5500b0e52b1SDavid Gibson     XiveSource *xsrc = &xive->source;
5510b0e52b1SDavid Gibson 
5520b0e52b1SDavid Gibson     assert(lisn < xive->nr_irqs);
5530b0e52b1SDavid Gibson 
5540b0e52b1SDavid Gibson     if (xive_eas_is_valid(&xive->eat[lisn])) {
5550b0e52b1SDavid Gibson         error_setg(errp, "IRQ %d is not free", lisn);
5560b0e52b1SDavid Gibson         return -EBUSY;
5570b0e52b1SDavid Gibson     }
5580b0e52b1SDavid Gibson 
5590b0e52b1SDavid Gibson     /*
5600b0e52b1SDavid Gibson      * Set default values when allocating an IRQ number
5610b0e52b1SDavid Gibson      */
5620b0e52b1SDavid Gibson     xive->eat[lisn].w |= cpu_to_be64(EAS_VALID | EAS_MASKED);
5630b0e52b1SDavid Gibson     if (lsi) {
5640b0e52b1SDavid Gibson         xive_source_irq_set_lsi(xsrc, lisn);
5650b0e52b1SDavid Gibson     }
5660b0e52b1SDavid Gibson 
5670b0e52b1SDavid Gibson     if (kvm_irqchip_in_kernel()) {
5680b0e52b1SDavid Gibson         return kvmppc_xive_source_reset_one(xsrc, lisn, errp);
5690b0e52b1SDavid Gibson     }
5700b0e52b1SDavid Gibson 
5710b0e52b1SDavid Gibson     return 0;
5720b0e52b1SDavid Gibson }
5730b0e52b1SDavid Gibson 
5740b0e52b1SDavid Gibson static void spapr_xive_free_irq(SpaprInterruptController *intc, int lisn)
5750b0e52b1SDavid Gibson {
5760b0e52b1SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
5770b0e52b1SDavid Gibson     assert(lisn < xive->nr_irqs);
5780b0e52b1SDavid Gibson 
5790b0e52b1SDavid Gibson     xive->eat[lisn].w &= cpu_to_be64(~EAS_VALID);
5800b0e52b1SDavid Gibson }
5810b0e52b1SDavid Gibson 
5823aa597f6SCédric Le Goater static Property spapr_xive_properties[] = {
583ce2918cbSDavid Gibson     DEFINE_PROP_UINT32("nr-irqs", SpaprXive, nr_irqs, 0),
584ce2918cbSDavid Gibson     DEFINE_PROP_UINT32("nr-ends", SpaprXive, nr_ends, 0),
585ce2918cbSDavid Gibson     DEFINE_PROP_UINT64("vc-base", SpaprXive, vc_base, SPAPR_XIVE_VC_BASE),
586ce2918cbSDavid Gibson     DEFINE_PROP_UINT64("tm-base", SpaprXive, tm_base, SPAPR_XIVE_TM_BASE),
5873aa597f6SCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
5883aa597f6SCédric Le Goater };
5893aa597f6SCédric Le Goater 
590ebd6be08SDavid Gibson static int spapr_xive_cpu_intc_create(SpaprInterruptController *intc,
591ebd6be08SDavid Gibson                                       PowerPCCPU *cpu, Error **errp)
592ebd6be08SDavid Gibson {
593ebd6be08SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
594ebd6be08SDavid Gibson     Object *obj;
595ebd6be08SDavid Gibson     SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu);
596ebd6be08SDavid Gibson 
59747950946SCédric Le Goater     obj = xive_tctx_create(OBJECT(cpu), XIVE_PRESENTER(xive), errp);
598ebd6be08SDavid Gibson     if (!obj) {
599ebd6be08SDavid Gibson         return -1;
600ebd6be08SDavid Gibson     }
601ebd6be08SDavid Gibson 
602ebd6be08SDavid Gibson     spapr_cpu->tctx = XIVE_TCTX(obj);
603ebd6be08SDavid Gibson     return 0;
604ebd6be08SDavid Gibson }
605ebd6be08SDavid Gibson 
60697c00c54SCédric Le Goater static void xive_tctx_set_os_cam(XiveTCTX *tctx, uint32_t os_cam)
60797c00c54SCédric Le Goater {
60897c00c54SCédric Le Goater     uint32_t qw1w2 = cpu_to_be32(TM_QW1W2_VO | os_cam);
60997c00c54SCédric Le Goater     memcpy(&tctx->regs[TM_QW1_OS + TM_WORD2], &qw1w2, 4);
61097c00c54SCédric Le Goater }
61197c00c54SCédric Le Goater 
612d49e8a9bSCédric Le Goater static void spapr_xive_cpu_intc_reset(SpaprInterruptController *intc,
613d49e8a9bSCédric Le Goater                                      PowerPCCPU *cpu)
614d49e8a9bSCédric Le Goater {
615d49e8a9bSCédric Le Goater     XiveTCTX *tctx = spapr_cpu_state(cpu)->tctx;
61697c00c54SCédric Le Goater     uint8_t  nvt_blk;
61797c00c54SCédric Le Goater     uint32_t nvt_idx;
618d49e8a9bSCédric Le Goater 
619d49e8a9bSCédric Le Goater     xive_tctx_reset(tctx);
62097c00c54SCédric Le Goater 
62197c00c54SCédric Le Goater     /*
62297c00c54SCédric Le Goater      * When a Virtual Processor is scheduled to run on a HW thread,
62397c00c54SCédric Le Goater      * the hypervisor pushes its identifier in the OS CAM line.
62497c00c54SCédric Le Goater      * Emulate the same behavior under QEMU.
62597c00c54SCédric Le Goater      */
62697c00c54SCédric Le Goater     spapr_xive_cpu_to_nvt(cpu, &nvt_blk, &nvt_idx);
62797c00c54SCédric Le Goater 
62897c00c54SCédric Le Goater     xive_tctx_set_os_cam(tctx, xive_nvt_cam_line(nvt_blk, nvt_idx));
629d49e8a9bSCédric Le Goater }
630d49e8a9bSCédric Le Goater 
6310990ce6aSGreg Kurz static void spapr_xive_cpu_intc_destroy(SpaprInterruptController *intc,
6320990ce6aSGreg Kurz                                         PowerPCCPU *cpu)
6330990ce6aSGreg Kurz {
6340990ce6aSGreg Kurz     SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu);
6350990ce6aSGreg Kurz 
6360990ce6aSGreg Kurz     xive_tctx_destroy(spapr_cpu->tctx);
6370990ce6aSGreg Kurz     spapr_cpu->tctx = NULL;
6380990ce6aSGreg Kurz }
6390990ce6aSGreg Kurz 
6407bcdbccaSDavid Gibson static void spapr_xive_set_irq(SpaprInterruptController *intc, int irq, int val)
6417bcdbccaSDavid Gibson {
6427bcdbccaSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
6437bcdbccaSDavid Gibson 
6447bcdbccaSDavid Gibson     if (kvm_irqchip_in_kernel()) {
6457bcdbccaSDavid Gibson         kvmppc_xive_source_set_irq(&xive->source, irq, val);
6467bcdbccaSDavid Gibson     } else {
6477bcdbccaSDavid Gibson         xive_source_set_irq(&xive->source, irq, val);
6487bcdbccaSDavid Gibson     }
6497bcdbccaSDavid Gibson }
6507bcdbccaSDavid Gibson 
651328d8eb2SDavid Gibson static void spapr_xive_print_info(SpaprInterruptController *intc, Monitor *mon)
652328d8eb2SDavid Gibson {
653328d8eb2SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
654328d8eb2SDavid Gibson     CPUState *cs;
655328d8eb2SDavid Gibson 
656328d8eb2SDavid Gibson     CPU_FOREACH(cs) {
657328d8eb2SDavid Gibson         PowerPCCPU *cpu = POWERPC_CPU(cs);
658328d8eb2SDavid Gibson 
659328d8eb2SDavid Gibson         xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon);
660328d8eb2SDavid Gibson     }
661328d8eb2SDavid Gibson 
662328d8eb2SDavid Gibson     spapr_xive_pic_print_info(xive, mon);
663328d8eb2SDavid Gibson }
664328d8eb2SDavid Gibson 
66505289273SDavid Gibson static void spapr_xive_dt(SpaprInterruptController *intc, uint32_t nr_servers,
66605289273SDavid Gibson                           void *fdt, uint32_t phandle)
66705289273SDavid Gibson {
66805289273SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
66905289273SDavid Gibson     int node;
67005289273SDavid Gibson     uint64_t timas[2 * 2];
67105289273SDavid Gibson     /* Interrupt number ranges for the IPIs */
67205289273SDavid Gibson     uint32_t lisn_ranges[] = {
67352d3403dSCédric Le Goater         cpu_to_be32(SPAPR_IRQ_IPI),
67452d3403dSCédric Le Goater         cpu_to_be32(SPAPR_IRQ_IPI + nr_servers),
67505289273SDavid Gibson     };
67605289273SDavid Gibson     /*
67705289273SDavid Gibson      * EQ size - the sizes of pages supported by the system 4K, 64K,
67805289273SDavid Gibson      * 2M, 16M. We only advertise 64K for the moment.
67905289273SDavid Gibson      */
68005289273SDavid Gibson     uint32_t eq_sizes[] = {
68105289273SDavid Gibson         cpu_to_be32(16), /* 64K */
68205289273SDavid Gibson     };
68305289273SDavid Gibson     /*
68405289273SDavid Gibson      * The following array is in sync with the reserved priorities
68505289273SDavid Gibson      * defined by the 'spapr_xive_priority_is_reserved' routine.
68605289273SDavid Gibson      */
68705289273SDavid Gibson     uint32_t plat_res_int_priorities[] = {
68805289273SDavid Gibson         cpu_to_be32(7),    /* start */
68905289273SDavid Gibson         cpu_to_be32(0xf8), /* count */
69005289273SDavid Gibson     };
69105289273SDavid Gibson 
69205289273SDavid Gibson     /* Thread Interrupt Management Area : User (ring 3) and OS (ring 2) */
69305289273SDavid Gibson     timas[0] = cpu_to_be64(xive->tm_base +
69405289273SDavid Gibson                            XIVE_TM_USER_PAGE * (1ull << TM_SHIFT));
69505289273SDavid Gibson     timas[1] = cpu_to_be64(1ull << TM_SHIFT);
69605289273SDavid Gibson     timas[2] = cpu_to_be64(xive->tm_base +
69705289273SDavid Gibson                            XIVE_TM_OS_PAGE * (1ull << TM_SHIFT));
69805289273SDavid Gibson     timas[3] = cpu_to_be64(1ull << TM_SHIFT);
69905289273SDavid Gibson 
70005289273SDavid Gibson     _FDT(node = fdt_add_subnode(fdt, 0, xive->nodename));
70105289273SDavid Gibson 
70205289273SDavid Gibson     _FDT(fdt_setprop_string(fdt, node, "device_type", "power-ivpe"));
70305289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "reg", timas, sizeof(timas)));
70405289273SDavid Gibson 
70505289273SDavid Gibson     _FDT(fdt_setprop_string(fdt, node, "compatible", "ibm,power-ivpe"));
70605289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "ibm,xive-eq-sizes", eq_sizes,
70705289273SDavid Gibson                      sizeof(eq_sizes)));
70805289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "ibm,xive-lisn-ranges", lisn_ranges,
70905289273SDavid Gibson                      sizeof(lisn_ranges)));
71005289273SDavid Gibson 
71105289273SDavid Gibson     /* For Linux to link the LSIs to the interrupt controller. */
71205289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "interrupt-controller", NULL, 0));
71305289273SDavid Gibson     _FDT(fdt_setprop_cell(fdt, node, "#interrupt-cells", 2));
71405289273SDavid Gibson 
71505289273SDavid Gibson     /* For SLOF */
71605289273SDavid Gibson     _FDT(fdt_setprop_cell(fdt, node, "linux,phandle", phandle));
71705289273SDavid Gibson     _FDT(fdt_setprop_cell(fdt, node, "phandle", phandle));
71805289273SDavid Gibson 
71905289273SDavid Gibson     /*
72005289273SDavid Gibson      * The "ibm,plat-res-int-priorities" property defines the priority
72105289273SDavid Gibson      * ranges reserved by the hypervisor
72205289273SDavid Gibson      */
72305289273SDavid Gibson     _FDT(fdt_setprop(fdt, 0, "ibm,plat-res-int-priorities",
72405289273SDavid Gibson                      plat_res_int_priorities, sizeof(plat_res_int_priorities)));
72505289273SDavid Gibson }
72605289273SDavid Gibson 
7274ffb7496SGreg Kurz static int spapr_xive_activate(SpaprInterruptController *intc,
7284ffb7496SGreg Kurz                                uint32_t nr_servers, Error **errp)
729567192d4SDavid Gibson {
730567192d4SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
731567192d4SDavid Gibson 
732567192d4SDavid Gibson     if (kvm_enabled()) {
7334ffb7496SGreg Kurz         int rc = spapr_irq_init_kvm(kvmppc_xive_connect, intc, nr_servers,
7344ffb7496SGreg Kurz                                     errp);
735567192d4SDavid Gibson         if (rc < 0) {
736567192d4SDavid Gibson             return rc;
737567192d4SDavid Gibson         }
738567192d4SDavid Gibson     }
739567192d4SDavid Gibson 
740567192d4SDavid Gibson     /* Activate the XIVE MMIOs */
741567192d4SDavid Gibson     spapr_xive_mmio_set_enabled(xive, true);
742567192d4SDavid Gibson 
743567192d4SDavid Gibson     return 0;
744567192d4SDavid Gibson }
745567192d4SDavid Gibson 
746567192d4SDavid Gibson static void spapr_xive_deactivate(SpaprInterruptController *intc)
747567192d4SDavid Gibson {
748567192d4SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
749567192d4SDavid Gibson 
750567192d4SDavid Gibson     spapr_xive_mmio_set_enabled(xive, false);
751567192d4SDavid Gibson 
752567192d4SDavid Gibson     if (kvm_irqchip_in_kernel()) {
753567192d4SDavid Gibson         kvmppc_xive_disconnect(intc);
754567192d4SDavid Gibson     }
755567192d4SDavid Gibson }
756567192d4SDavid Gibson 
7573aa597f6SCédric Le Goater static void spapr_xive_class_init(ObjectClass *klass, void *data)
7583aa597f6SCédric Le Goater {
7593aa597f6SCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
7603aa597f6SCédric Le Goater     XiveRouterClass *xrc = XIVE_ROUTER_CLASS(klass);
761ebd6be08SDavid Gibson     SpaprInterruptControllerClass *sicc = SPAPR_INTC_CLASS(klass);
762f87dae18SCédric Le Goater     XivePresenterClass *xpc = XIVE_PRESENTER_CLASS(klass);
7636cc64796SGreg Kurz     SpaprXiveClass *sxc = SPAPR_XIVE_CLASS(klass);
7643aa597f6SCédric Le Goater 
7653aa597f6SCédric Le Goater     dc->desc    = "sPAPR XIVE Interrupt Controller";
7664f67d30bSMarc-André Lureau     device_class_set_props(dc, spapr_xive_properties);
7676cc64796SGreg Kurz     device_class_set_parent_realize(dc, spapr_xive_realize,
7686cc64796SGreg Kurz                                     &sxc->parent_realize);
7693aa597f6SCédric Le Goater     dc->vmsd    = &vmstate_spapr_xive;
7703aa597f6SCédric Le Goater 
7713aa597f6SCédric Le Goater     xrc->get_eas = spapr_xive_get_eas;
7723aa597f6SCédric Le Goater     xrc->get_end = spapr_xive_get_end;
7733aa597f6SCédric Le Goater     xrc->write_end = spapr_xive_write_end;
7740cddee8dSCédric Le Goater     xrc->get_nvt = spapr_xive_get_nvt;
7750cddee8dSCédric Le Goater     xrc->write_nvt = spapr_xive_write_nvt;
776f22f56ddSCédric Le Goater     xrc->get_block_id = spapr_xive_get_block_id;
777ebd6be08SDavid Gibson 
778567192d4SDavid Gibson     sicc->activate = spapr_xive_activate;
779567192d4SDavid Gibson     sicc->deactivate = spapr_xive_deactivate;
780ebd6be08SDavid Gibson     sicc->cpu_intc_create = spapr_xive_cpu_intc_create;
781d49e8a9bSCédric Le Goater     sicc->cpu_intc_reset = spapr_xive_cpu_intc_reset;
7820990ce6aSGreg Kurz     sicc->cpu_intc_destroy = spapr_xive_cpu_intc_destroy;
7830b0e52b1SDavid Gibson     sicc->claim_irq = spapr_xive_claim_irq;
7840b0e52b1SDavid Gibson     sicc->free_irq = spapr_xive_free_irq;
7857bcdbccaSDavid Gibson     sicc->set_irq = spapr_xive_set_irq;
786328d8eb2SDavid Gibson     sicc->print_info = spapr_xive_print_info;
78705289273SDavid Gibson     sicc->dt = spapr_xive_dt;
788605994e5SDavid Gibson     sicc->post_load = spapr_xive_post_load;
789f87dae18SCédric Le Goater 
790f87dae18SCédric Le Goater     xpc->match_nvt  = spapr_xive_match_nvt;
7913aa597f6SCédric Le Goater }
7923aa597f6SCédric Le Goater 
7933aa597f6SCédric Le Goater static const TypeInfo spapr_xive_info = {
7943aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE,
7953aa597f6SCédric Le Goater     .parent = TYPE_XIVE_ROUTER,
7963aa597f6SCédric Le Goater     .instance_init = spapr_xive_instance_init,
797ce2918cbSDavid Gibson     .instance_size = sizeof(SpaprXive),
7983aa597f6SCédric Le Goater     .class_init = spapr_xive_class_init,
7996cc64796SGreg Kurz     .class_size = sizeof(SpaprXiveClass),
800150e25f8SDavid Gibson     .interfaces = (InterfaceInfo[]) {
801150e25f8SDavid Gibson         { TYPE_SPAPR_INTC },
802150e25f8SDavid Gibson         { }
803150e25f8SDavid Gibson     },
8043aa597f6SCédric Le Goater };
8053aa597f6SCédric Le Goater 
8063aa597f6SCédric Le Goater static void spapr_xive_register_types(void)
8073aa597f6SCédric Le Goater {
8083aa597f6SCédric Le Goater     type_register_static(&spapr_xive_info);
8093aa597f6SCédric Le Goater }
8103aa597f6SCédric Le Goater 
8113aa597f6SCédric Le Goater type_init(spapr_xive_register_types)
8123aa597f6SCédric Le Goater 
81323bcd5ebSCédric Le Goater /*
81423bcd5ebSCédric Le Goater  * XIVE hcalls
81523bcd5ebSCédric Le Goater  *
81623bcd5ebSCédric Le Goater  * The terminology used by the XIVE hcalls is the following :
81723bcd5ebSCédric Le Goater  *
81823bcd5ebSCédric Le Goater  *   TARGET vCPU number
81923bcd5ebSCédric Le Goater  *   EQ     Event Queue assigned by OS to receive event data
82023bcd5ebSCédric Le Goater  *   ESB    page for source interrupt management
82123bcd5ebSCédric Le Goater  *   LISN   Logical Interrupt Source Number identifying a source in the
82223bcd5ebSCédric Le Goater  *          machine
82323bcd5ebSCédric Le Goater  *   EISN   Effective Interrupt Source Number used by guest OS to
82423bcd5ebSCédric Le Goater  *          identify source in the guest
82523bcd5ebSCédric Le Goater  *
82623bcd5ebSCédric Le Goater  * The EAS, END, NVT structures are not exposed.
82723bcd5ebSCédric Le Goater  */
82823bcd5ebSCédric Le Goater 
82923bcd5ebSCédric Le Goater /*
83023bcd5ebSCédric Le Goater  * Linux hosts under OPAL reserve priority 7 for their own escalation
83123bcd5ebSCédric Le Goater  * interrupts (DD2.X POWER9). So we only allow the guest to use
83223bcd5ebSCédric Le Goater  * priorities [0..6].
83323bcd5ebSCédric Le Goater  */
83423bcd5ebSCédric Le Goater static bool spapr_xive_priority_is_reserved(uint8_t priority)
83523bcd5ebSCédric Le Goater {
83623bcd5ebSCédric Le Goater     switch (priority) {
83723bcd5ebSCédric Le Goater     case 0 ... 6:
83823bcd5ebSCédric Le Goater         return false;
83923bcd5ebSCédric Le Goater     case 7: /* OPAL escalation queue */
84023bcd5ebSCédric Le Goater     default:
84123bcd5ebSCédric Le Goater         return true;
84223bcd5ebSCédric Le Goater     }
84323bcd5ebSCédric Le Goater }
84423bcd5ebSCédric Le Goater 
84523bcd5ebSCédric Le Goater /*
84623bcd5ebSCédric Le Goater  * The H_INT_GET_SOURCE_INFO hcall() is used to obtain the logical
84723bcd5ebSCédric Le Goater  * real address of the MMIO page through which the Event State Buffer
84823bcd5ebSCédric Le Goater  * entry associated with the value of the "lisn" parameter is managed.
84923bcd5ebSCédric Le Goater  *
85023bcd5ebSCédric Le Goater  * Parameters:
85123bcd5ebSCédric Le Goater  * Input
85223bcd5ebSCédric Le Goater  * - R4: "flags"
85323bcd5ebSCédric Le Goater  *         Bits 0-63 reserved
85423bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
85523bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
85623bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as returned
85723bcd5ebSCédric Le Goater  *       by the H_ALLOCATE_VAS_WINDOW hcall
85823bcd5ebSCédric Le Goater  *
85923bcd5ebSCédric Le Goater  * Output
86023bcd5ebSCédric Le Goater  * - R4: "flags"
86123bcd5ebSCédric Le Goater  *         Bits 0-59: Reserved
86223bcd5ebSCédric Le Goater  *         Bit 60: H_INT_ESB must be used for Event State Buffer
86323bcd5ebSCédric Le Goater  *                 management
86423bcd5ebSCédric Le Goater  *         Bit 61: 1 == LSI  0 == MSI
86523bcd5ebSCédric Le Goater  *         Bit 62: the full function page supports trigger
86623bcd5ebSCédric Le Goater  *         Bit 63: Store EOI Supported
86723bcd5ebSCédric Le Goater  * - R5: Logical Real address of full function Event State Buffer
86823bcd5ebSCédric Le Goater  *       management page, -1 if H_INT_ESB hcall flag is set to 1.
86923bcd5ebSCédric Le Goater  * - R6: Logical Real Address of trigger only Event State Buffer
87023bcd5ebSCédric Le Goater  *       management page or -1.
87123bcd5ebSCédric Le Goater  * - R7: Power of 2 page size for the ESB management pages returned in
87223bcd5ebSCédric Le Goater  *       R5 and R6.
87323bcd5ebSCédric Le Goater  */
87423bcd5ebSCédric Le Goater 
87523bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_H_INT_ESB     PPC_BIT(60) /* ESB manage with H_INT_ESB */
87623bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_LSI           PPC_BIT(61) /* Virtual LSI type */
87723bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_TRIGGER       PPC_BIT(62) /* Trigger and management
87823bcd5ebSCédric Le Goater                                                     on same page */
87923bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_STORE_EOI     PPC_BIT(63) /* Store EOI support */
88023bcd5ebSCédric Le Goater 
88123bcd5ebSCédric Le Goater static target_ulong h_int_get_source_info(PowerPCCPU *cpu,
882ce2918cbSDavid Gibson                                           SpaprMachineState *spapr,
88323bcd5ebSCédric Le Goater                                           target_ulong opcode,
88423bcd5ebSCédric Le Goater                                           target_ulong *args)
88523bcd5ebSCédric Le Goater {
886ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
88723bcd5ebSCédric Le Goater     XiveSource *xsrc = &xive->source;
88823bcd5ebSCédric Le Goater     target_ulong flags  = args[0];
88923bcd5ebSCédric Le Goater     target_ulong lisn   = args[1];
89023bcd5ebSCédric Le Goater 
89123bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
89223bcd5ebSCédric Le Goater         return H_FUNCTION;
89323bcd5ebSCédric Le Goater     }
89423bcd5ebSCédric Le Goater 
89523bcd5ebSCédric Le Goater     if (flags) {
89623bcd5ebSCédric Le Goater         return H_PARAMETER;
89723bcd5ebSCédric Le Goater     }
89823bcd5ebSCédric Le Goater 
89923bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
90023bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
90123bcd5ebSCédric Le Goater                       lisn);
90223bcd5ebSCédric Le Goater         return H_P2;
90323bcd5ebSCédric Le Goater     }
90423bcd5ebSCédric Le Goater 
90523bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&xive->eat[lisn])) {
90623bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
90723bcd5ebSCédric Le Goater                       lisn);
90823bcd5ebSCédric Le Goater         return H_P2;
90923bcd5ebSCédric Le Goater     }
91023bcd5ebSCédric Le Goater 
91123bcd5ebSCédric Le Goater     /*
91223bcd5ebSCédric Le Goater      * All sources are emulated under the main XIVE object and share
91323bcd5ebSCédric Le Goater      * the same characteristics.
91423bcd5ebSCédric Le Goater      */
91523bcd5ebSCédric Le Goater     args[0] = 0;
91623bcd5ebSCédric Le Goater     if (!xive_source_esb_has_2page(xsrc)) {
91723bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_SRC_TRIGGER;
91823bcd5ebSCédric Le Goater     }
91923bcd5ebSCédric Le Goater     if (xsrc->esb_flags & XIVE_SRC_STORE_EOI) {
92023bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_SRC_STORE_EOI;
92123bcd5ebSCédric Le Goater     }
92223bcd5ebSCédric Le Goater 
92323bcd5ebSCédric Le Goater     /*
92423bcd5ebSCédric Le Goater      * Force the use of the H_INT_ESB hcall in case of an LSI
92523bcd5ebSCédric Le Goater      * interrupt. This is necessary under KVM to re-trigger the
92623bcd5ebSCédric Le Goater      * interrupt if the level is still asserted
92723bcd5ebSCédric Le Goater      */
92823bcd5ebSCédric Le Goater     if (xive_source_irq_is_lsi(xsrc, lisn)) {
92923bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_SRC_H_INT_ESB | SPAPR_XIVE_SRC_LSI;
93023bcd5ebSCédric Le Goater     }
93123bcd5ebSCédric Le Goater 
93223bcd5ebSCédric Le Goater     if (!(args[0] & SPAPR_XIVE_SRC_H_INT_ESB)) {
93323bcd5ebSCédric Le Goater         args[1] = xive->vc_base + xive_source_esb_mgmt(xsrc, lisn);
93423bcd5ebSCédric Le Goater     } else {
93523bcd5ebSCédric Le Goater         args[1] = -1;
93623bcd5ebSCédric Le Goater     }
93723bcd5ebSCédric Le Goater 
93823bcd5ebSCédric Le Goater     if (xive_source_esb_has_2page(xsrc) &&
93923bcd5ebSCédric Le Goater         !(args[0] & SPAPR_XIVE_SRC_H_INT_ESB)) {
94023bcd5ebSCédric Le Goater         args[2] = xive->vc_base + xive_source_esb_page(xsrc, lisn);
94123bcd5ebSCédric Le Goater     } else {
94223bcd5ebSCédric Le Goater         args[2] = -1;
94323bcd5ebSCédric Le Goater     }
94423bcd5ebSCédric Le Goater 
94523bcd5ebSCédric Le Goater     if (xive_source_esb_has_2page(xsrc)) {
94623bcd5ebSCédric Le Goater         args[3] = xsrc->esb_shift - 1;
94723bcd5ebSCédric Le Goater     } else {
94823bcd5ebSCédric Le Goater         args[3] = xsrc->esb_shift;
94923bcd5ebSCédric Le Goater     }
95023bcd5ebSCédric Le Goater 
95123bcd5ebSCédric Le Goater     return H_SUCCESS;
95223bcd5ebSCédric Le Goater }
95323bcd5ebSCédric Le Goater 
95423bcd5ebSCédric Le Goater /*
95523bcd5ebSCédric Le Goater  * The H_INT_SET_SOURCE_CONFIG hcall() is used to assign a Logical
95623bcd5ebSCédric Le Goater  * Interrupt Source to a target. The Logical Interrupt Source is
95723bcd5ebSCédric Le Goater  * designated with the "lisn" parameter and the target is designated
95823bcd5ebSCédric Le Goater  * with the "target" and "priority" parameters.  Upon return from the
95923bcd5ebSCédric Le Goater  * hcall(), no additional interrupts will be directed to the old EQ.
96023bcd5ebSCédric Le Goater  *
96123bcd5ebSCédric Le Goater  * Parameters:
96223bcd5ebSCédric Le Goater  * Input:
96323bcd5ebSCédric Le Goater  * - R4: "flags"
96423bcd5ebSCédric Le Goater  *         Bits 0-61: Reserved
96523bcd5ebSCédric Le Goater  *         Bit 62: set the "eisn" in the EAS
96623bcd5ebSCédric Le Goater  *         Bit 63: masks the interrupt source in the hardware interrupt
96723bcd5ebSCédric Le Goater  *       control structure. An interrupt masked by this mechanism will
96823bcd5ebSCédric Le Goater  *       be dropped, but it's source state bits will still be
96923bcd5ebSCédric Le Goater  *       set. There is no race-free way of unmasking and restoring the
97023bcd5ebSCédric Le Goater  *       source. Thus this should only be used in interrupts that are
97123bcd5ebSCédric Le Goater  *       also masked at the source, and only in cases where the
97223bcd5ebSCédric Le Goater  *       interrupt is not meant to be used for a large amount of time
97323bcd5ebSCédric Le Goater  *       because no valid target exists for it for example
97423bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
97523bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
97623bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as returned by
97723bcd5ebSCédric Le Goater  *       the H_ALLOCATE_VAS_WINDOW hcall
97823bcd5ebSCédric Le Goater  * - R6: "target" is per "ibm,ppc-interrupt-server#s" or
97923bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
98023bcd5ebSCédric Le Goater  * - R7: "priority" is a valid priority not in
98123bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
98223bcd5ebSCédric Le Goater  * - R8: "eisn" is the guest EISN associated with the "lisn"
98323bcd5ebSCédric Le Goater  *
98423bcd5ebSCédric Le Goater  * Output:
98523bcd5ebSCédric Le Goater  * - None
98623bcd5ebSCédric Le Goater  */
98723bcd5ebSCédric Le Goater 
98823bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_SET_EISN PPC_BIT(62)
98923bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_MASK     PPC_BIT(63)
99023bcd5ebSCédric Le Goater 
99123bcd5ebSCédric Le Goater static target_ulong h_int_set_source_config(PowerPCCPU *cpu,
992ce2918cbSDavid Gibson                                             SpaprMachineState *spapr,
99323bcd5ebSCédric Le Goater                                             target_ulong opcode,
99423bcd5ebSCédric Le Goater                                             target_ulong *args)
99523bcd5ebSCédric Le Goater {
996ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
99723bcd5ebSCédric Le Goater     XiveEAS eas, new_eas;
99823bcd5ebSCédric Le Goater     target_ulong flags    = args[0];
99923bcd5ebSCédric Le Goater     target_ulong lisn     = args[1];
100023bcd5ebSCédric Le Goater     target_ulong target   = args[2];
100123bcd5ebSCédric Le Goater     target_ulong priority = args[3];
100223bcd5ebSCédric Le Goater     target_ulong eisn     = args[4];
100323bcd5ebSCédric Le Goater     uint8_t end_blk;
100423bcd5ebSCédric Le Goater     uint32_t end_idx;
100523bcd5ebSCédric Le Goater 
100623bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
100723bcd5ebSCédric Le Goater         return H_FUNCTION;
100823bcd5ebSCédric Le Goater     }
100923bcd5ebSCédric Le Goater 
101023bcd5ebSCédric Le Goater     if (flags & ~(SPAPR_XIVE_SRC_SET_EISN | SPAPR_XIVE_SRC_MASK)) {
101123bcd5ebSCédric Le Goater         return H_PARAMETER;
101223bcd5ebSCédric Le Goater     }
101323bcd5ebSCédric Le Goater 
101423bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
101523bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
101623bcd5ebSCédric Le Goater                       lisn);
101723bcd5ebSCédric Le Goater         return H_P2;
101823bcd5ebSCédric Le Goater     }
101923bcd5ebSCédric Le Goater 
102023bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
102123bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
102223bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
102323bcd5ebSCédric Le Goater                       lisn);
102423bcd5ebSCédric Le Goater         return H_P2;
102523bcd5ebSCédric Le Goater     }
102623bcd5ebSCédric Le Goater 
102723bcd5ebSCédric Le Goater     /* priority 0xff is used to reset the EAS */
102823bcd5ebSCédric Le Goater     if (priority == 0xff) {
102923bcd5ebSCédric Le Goater         new_eas.w = cpu_to_be64(EAS_VALID | EAS_MASKED);
103023bcd5ebSCédric Le Goater         goto out;
103123bcd5ebSCédric Le Goater     }
103223bcd5ebSCédric Le Goater 
103323bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_SRC_MASK) {
103423bcd5ebSCédric Le Goater         new_eas.w = eas.w | cpu_to_be64(EAS_MASKED);
103523bcd5ebSCédric Le Goater     } else {
103623bcd5ebSCédric Le Goater         new_eas.w = eas.w & cpu_to_be64(~EAS_MASKED);
103723bcd5ebSCédric Le Goater     }
103823bcd5ebSCédric Le Goater 
103923bcd5ebSCédric Le Goater     if (spapr_xive_priority_is_reserved(priority)) {
104023bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
104123bcd5ebSCédric Le Goater                       " is reserved\n", priority);
104223bcd5ebSCédric Le Goater         return H_P4;
104323bcd5ebSCédric Le Goater     }
104423bcd5ebSCédric Le Goater 
104523bcd5ebSCédric Le Goater     /*
104623bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
104723bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
104823bcd5ebSCédric Le Goater      * target.
104923bcd5ebSCédric Le Goater      */
105023bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
105123bcd5ebSCédric Le Goater         return H_P3;
105223bcd5ebSCédric Le Goater     }
105323bcd5ebSCédric Le Goater 
105423bcd5ebSCédric Le Goater     new_eas.w = xive_set_field64(EAS_END_BLOCK, new_eas.w, end_blk);
105523bcd5ebSCédric Le Goater     new_eas.w = xive_set_field64(EAS_END_INDEX, new_eas.w, end_idx);
105623bcd5ebSCédric Le Goater 
105723bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_SRC_SET_EISN) {
105823bcd5ebSCédric Le Goater         new_eas.w = xive_set_field64(EAS_END_DATA, new_eas.w, eisn);
105923bcd5ebSCédric Le Goater     }
106023bcd5ebSCédric Le Goater 
10610c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
10620c575703SCédric Le Goater         Error *local_err = NULL;
10630c575703SCédric Le Goater 
10640c575703SCédric Le Goater         kvmppc_xive_set_source_config(xive, lisn, &new_eas, &local_err);
10650c575703SCédric Le Goater         if (local_err) {
10660c575703SCédric Le Goater             error_report_err(local_err);
10670c575703SCédric Le Goater             return H_HARDWARE;
10680c575703SCédric Le Goater         }
10690c575703SCédric Le Goater     }
10700c575703SCédric Le Goater 
107123bcd5ebSCédric Le Goater out:
107223bcd5ebSCédric Le Goater     xive->eat[lisn] = new_eas;
107323bcd5ebSCédric Le Goater     return H_SUCCESS;
107423bcd5ebSCédric Le Goater }
107523bcd5ebSCédric Le Goater 
107623bcd5ebSCédric Le Goater /*
107723bcd5ebSCédric Le Goater  * The H_INT_GET_SOURCE_CONFIG hcall() is used to determine to which
107823bcd5ebSCédric Le Goater  * target/priority pair is assigned to the specified Logical Interrupt
107923bcd5ebSCédric Le Goater  * Source.
108023bcd5ebSCédric Le Goater  *
108123bcd5ebSCédric Le Goater  * Parameters:
108223bcd5ebSCédric Le Goater  * Input:
108323bcd5ebSCédric Le Goater  * - R4: "flags"
108423bcd5ebSCédric Le Goater  *         Bits 0-63 Reserved
108523bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
108623bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
108723bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as
108823bcd5ebSCédric Le Goater  *       returned by the H_ALLOCATE_VAS_WINDOW hcall
108923bcd5ebSCédric Le Goater  *
109023bcd5ebSCédric Le Goater  * Output:
109123bcd5ebSCédric Le Goater  * - R4: Target to which the specified Logical Interrupt Source is
109223bcd5ebSCédric Le Goater  *       assigned
109323bcd5ebSCédric Le Goater  * - R5: Priority to which the specified Logical Interrupt Source is
109423bcd5ebSCédric Le Goater  *       assigned
109523bcd5ebSCédric Le Goater  * - R6: EISN for the specified Logical Interrupt Source (this will be
109623bcd5ebSCédric Le Goater  *       equivalent to the LISN if not changed by H_INT_SET_SOURCE_CONFIG)
109723bcd5ebSCédric Le Goater  */
109823bcd5ebSCédric Le Goater static target_ulong h_int_get_source_config(PowerPCCPU *cpu,
1099ce2918cbSDavid Gibson                                             SpaprMachineState *spapr,
110023bcd5ebSCédric Le Goater                                             target_ulong opcode,
110123bcd5ebSCédric Le Goater                                             target_ulong *args)
110223bcd5ebSCédric Le Goater {
1103ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
110423bcd5ebSCédric Le Goater     target_ulong flags = args[0];
110523bcd5ebSCédric Le Goater     target_ulong lisn = args[1];
110623bcd5ebSCédric Le Goater     XiveEAS eas;
110723bcd5ebSCédric Le Goater     XiveEND *end;
110823bcd5ebSCédric Le Goater     uint8_t nvt_blk;
110923bcd5ebSCédric Le Goater     uint32_t end_idx, nvt_idx;
111023bcd5ebSCédric Le Goater 
111123bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
111223bcd5ebSCédric Le Goater         return H_FUNCTION;
111323bcd5ebSCédric Le Goater     }
111423bcd5ebSCédric Le Goater 
111523bcd5ebSCédric Le Goater     if (flags) {
111623bcd5ebSCédric Le Goater         return H_PARAMETER;
111723bcd5ebSCédric Le Goater     }
111823bcd5ebSCédric Le Goater 
111923bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
112023bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
112123bcd5ebSCédric Le Goater                       lisn);
112223bcd5ebSCédric Le Goater         return H_P2;
112323bcd5ebSCédric Le Goater     }
112423bcd5ebSCédric Le Goater 
112523bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
112623bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
112723bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
112823bcd5ebSCédric Le Goater                       lisn);
112923bcd5ebSCédric Le Goater         return H_P2;
113023bcd5ebSCédric Le Goater     }
113123bcd5ebSCédric Le Goater 
113223bcd5ebSCédric Le Goater     /* EAS_END_BLOCK is unused on sPAPR */
113323bcd5ebSCédric Le Goater     end_idx = xive_get_field64(EAS_END_INDEX, eas.w);
113423bcd5ebSCédric Le Goater 
113523bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
113623bcd5ebSCédric Le Goater     end = &xive->endt[end_idx];
113723bcd5ebSCédric Le Goater 
113823bcd5ebSCédric Le Goater     nvt_blk = xive_get_field32(END_W6_NVT_BLOCK, end->w6);
113923bcd5ebSCédric Le Goater     nvt_idx = xive_get_field32(END_W6_NVT_INDEX, end->w6);
114023bcd5ebSCédric Le Goater     args[0] = spapr_xive_nvt_to_target(nvt_blk, nvt_idx);
114123bcd5ebSCédric Le Goater 
114223bcd5ebSCédric Le Goater     if (xive_eas_is_masked(&eas)) {
114323bcd5ebSCédric Le Goater         args[1] = 0xff;
114423bcd5ebSCédric Le Goater     } else {
114523bcd5ebSCédric Le Goater         args[1] = xive_get_field32(END_W7_F0_PRIORITY, end->w7);
114623bcd5ebSCédric Le Goater     }
114723bcd5ebSCédric Le Goater 
114823bcd5ebSCédric Le Goater     args[2] = xive_get_field64(EAS_END_DATA, eas.w);
114923bcd5ebSCédric Le Goater 
115023bcd5ebSCédric Le Goater     return H_SUCCESS;
115123bcd5ebSCédric Le Goater }
115223bcd5ebSCédric Le Goater 
115323bcd5ebSCédric Le Goater /*
115423bcd5ebSCédric Le Goater  * The H_INT_GET_QUEUE_INFO hcall() is used to get the logical real
115523bcd5ebSCédric Le Goater  * address of the notification management page associated with the
115623bcd5ebSCédric Le Goater  * specified target and priority.
115723bcd5ebSCédric Le Goater  *
115823bcd5ebSCédric Le Goater  * Parameters:
115923bcd5ebSCédric Le Goater  * Input:
116023bcd5ebSCédric Le Goater  * - R4: "flags"
116123bcd5ebSCédric Le Goater  *         Bits 0-63 Reserved
116223bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
116323bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
116423bcd5ebSCédric Le Goater  * - R6: "priority" is a valid priority not in
116523bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
116623bcd5ebSCédric Le Goater  *
116723bcd5ebSCédric Le Goater  * Output:
116823bcd5ebSCédric Le Goater  * - R4: Logical real address of notification page
116923bcd5ebSCédric Le Goater  * - R5: Power of 2 page size of the notification page
117023bcd5ebSCédric Le Goater  */
117123bcd5ebSCédric Le Goater static target_ulong h_int_get_queue_info(PowerPCCPU *cpu,
1172ce2918cbSDavid Gibson                                          SpaprMachineState *spapr,
117323bcd5ebSCédric Le Goater                                          target_ulong opcode,
117423bcd5ebSCédric Le Goater                                          target_ulong *args)
117523bcd5ebSCédric Le Goater {
1176ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
117723bcd5ebSCédric Le Goater     XiveENDSource *end_xsrc = &xive->end_source;
117823bcd5ebSCédric Le Goater     target_ulong flags = args[0];
117923bcd5ebSCédric Le Goater     target_ulong target = args[1];
118023bcd5ebSCédric Le Goater     target_ulong priority = args[2];
118123bcd5ebSCédric Le Goater     XiveEND *end;
118223bcd5ebSCédric Le Goater     uint8_t end_blk;
118323bcd5ebSCédric Le Goater     uint32_t end_idx;
118423bcd5ebSCédric Le Goater 
118523bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
118623bcd5ebSCédric Le Goater         return H_FUNCTION;
118723bcd5ebSCédric Le Goater     }
118823bcd5ebSCédric Le Goater 
118923bcd5ebSCédric Le Goater     if (flags) {
119023bcd5ebSCédric Le Goater         return H_PARAMETER;
119123bcd5ebSCédric Le Goater     }
119223bcd5ebSCédric Le Goater 
119323bcd5ebSCédric Le Goater     /*
119423bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
119523bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
119623bcd5ebSCédric Le Goater      */
119723bcd5ebSCédric Le Goater 
119823bcd5ebSCédric Le Goater     if (spapr_xive_priority_is_reserved(priority)) {
119923bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
120023bcd5ebSCédric Le Goater                       " is reserved\n", priority);
120123bcd5ebSCédric Le Goater         return H_P3;
120223bcd5ebSCédric Le Goater     }
120323bcd5ebSCédric Le Goater 
120423bcd5ebSCédric Le Goater     /*
120523bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
120623bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
120723bcd5ebSCédric Le Goater      * target.
120823bcd5ebSCédric Le Goater      */
120923bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
121023bcd5ebSCédric Le Goater         return H_P2;
121123bcd5ebSCédric Le Goater     }
121223bcd5ebSCédric Le Goater 
121323bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
121423bcd5ebSCédric Le Goater     end = &xive->endt[end_idx];
121523bcd5ebSCédric Le Goater 
121623bcd5ebSCédric Le Goater     args[0] = xive->end_base + (1ull << (end_xsrc->esb_shift + 1)) * end_idx;
121723bcd5ebSCédric Le Goater     if (xive_end_is_enqueue(end)) {
121823bcd5ebSCédric Le Goater         args[1] = xive_get_field32(END_W0_QSIZE, end->w0) + 12;
121923bcd5ebSCédric Le Goater     } else {
122023bcd5ebSCédric Le Goater         args[1] = 0;
122123bcd5ebSCédric Le Goater     }
122223bcd5ebSCédric Le Goater 
122323bcd5ebSCédric Le Goater     return H_SUCCESS;
122423bcd5ebSCédric Le Goater }
122523bcd5ebSCédric Le Goater 
122623bcd5ebSCédric Le Goater /*
122723bcd5ebSCédric Le Goater  * The H_INT_SET_QUEUE_CONFIG hcall() is used to set or reset a EQ for
122823bcd5ebSCédric Le Goater  * a given "target" and "priority".  It is also used to set the
122923bcd5ebSCédric Le Goater  * notification config associated with the EQ.  An EQ size of 0 is
123023bcd5ebSCédric Le Goater  * used to reset the EQ config for a given target and priority. If
123123bcd5ebSCédric Le Goater  * resetting the EQ config, the END associated with the given "target"
123223bcd5ebSCédric Le Goater  * and "priority" will be changed to disable queueing.
123323bcd5ebSCédric Le Goater  *
123423bcd5ebSCédric Le Goater  * Upon return from the hcall(), no additional interrupts will be
123523bcd5ebSCédric Le Goater  * directed to the old EQ (if one was set). The old EQ (if one was
123623bcd5ebSCédric Le Goater  * set) should be investigated for interrupts that occurred prior to
123723bcd5ebSCédric Le Goater  * or during the hcall().
123823bcd5ebSCédric Le Goater  *
123923bcd5ebSCédric Le Goater  * Parameters:
124023bcd5ebSCédric Le Goater  * Input:
124123bcd5ebSCédric Le Goater  * - R4: "flags"
124223bcd5ebSCédric Le Goater  *         Bits 0-62: Reserved
124323bcd5ebSCédric Le Goater  *         Bit 63: Unconditional Notify (n) per the XIVE spec
124423bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
124523bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
124623bcd5ebSCédric Le Goater  * - R6: "priority" is a valid priority not in
124723bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
124823bcd5ebSCédric Le Goater  * - R7: "eventQueue": The logical real address of the start of the EQ
124923bcd5ebSCédric Le Goater  * - R8: "eventQueueSize": The power of 2 EQ size per "ibm,xive-eq-sizes"
125023bcd5ebSCédric Le Goater  *
125123bcd5ebSCédric Le Goater  * Output:
125223bcd5ebSCédric Le Goater  * - None
125323bcd5ebSCédric Le Goater  */
125423bcd5ebSCédric Le Goater 
125523bcd5ebSCédric Le Goater #define SPAPR_XIVE_END_ALWAYS_NOTIFY PPC_BIT(63)
125623bcd5ebSCédric Le Goater 
125723bcd5ebSCédric Le Goater static target_ulong h_int_set_queue_config(PowerPCCPU *cpu,
1258ce2918cbSDavid Gibson                                            SpaprMachineState *spapr,
125923bcd5ebSCédric Le Goater                                            target_ulong opcode,
126023bcd5ebSCédric Le Goater                                            target_ulong *args)
126123bcd5ebSCédric Le Goater {
1262ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
126323bcd5ebSCédric Le Goater     target_ulong flags = args[0];
126423bcd5ebSCédric Le Goater     target_ulong target = args[1];
126523bcd5ebSCédric Le Goater     target_ulong priority = args[2];
126623bcd5ebSCédric Le Goater     target_ulong qpage = args[3];
126723bcd5ebSCédric Le Goater     target_ulong qsize = args[4];
126823bcd5ebSCédric Le Goater     XiveEND end;
126923bcd5ebSCédric Le Goater     uint8_t end_blk, nvt_blk;
127023bcd5ebSCédric Le Goater     uint32_t end_idx, nvt_idx;
127123bcd5ebSCédric Le Goater 
127223bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
127323bcd5ebSCédric Le Goater         return H_FUNCTION;
127423bcd5ebSCédric Le Goater     }
127523bcd5ebSCédric Le Goater 
127623bcd5ebSCédric Le Goater     if (flags & ~SPAPR_XIVE_END_ALWAYS_NOTIFY) {
127723bcd5ebSCédric Le Goater         return H_PARAMETER;
127823bcd5ebSCédric Le Goater     }
127923bcd5ebSCédric Le Goater 
128023bcd5ebSCédric Le Goater     /*
128123bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
128223bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
128323bcd5ebSCédric Le Goater      */
128423bcd5ebSCédric Le Goater 
128523bcd5ebSCédric Le Goater     if (spapr_xive_priority_is_reserved(priority)) {
128623bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
128723bcd5ebSCédric Le Goater                       " is reserved\n", priority);
128823bcd5ebSCédric Le Goater         return H_P3;
128923bcd5ebSCédric Le Goater     }
129023bcd5ebSCédric Le Goater 
129123bcd5ebSCédric Le Goater     /*
129223bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
129323bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
129423bcd5ebSCédric Le Goater      * target.
129523bcd5ebSCédric Le Goater      */
129623bcd5ebSCédric Le Goater 
129723bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
129823bcd5ebSCédric Le Goater         return H_P2;
129923bcd5ebSCédric Le Goater     }
130023bcd5ebSCédric Le Goater 
130123bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
130223bcd5ebSCédric Le Goater     memcpy(&end, &xive->endt[end_idx], sizeof(XiveEND));
130323bcd5ebSCédric Le Goater 
130423bcd5ebSCédric Le Goater     switch (qsize) {
130523bcd5ebSCédric Le Goater     case 12:
130623bcd5ebSCédric Le Goater     case 16:
130723bcd5ebSCédric Le Goater     case 21:
130823bcd5ebSCédric Le Goater     case 24:
13097f9136f9SCédric Le Goater         if (!QEMU_IS_ALIGNED(qpage, 1ul << qsize)) {
13107f9136f9SCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "XIVE: EQ @0x%" HWADDR_PRIx
13117f9136f9SCédric Le Goater                           " is not naturally aligned with %" HWADDR_PRIx "\n",
13127f9136f9SCédric Le Goater                           qpage, (hwaddr)1 << qsize);
13137f9136f9SCédric Le Goater             return H_P4;
13147f9136f9SCédric Le Goater         }
131523bcd5ebSCédric Le Goater         end.w2 = cpu_to_be32((qpage >> 32) & 0x0fffffff);
131623bcd5ebSCédric Le Goater         end.w3 = cpu_to_be32(qpage & 0xffffffff);
131723bcd5ebSCédric Le Goater         end.w0 |= cpu_to_be32(END_W0_ENQUEUE);
131823bcd5ebSCédric Le Goater         end.w0 = xive_set_field32(END_W0_QSIZE, end.w0, qsize - 12);
131923bcd5ebSCédric Le Goater         break;
132023bcd5ebSCédric Le Goater     case 0:
132123bcd5ebSCédric Le Goater         /* reset queue and disable queueing */
132223bcd5ebSCédric Le Goater         spapr_xive_end_reset(&end);
132323bcd5ebSCédric Le Goater         goto out;
132423bcd5ebSCédric Le Goater 
132523bcd5ebSCédric Le Goater     default:
132623bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: invalid EQ size %"PRIx64"\n",
132723bcd5ebSCédric Le Goater                       qsize);
132823bcd5ebSCédric Le Goater         return H_P5;
132923bcd5ebSCédric Le Goater     }
133023bcd5ebSCédric Le Goater 
133123bcd5ebSCédric Le Goater     if (qsize) {
133223bcd5ebSCédric Le Goater         hwaddr plen = 1 << qsize;
133323bcd5ebSCédric Le Goater         void *eq;
133423bcd5ebSCédric Le Goater 
133523bcd5ebSCédric Le Goater         /*
133623bcd5ebSCédric Le Goater          * Validate the guest EQ. We should also check that the queue
133723bcd5ebSCédric Le Goater          * has been zeroed by the OS.
133823bcd5ebSCédric Le Goater          */
133923bcd5ebSCédric Le Goater         eq = address_space_map(CPU(cpu)->as, qpage, &plen, true,
134023bcd5ebSCédric Le Goater                                MEMTXATTRS_UNSPECIFIED);
134123bcd5ebSCédric Le Goater         if (plen != 1 << qsize) {
134223bcd5ebSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "XIVE: failed to map EQ @0x%"
134323bcd5ebSCédric Le Goater                           HWADDR_PRIx "\n", qpage);
134423bcd5ebSCédric Le Goater             return H_P4;
134523bcd5ebSCédric Le Goater         }
134623bcd5ebSCédric Le Goater         address_space_unmap(CPU(cpu)->as, eq, plen, true, plen);
134723bcd5ebSCédric Le Goater     }
134823bcd5ebSCédric Le Goater 
134923bcd5ebSCédric Le Goater     /* "target" should have been validated above */
135023bcd5ebSCédric Le Goater     if (spapr_xive_target_to_nvt(target, &nvt_blk, &nvt_idx)) {
135123bcd5ebSCédric Le Goater         g_assert_not_reached();
135223bcd5ebSCédric Le Goater     }
135323bcd5ebSCédric Le Goater 
135423bcd5ebSCédric Le Goater     /*
135523bcd5ebSCédric Le Goater      * Ensure the priority and target are correctly set (they will not
135623bcd5ebSCédric Le Goater      * be right after allocation)
135723bcd5ebSCédric Le Goater      */
135823bcd5ebSCédric Le Goater     end.w6 = xive_set_field32(END_W6_NVT_BLOCK, 0ul, nvt_blk) |
135923bcd5ebSCédric Le Goater         xive_set_field32(END_W6_NVT_INDEX, 0ul, nvt_idx);
136023bcd5ebSCédric Le Goater     end.w7 = xive_set_field32(END_W7_F0_PRIORITY, 0ul, priority);
136123bcd5ebSCédric Le Goater 
136223bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_END_ALWAYS_NOTIFY) {
136323bcd5ebSCédric Le Goater         end.w0 |= cpu_to_be32(END_W0_UCOND_NOTIFY);
136423bcd5ebSCédric Le Goater     } else {
136523bcd5ebSCédric Le Goater         end.w0 &= cpu_to_be32((uint32_t)~END_W0_UCOND_NOTIFY);
136623bcd5ebSCédric Le Goater     }
136723bcd5ebSCédric Le Goater 
136823bcd5ebSCédric Le Goater     /*
136923bcd5ebSCédric Le Goater      * The generation bit for the END starts at 1 and The END page
137023bcd5ebSCédric Le Goater      * offset counter starts at 0.
137123bcd5ebSCédric Le Goater      */
137223bcd5ebSCédric Le Goater     end.w1 = cpu_to_be32(END_W1_GENERATION) |
137323bcd5ebSCédric Le Goater         xive_set_field32(END_W1_PAGE_OFF, 0ul, 0ul);
137423bcd5ebSCédric Le Goater     end.w0 |= cpu_to_be32(END_W0_VALID);
137523bcd5ebSCédric Le Goater 
137623bcd5ebSCédric Le Goater     /*
137723bcd5ebSCédric Le Goater      * TODO: issue syncs required to ensure all in-flight interrupts
137823bcd5ebSCédric Le Goater      * are complete on the old END
137923bcd5ebSCédric Le Goater      */
138023bcd5ebSCédric Le Goater 
138123bcd5ebSCédric Le Goater out:
13820c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
13830c575703SCédric Le Goater         Error *local_err = NULL;
13840c575703SCédric Le Goater 
13850c575703SCédric Le Goater         kvmppc_xive_set_queue_config(xive, end_blk, end_idx, &end, &local_err);
13860c575703SCédric Le Goater         if (local_err) {
13870c575703SCédric Le Goater             error_report_err(local_err);
13880c575703SCédric Le Goater             return H_HARDWARE;
13890c575703SCédric Le Goater         }
13900c575703SCédric Le Goater     }
13910c575703SCédric Le Goater 
139223bcd5ebSCédric Le Goater     /* Update END */
139323bcd5ebSCédric Le Goater     memcpy(&xive->endt[end_idx], &end, sizeof(XiveEND));
139423bcd5ebSCédric Le Goater     return H_SUCCESS;
139523bcd5ebSCédric Le Goater }
139623bcd5ebSCédric Le Goater 
139723bcd5ebSCédric Le Goater /*
139823bcd5ebSCédric Le Goater  * The H_INT_GET_QUEUE_CONFIG hcall() is used to get a EQ for a given
139923bcd5ebSCédric Le Goater  * target and priority.
140023bcd5ebSCédric Le Goater  *
140123bcd5ebSCédric Le Goater  * Parameters:
140223bcd5ebSCédric Le Goater  * Input:
140323bcd5ebSCédric Le Goater  * - R4: "flags"
140423bcd5ebSCédric Le Goater  *         Bits 0-62: Reserved
140523bcd5ebSCédric Le Goater  *         Bit 63: Debug: Return debug data
140623bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
140723bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
140823bcd5ebSCédric Le Goater  * - R6: "priority" is a valid priority not in
140923bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
141023bcd5ebSCédric Le Goater  *
141123bcd5ebSCédric Le Goater  * Output:
141223bcd5ebSCédric Le Goater  * - R4: "flags":
141323bcd5ebSCédric Le Goater  *       Bits 0-61: Reserved
141423bcd5ebSCédric Le Goater  *       Bit 62: The value of Event Queue Generation Number (g) per
141523bcd5ebSCédric Le Goater  *              the XIVE spec if "Debug" = 1
141623bcd5ebSCédric Le Goater  *       Bit 63: The value of Unconditional Notify (n) per the XIVE spec
141723bcd5ebSCédric Le Goater  * - R5: The logical real address of the start of the EQ
141823bcd5ebSCédric Le Goater  * - R6: The power of 2 EQ size per "ibm,xive-eq-sizes"
141923bcd5ebSCédric Le Goater  * - R7: The value of Event Queue Offset Counter per XIVE spec
142023bcd5ebSCédric Le Goater  *       if "Debug" = 1, else 0
142123bcd5ebSCédric Le Goater  *
142223bcd5ebSCédric Le Goater  */
142323bcd5ebSCédric Le Goater 
142423bcd5ebSCédric Le Goater #define SPAPR_XIVE_END_DEBUG     PPC_BIT(63)
142523bcd5ebSCédric Le Goater 
142623bcd5ebSCédric Le Goater static target_ulong h_int_get_queue_config(PowerPCCPU *cpu,
1427ce2918cbSDavid Gibson                                            SpaprMachineState *spapr,
142823bcd5ebSCédric Le Goater                                            target_ulong opcode,
142923bcd5ebSCédric Le Goater                                            target_ulong *args)
143023bcd5ebSCédric Le Goater {
1431ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
143223bcd5ebSCédric Le Goater     target_ulong flags = args[0];
143323bcd5ebSCédric Le Goater     target_ulong target = args[1];
143423bcd5ebSCédric Le Goater     target_ulong priority = args[2];
143523bcd5ebSCédric Le Goater     XiveEND *end;
143623bcd5ebSCédric Le Goater     uint8_t end_blk;
143723bcd5ebSCédric Le Goater     uint32_t end_idx;
143823bcd5ebSCédric Le Goater 
143923bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
144023bcd5ebSCédric Le Goater         return H_FUNCTION;
144123bcd5ebSCédric Le Goater     }
144223bcd5ebSCédric Le Goater 
144323bcd5ebSCédric Le Goater     if (flags & ~SPAPR_XIVE_END_DEBUG) {
144423bcd5ebSCédric Le Goater         return H_PARAMETER;
144523bcd5ebSCédric Le Goater     }
144623bcd5ebSCédric Le Goater 
144723bcd5ebSCédric Le Goater     /*
144823bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
144923bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
145023bcd5ebSCédric Le Goater      */
145123bcd5ebSCédric Le Goater 
145223bcd5ebSCédric Le Goater     if (spapr_xive_priority_is_reserved(priority)) {
145323bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
145423bcd5ebSCédric Le Goater                       " is reserved\n", priority);
145523bcd5ebSCédric Le Goater         return H_P3;
145623bcd5ebSCédric Le Goater     }
145723bcd5ebSCédric Le Goater 
145823bcd5ebSCédric Le Goater     /*
145923bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
146023bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
146123bcd5ebSCédric Le Goater      * target.
146223bcd5ebSCédric Le Goater      */
146323bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
146423bcd5ebSCédric Le Goater         return H_P2;
146523bcd5ebSCédric Le Goater     }
146623bcd5ebSCédric Le Goater 
146723bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
146823bcd5ebSCédric Le Goater     end = &xive->endt[end_idx];
146923bcd5ebSCédric Le Goater 
147023bcd5ebSCédric Le Goater     args[0] = 0;
147123bcd5ebSCédric Le Goater     if (xive_end_is_notify(end)) {
147223bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_END_ALWAYS_NOTIFY;
147323bcd5ebSCédric Le Goater     }
147423bcd5ebSCédric Le Goater 
147523bcd5ebSCédric Le Goater     if (xive_end_is_enqueue(end)) {
147613df9324SCédric Le Goater         args[1] = xive_end_qaddr(end);
147723bcd5ebSCédric Le Goater         args[2] = xive_get_field32(END_W0_QSIZE, end->w0) + 12;
147823bcd5ebSCédric Le Goater     } else {
147923bcd5ebSCédric Le Goater         args[1] = 0;
148023bcd5ebSCédric Le Goater         args[2] = 0;
148123bcd5ebSCédric Le Goater     }
148223bcd5ebSCédric Le Goater 
14830c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
14840c575703SCédric Le Goater         Error *local_err = NULL;
14850c575703SCédric Le Goater 
14860c575703SCédric Le Goater         kvmppc_xive_get_queue_config(xive, end_blk, end_idx, end, &local_err);
14870c575703SCédric Le Goater         if (local_err) {
14880c575703SCédric Le Goater             error_report_err(local_err);
14890c575703SCédric Le Goater             return H_HARDWARE;
14900c575703SCédric Le Goater         }
14910c575703SCédric Le Goater     }
14920c575703SCédric Le Goater 
149323bcd5ebSCédric Le Goater     /* TODO: do we need any locking on the END ? */
149423bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_END_DEBUG) {
149523bcd5ebSCédric Le Goater         /* Load the event queue generation number into the return flags */
149623bcd5ebSCédric Le Goater         args[0] |= (uint64_t)xive_get_field32(END_W1_GENERATION, end->w1) << 62;
149723bcd5ebSCédric Le Goater 
149823bcd5ebSCédric Le Goater         /* Load R7 with the event queue offset counter */
149923bcd5ebSCédric Le Goater         args[3] = xive_get_field32(END_W1_PAGE_OFF, end->w1);
150023bcd5ebSCédric Le Goater     } else {
150123bcd5ebSCédric Le Goater         args[3] = 0;
150223bcd5ebSCédric Le Goater     }
150323bcd5ebSCédric Le Goater 
150423bcd5ebSCédric Le Goater     return H_SUCCESS;
150523bcd5ebSCédric Le Goater }
150623bcd5ebSCédric Le Goater 
150723bcd5ebSCédric Le Goater /*
150823bcd5ebSCédric Le Goater  * The H_INT_SET_OS_REPORTING_LINE hcall() is used to set the
150923bcd5ebSCédric Le Goater  * reporting cache line pair for the calling thread.  The reporting
151023bcd5ebSCédric Le Goater  * cache lines will contain the OS interrupt context when the OS
151123bcd5ebSCédric Le Goater  * issues a CI store byte to @TIMA+0xC10 to acknowledge the OS
151223bcd5ebSCédric Le Goater  * interrupt. The reporting cache lines can be reset by inputting -1
151323bcd5ebSCédric Le Goater  * in "reportingLine".  Issuing the CI store byte without reporting
151423bcd5ebSCédric Le Goater  * cache lines registered will result in the data not being accessible
151523bcd5ebSCédric Le Goater  * to the OS.
151623bcd5ebSCédric Le Goater  *
151723bcd5ebSCédric Le Goater  * Parameters:
151823bcd5ebSCédric Le Goater  * Input:
151923bcd5ebSCédric Le Goater  * - R4: "flags"
152023bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
152123bcd5ebSCédric Le Goater  * - R5: "reportingLine": The logical real address of the reporting cache
152223bcd5ebSCédric Le Goater  *       line pair
152323bcd5ebSCédric Le Goater  *
152423bcd5ebSCédric Le Goater  * Output:
152523bcd5ebSCédric Le Goater  * - None
152623bcd5ebSCédric Le Goater  */
152723bcd5ebSCédric Le Goater static target_ulong h_int_set_os_reporting_line(PowerPCCPU *cpu,
1528ce2918cbSDavid Gibson                                                 SpaprMachineState *spapr,
152923bcd5ebSCédric Le Goater                                                 target_ulong opcode,
153023bcd5ebSCédric Le Goater                                                 target_ulong *args)
153123bcd5ebSCédric Le Goater {
153223bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
153323bcd5ebSCédric Le Goater         return H_FUNCTION;
153423bcd5ebSCédric Le Goater     }
153523bcd5ebSCédric Le Goater 
153623bcd5ebSCédric Le Goater     /*
153723bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
153823bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
153923bcd5ebSCédric Le Goater      */
154023bcd5ebSCédric Le Goater 
154123bcd5ebSCédric Le Goater     /* TODO: H_INT_SET_OS_REPORTING_LINE */
154223bcd5ebSCédric Le Goater     return H_FUNCTION;
154323bcd5ebSCédric Le Goater }
154423bcd5ebSCédric Le Goater 
154523bcd5ebSCédric Le Goater /*
154623bcd5ebSCédric Le Goater  * The H_INT_GET_OS_REPORTING_LINE hcall() is used to get the logical
154723bcd5ebSCédric Le Goater  * real address of the reporting cache line pair set for the input
154823bcd5ebSCédric Le Goater  * "target".  If no reporting cache line pair has been set, -1 is
154923bcd5ebSCédric Le Goater  * returned.
155023bcd5ebSCédric Le Goater  *
155123bcd5ebSCédric Le Goater  * Parameters:
155223bcd5ebSCédric Le Goater  * Input:
155323bcd5ebSCédric Le Goater  * - R4: "flags"
155423bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
155523bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
155623bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
155723bcd5ebSCédric Le Goater  * - R6: "reportingLine": The logical real address of the reporting
155823bcd5ebSCédric Le Goater  *        cache line pair
155923bcd5ebSCédric Le Goater  *
156023bcd5ebSCédric Le Goater  * Output:
156123bcd5ebSCédric Le Goater  * - R4: The logical real address of the reporting line if set, else -1
156223bcd5ebSCédric Le Goater  */
156323bcd5ebSCédric Le Goater static target_ulong h_int_get_os_reporting_line(PowerPCCPU *cpu,
1564ce2918cbSDavid Gibson                                                 SpaprMachineState *spapr,
156523bcd5ebSCédric Le Goater                                                 target_ulong opcode,
156623bcd5ebSCédric Le Goater                                                 target_ulong *args)
156723bcd5ebSCédric Le Goater {
156823bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
156923bcd5ebSCédric Le Goater         return H_FUNCTION;
157023bcd5ebSCédric Le Goater     }
157123bcd5ebSCédric Le Goater 
157223bcd5ebSCédric Le Goater     /*
157323bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
157423bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
157523bcd5ebSCédric Le Goater      */
157623bcd5ebSCédric Le Goater 
157723bcd5ebSCédric Le Goater     /* TODO: H_INT_GET_OS_REPORTING_LINE */
157823bcd5ebSCédric Le Goater     return H_FUNCTION;
157923bcd5ebSCédric Le Goater }
158023bcd5ebSCédric Le Goater 
158123bcd5ebSCédric Le Goater /*
158223bcd5ebSCédric Le Goater  * The H_INT_ESB hcall() is used to issue a load or store to the ESB
158323bcd5ebSCédric Le Goater  * page for the input "lisn".  This hcall is only supported for LISNs
158423bcd5ebSCédric Le Goater  * that have the ESB hcall flag set to 1 when returned from hcall()
158523bcd5ebSCédric Le Goater  * H_INT_GET_SOURCE_INFO.
158623bcd5ebSCédric Le Goater  *
158723bcd5ebSCédric Le Goater  * Parameters:
158823bcd5ebSCédric Le Goater  * Input:
158923bcd5ebSCédric Le Goater  * - R4: "flags"
159023bcd5ebSCédric Le Goater  *         Bits 0-62: Reserved
159123bcd5ebSCédric Le Goater  *         bit 63: Store: Store=1, store operation, else load operation
159223bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
159323bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
159423bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as
159523bcd5ebSCédric Le Goater  *       returned by the H_ALLOCATE_VAS_WINDOW hcall
159623bcd5ebSCédric Le Goater  * - R6: "esbOffset" is the offset into the ESB page for the load or
159723bcd5ebSCédric Le Goater  *       store operation
159823bcd5ebSCédric Le Goater  * - R7: "storeData" is the data to write for a store operation
159923bcd5ebSCédric Le Goater  *
160023bcd5ebSCédric Le Goater  * Output:
160123bcd5ebSCédric Le Goater  * - R4: The value of the load if load operation, else -1
160223bcd5ebSCédric Le Goater  */
160323bcd5ebSCédric Le Goater 
160423bcd5ebSCédric Le Goater #define SPAPR_XIVE_ESB_STORE PPC_BIT(63)
160523bcd5ebSCédric Le Goater 
160623bcd5ebSCédric Le Goater static target_ulong h_int_esb(PowerPCCPU *cpu,
1607ce2918cbSDavid Gibson                               SpaprMachineState *spapr,
160823bcd5ebSCédric Le Goater                               target_ulong opcode,
160923bcd5ebSCédric Le Goater                               target_ulong *args)
161023bcd5ebSCédric Le Goater {
1611ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
161223bcd5ebSCédric Le Goater     XiveEAS eas;
161323bcd5ebSCédric Le Goater     target_ulong flags  = args[0];
161423bcd5ebSCédric Le Goater     target_ulong lisn   = args[1];
161523bcd5ebSCédric Le Goater     target_ulong offset = args[2];
161623bcd5ebSCédric Le Goater     target_ulong data   = args[3];
161723bcd5ebSCédric Le Goater     hwaddr mmio_addr;
161823bcd5ebSCédric Le Goater     XiveSource *xsrc = &xive->source;
161923bcd5ebSCédric Le Goater 
162023bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
162123bcd5ebSCédric Le Goater         return H_FUNCTION;
162223bcd5ebSCédric Le Goater     }
162323bcd5ebSCédric Le Goater 
162423bcd5ebSCédric Le Goater     if (flags & ~SPAPR_XIVE_ESB_STORE) {
162523bcd5ebSCédric Le Goater         return H_PARAMETER;
162623bcd5ebSCédric Le Goater     }
162723bcd5ebSCédric Le Goater 
162823bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
162923bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
163023bcd5ebSCédric Le Goater                       lisn);
163123bcd5ebSCédric Le Goater         return H_P2;
163223bcd5ebSCédric Le Goater     }
163323bcd5ebSCédric Le Goater 
163423bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
163523bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
163623bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
163723bcd5ebSCédric Le Goater                       lisn);
163823bcd5ebSCédric Le Goater         return H_P2;
163923bcd5ebSCédric Le Goater     }
164023bcd5ebSCédric Le Goater 
164123bcd5ebSCédric Le Goater     if (offset > (1ull << xsrc->esb_shift)) {
164223bcd5ebSCédric Le Goater         return H_P3;
164323bcd5ebSCédric Le Goater     }
164423bcd5ebSCédric Le Goater 
16450c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
16460c575703SCédric Le Goater         args[0] = kvmppc_xive_esb_rw(xsrc, lisn, offset, data,
16470c575703SCédric Le Goater                                      flags & SPAPR_XIVE_ESB_STORE);
16480c575703SCédric Le Goater     } else {
164923bcd5ebSCédric Le Goater         mmio_addr = xive->vc_base + xive_source_esb_mgmt(xsrc, lisn) + offset;
165023bcd5ebSCédric Le Goater 
165123bcd5ebSCédric Le Goater         if (dma_memory_rw(&address_space_memory, mmio_addr, &data, 8,
165223bcd5ebSCédric Le Goater                           (flags & SPAPR_XIVE_ESB_STORE))) {
165323bcd5ebSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "XIVE: failed to access ESB @0x%"
165423bcd5ebSCédric Le Goater                           HWADDR_PRIx "\n", mmio_addr);
165523bcd5ebSCédric Le Goater             return H_HARDWARE;
165623bcd5ebSCédric Le Goater         }
165723bcd5ebSCédric Le Goater         args[0] = (flags & SPAPR_XIVE_ESB_STORE) ? -1 : data;
16580c575703SCédric Le Goater     }
165923bcd5ebSCédric Le Goater     return H_SUCCESS;
166023bcd5ebSCédric Le Goater }
166123bcd5ebSCédric Le Goater 
166223bcd5ebSCédric Le Goater /*
166323bcd5ebSCédric Le Goater  * The H_INT_SYNC hcall() is used to issue hardware syncs that will
166423bcd5ebSCédric Le Goater  * ensure any in flight events for the input lisn are in the event
166523bcd5ebSCédric Le Goater  * queue.
166623bcd5ebSCédric Le Goater  *
166723bcd5ebSCédric Le Goater  * Parameters:
166823bcd5ebSCédric Le Goater  * Input:
166923bcd5ebSCédric Le Goater  * - R4: "flags"
167023bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
167123bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
167223bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
167323bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as
167423bcd5ebSCédric Le Goater  *       returned by the H_ALLOCATE_VAS_WINDOW hcall
167523bcd5ebSCédric Le Goater  *
167623bcd5ebSCédric Le Goater  * Output:
167723bcd5ebSCédric Le Goater  * - None
167823bcd5ebSCédric Le Goater  */
167923bcd5ebSCédric Le Goater static target_ulong h_int_sync(PowerPCCPU *cpu,
1680ce2918cbSDavid Gibson                                SpaprMachineState *spapr,
168123bcd5ebSCédric Le Goater                                target_ulong opcode,
168223bcd5ebSCédric Le Goater                                target_ulong *args)
168323bcd5ebSCédric Le Goater {
1684ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
168523bcd5ebSCédric Le Goater     XiveEAS eas;
168623bcd5ebSCédric Le Goater     target_ulong flags = args[0];
168723bcd5ebSCédric Le Goater     target_ulong lisn = args[1];
168823bcd5ebSCédric Le Goater 
168923bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
169023bcd5ebSCédric Le Goater         return H_FUNCTION;
169123bcd5ebSCédric Le Goater     }
169223bcd5ebSCédric Le Goater 
169323bcd5ebSCédric Le Goater     if (flags) {
169423bcd5ebSCédric Le Goater         return H_PARAMETER;
169523bcd5ebSCédric Le Goater     }
169623bcd5ebSCédric Le Goater 
169723bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
169823bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
169923bcd5ebSCédric Le Goater                       lisn);
170023bcd5ebSCédric Le Goater         return H_P2;
170123bcd5ebSCédric Le Goater     }
170223bcd5ebSCédric Le Goater 
170323bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
170423bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
170523bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
170623bcd5ebSCédric Le Goater                       lisn);
170723bcd5ebSCédric Le Goater         return H_P2;
170823bcd5ebSCédric Le Goater     }
170923bcd5ebSCédric Le Goater 
171023bcd5ebSCédric Le Goater     /*
171123bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
171223bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
171323bcd5ebSCédric Le Goater      */
171423bcd5ebSCédric Le Goater 
17150c575703SCédric Le Goater     /*
17160c575703SCédric Le Goater      * This is not real hardware. Nothing to be done unless when
17170c575703SCédric Le Goater      * under KVM
17180c575703SCédric Le Goater      */
17190c575703SCédric Le Goater 
17200c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
17210c575703SCédric Le Goater         Error *local_err = NULL;
17220c575703SCédric Le Goater 
17230c575703SCédric Le Goater         kvmppc_xive_sync_source(xive, lisn, &local_err);
17240c575703SCédric Le Goater         if (local_err) {
17250c575703SCédric Le Goater             error_report_err(local_err);
17260c575703SCédric Le Goater             return H_HARDWARE;
17270c575703SCédric Le Goater         }
17280c575703SCédric Le Goater     }
172923bcd5ebSCédric Le Goater     return H_SUCCESS;
173023bcd5ebSCédric Le Goater }
173123bcd5ebSCédric Le Goater 
173223bcd5ebSCédric Le Goater /*
173323bcd5ebSCédric Le Goater  * The H_INT_RESET hcall() is used to reset all of the partition's
173423bcd5ebSCédric Le Goater  * interrupt exploitation structures to their initial state.  This
173523bcd5ebSCédric Le Goater  * means losing all previously set interrupt state set via
173623bcd5ebSCédric Le Goater  * H_INT_SET_SOURCE_CONFIG and H_INT_SET_QUEUE_CONFIG.
173723bcd5ebSCédric Le Goater  *
173823bcd5ebSCédric Le Goater  * Parameters:
173923bcd5ebSCédric Le Goater  * Input:
174023bcd5ebSCédric Le Goater  * - R4: "flags"
174123bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
174223bcd5ebSCédric Le Goater  *
174323bcd5ebSCédric Le Goater  * Output:
174423bcd5ebSCédric Le Goater  * - None
174523bcd5ebSCédric Le Goater  */
174623bcd5ebSCédric Le Goater static target_ulong h_int_reset(PowerPCCPU *cpu,
1747ce2918cbSDavid Gibson                                 SpaprMachineState *spapr,
174823bcd5ebSCédric Le Goater                                 target_ulong opcode,
174923bcd5ebSCédric Le Goater                                 target_ulong *args)
175023bcd5ebSCédric Le Goater {
1751ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
175223bcd5ebSCédric Le Goater     target_ulong flags   = args[0];
175323bcd5ebSCédric Le Goater 
175423bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
175523bcd5ebSCédric Le Goater         return H_FUNCTION;
175623bcd5ebSCédric Le Goater     }
175723bcd5ebSCédric Le Goater 
175823bcd5ebSCédric Le Goater     if (flags) {
175923bcd5ebSCédric Le Goater         return H_PARAMETER;
176023bcd5ebSCédric Le Goater     }
176123bcd5ebSCédric Le Goater 
1762f703a04cSDamien Hedde     device_legacy_reset(DEVICE(xive));
17630c575703SCédric Le Goater 
17640c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
17650c575703SCédric Le Goater         Error *local_err = NULL;
17660c575703SCédric Le Goater 
17670c575703SCédric Le Goater         kvmppc_xive_reset(xive, &local_err);
17680c575703SCédric Le Goater         if (local_err) {
17690c575703SCédric Le Goater             error_report_err(local_err);
17700c575703SCédric Le Goater             return H_HARDWARE;
17710c575703SCédric Le Goater         }
17720c575703SCédric Le Goater     }
177323bcd5ebSCédric Le Goater     return H_SUCCESS;
177423bcd5ebSCédric Le Goater }
177523bcd5ebSCédric Le Goater 
1776ce2918cbSDavid Gibson void spapr_xive_hcall_init(SpaprMachineState *spapr)
177723bcd5ebSCédric Le Goater {
177823bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_SOURCE_INFO, h_int_get_source_info);
177923bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SET_SOURCE_CONFIG, h_int_set_source_config);
178023bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_SOURCE_CONFIG, h_int_get_source_config);
178123bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_QUEUE_INFO, h_int_get_queue_info);
178223bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SET_QUEUE_CONFIG, h_int_set_queue_config);
178323bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_QUEUE_CONFIG, h_int_get_queue_config);
178423bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SET_OS_REPORTING_LINE,
178523bcd5ebSCédric Le Goater                              h_int_set_os_reporting_line);
178623bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_OS_REPORTING_LINE,
178723bcd5ebSCédric Le Goater                              h_int_get_os_reporting_line);
178823bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_ESB, h_int_esb);
178923bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SYNC, h_int_sync);
179023bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_RESET, h_int_reset);
179123bcd5ebSCédric Le Goater }
1792