xref: /qemu/hw/intc/spapr_xive.c (revision 52d3403d1e4dab51706f0ede70f88edae2b2ec04)
13aa597f6SCédric Le Goater /*
23aa597f6SCédric Le Goater  * QEMU PowerPC sPAPR XIVE interrupt controller model
33aa597f6SCédric Le Goater  *
43aa597f6SCédric Le Goater  * Copyright (c) 2017-2018, IBM Corporation.
53aa597f6SCédric Le Goater  *
63aa597f6SCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
73aa597f6SCédric Le Goater  * COPYING file in the top-level directory.
83aa597f6SCédric Le Goater  */
93aa597f6SCédric Le Goater 
103aa597f6SCédric Le Goater #include "qemu/osdep.h"
113aa597f6SCédric Le Goater #include "qemu/log.h"
120b8fa32fSMarkus Armbruster #include "qemu/module.h"
133aa597f6SCédric Le Goater #include "qapi/error.h"
143aa597f6SCédric Le Goater #include "qemu/error-report.h"
153aa597f6SCédric Le Goater #include "target/ppc/cpu.h"
163aa597f6SCédric Le Goater #include "sysemu/cpus.h"
1771e8a915SMarkus Armbruster #include "sysemu/reset.h"
18d6454270SMarkus Armbruster #include "migration/vmstate.h"
193aa597f6SCédric Le Goater #include "monitor/monitor.h"
206e21de4aSCédric Le Goater #include "hw/ppc/fdt.h"
213aa597f6SCédric Le Goater #include "hw/ppc/spapr.h"
22a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h"
233aa597f6SCédric Le Goater #include "hw/ppc/spapr_xive.h"
243aa597f6SCédric Le Goater #include "hw/ppc/xive.h"
253aa597f6SCédric Le Goater #include "hw/ppc/xive_regs.h"
26a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h"
273aa597f6SCédric Le Goater 
283aa597f6SCédric Le Goater /*
293aa597f6SCédric Le Goater  * XIVE Virtualization Controller BAR and Thread Managment BAR that we
303aa597f6SCédric Le Goater  * use for the ESB pages and the TIMA pages
313aa597f6SCédric Le Goater  */
323aa597f6SCédric Le Goater #define SPAPR_XIVE_VC_BASE   0x0006010000000000ull
333aa597f6SCédric Le Goater #define SPAPR_XIVE_TM_BASE   0x0006030203180000ull
343aa597f6SCédric Le Goater 
353aa597f6SCédric Le Goater /*
360cddee8dSCédric Le Goater  * The allocation of VP blocks is a complex operation in OPAL and the
370cddee8dSCédric Le Goater  * VP identifiers have a relation with the number of HW chips, the
380cddee8dSCédric Le Goater  * size of the VP blocks, VP grouping, etc. The QEMU sPAPR XIVE
390cddee8dSCédric Le Goater  * controller model does not have the same constraints and can use a
400cddee8dSCédric Le Goater  * simple mapping scheme of the CPU vcpu_id
410cddee8dSCédric Le Goater  *
420cddee8dSCédric Le Goater  * These identifiers are never returned to the OS.
430cddee8dSCédric Le Goater  */
440cddee8dSCédric Le Goater 
450cddee8dSCédric Le Goater #define SPAPR_XIVE_NVT_BASE 0x400
460cddee8dSCédric Le Goater 
470cddee8dSCédric Le Goater /*
480cddee8dSCédric Le Goater  * sPAPR NVT and END indexing helpers
490cddee8dSCédric Le Goater  */
500cddee8dSCédric Le Goater static uint32_t spapr_xive_nvt_to_target(uint8_t nvt_blk, uint32_t nvt_idx)
510cddee8dSCédric Le Goater {
520cddee8dSCédric Le Goater     return nvt_idx - SPAPR_XIVE_NVT_BASE;
530cddee8dSCédric Le Goater }
540cddee8dSCédric Le Goater 
5523bcd5ebSCédric Le Goater static void spapr_xive_cpu_to_nvt(PowerPCCPU *cpu,
5623bcd5ebSCédric Le Goater                                   uint8_t *out_nvt_blk, uint32_t *out_nvt_idx)
5723bcd5ebSCédric Le Goater {
5823bcd5ebSCédric Le Goater     assert(cpu);
5923bcd5ebSCédric Le Goater 
6023bcd5ebSCédric Le Goater     if (out_nvt_blk) {
6123bcd5ebSCédric Le Goater         *out_nvt_blk = SPAPR_XIVE_BLOCK_ID;
6223bcd5ebSCédric Le Goater     }
6323bcd5ebSCédric Le Goater 
6423bcd5ebSCédric Le Goater     if (out_nvt_blk) {
6523bcd5ebSCédric Le Goater         *out_nvt_idx = SPAPR_XIVE_NVT_BASE + cpu->vcpu_id;
6623bcd5ebSCédric Le Goater     }
6723bcd5ebSCédric Le Goater }
6823bcd5ebSCédric Le Goater 
6923bcd5ebSCédric Le Goater static int spapr_xive_target_to_nvt(uint32_t target,
7023bcd5ebSCédric Le Goater                                     uint8_t *out_nvt_blk, uint32_t *out_nvt_idx)
7123bcd5ebSCédric Le Goater {
7223bcd5ebSCédric Le Goater     PowerPCCPU *cpu = spapr_find_cpu(target);
7323bcd5ebSCédric Le Goater 
7423bcd5ebSCédric Le Goater     if (!cpu) {
7523bcd5ebSCédric Le Goater         return -1;
7623bcd5ebSCédric Le Goater     }
7723bcd5ebSCédric Le Goater 
7823bcd5ebSCédric Le Goater     spapr_xive_cpu_to_nvt(cpu, out_nvt_blk, out_nvt_idx);
7923bcd5ebSCédric Le Goater     return 0;
8023bcd5ebSCédric Le Goater }
8123bcd5ebSCédric Le Goater 
8223bcd5ebSCédric Le Goater /*
8323bcd5ebSCédric Le Goater  * sPAPR END indexing uses a simple mapping of the CPU vcpu_id, 8
8423bcd5ebSCédric Le Goater  * priorities per CPU
8523bcd5ebSCédric Le Goater  */
860c575703SCédric Le Goater int spapr_xive_end_to_target(uint8_t end_blk, uint32_t end_idx,
870c575703SCédric Le Goater                              uint32_t *out_server, uint8_t *out_prio)
880c575703SCédric Le Goater {
890c575703SCédric Le Goater 
900c575703SCédric Le Goater     assert(end_blk == SPAPR_XIVE_BLOCK_ID);
910c575703SCédric Le Goater 
920c575703SCédric Le Goater     if (out_server) {
930c575703SCédric Le Goater         *out_server = end_idx >> 3;
940c575703SCédric Le Goater     }
950c575703SCédric Le Goater 
960c575703SCédric Le Goater     if (out_prio) {
970c575703SCédric Le Goater         *out_prio = end_idx & 0x7;
980c575703SCédric Le Goater     }
990c575703SCédric Le Goater     return 0;
1000c575703SCédric Le Goater }
1010c575703SCédric Le Goater 
10223bcd5ebSCédric Le Goater static void spapr_xive_cpu_to_end(PowerPCCPU *cpu, uint8_t prio,
10323bcd5ebSCédric Le Goater                                   uint8_t *out_end_blk, uint32_t *out_end_idx)
10423bcd5ebSCédric Le Goater {
10523bcd5ebSCédric Le Goater     assert(cpu);
10623bcd5ebSCédric Le Goater 
10723bcd5ebSCédric Le Goater     if (out_end_blk) {
10823bcd5ebSCédric Le Goater         *out_end_blk = SPAPR_XIVE_BLOCK_ID;
10923bcd5ebSCédric Le Goater     }
11023bcd5ebSCédric Le Goater 
11123bcd5ebSCédric Le Goater     if (out_end_idx) {
11223bcd5ebSCédric Le Goater         *out_end_idx = (cpu->vcpu_id << 3) + prio;
11323bcd5ebSCédric Le Goater     }
11423bcd5ebSCédric Le Goater }
11523bcd5ebSCédric Le Goater 
11623bcd5ebSCédric Le Goater static int spapr_xive_target_to_end(uint32_t target, uint8_t prio,
11723bcd5ebSCédric Le Goater                                     uint8_t *out_end_blk, uint32_t *out_end_idx)
11823bcd5ebSCédric Le Goater {
11923bcd5ebSCédric Le Goater     PowerPCCPU *cpu = spapr_find_cpu(target);
12023bcd5ebSCédric Le Goater 
12123bcd5ebSCédric Le Goater     if (!cpu) {
12223bcd5ebSCédric Le Goater         return -1;
12323bcd5ebSCédric Le Goater     }
12423bcd5ebSCédric Le Goater 
12523bcd5ebSCédric Le Goater     spapr_xive_cpu_to_end(cpu, prio, out_end_blk, out_end_idx);
12623bcd5ebSCédric Le Goater     return 0;
12723bcd5ebSCédric Le Goater }
12823bcd5ebSCédric Le Goater 
1290cddee8dSCédric Le Goater /*
1303aa597f6SCédric Le Goater  * On sPAPR machines, use a simplified output for the XIVE END
1313aa597f6SCédric Le Goater  * structure dumping only the information related to the OS EQ.
1323aa597f6SCédric Le Goater  */
133ce2918cbSDavid Gibson static void spapr_xive_end_pic_print_info(SpaprXive *xive, XiveEND *end,
1343aa597f6SCédric Le Goater                                           Monitor *mon)
1353aa597f6SCédric Le Goater {
136fb2e8b51SCédric Le Goater     uint64_t qaddr_base = xive_end_qaddr(end);
1373aa597f6SCédric Le Goater     uint32_t qindex = xive_get_field32(END_W1_PAGE_OFF, end->w1);
1383aa597f6SCédric Le Goater     uint32_t qgen = xive_get_field32(END_W1_GENERATION, end->w1);
1393aa597f6SCédric Le Goater     uint32_t qsize = xive_get_field32(END_W0_QSIZE, end->w0);
1403aa597f6SCédric Le Goater     uint32_t qentries = 1 << (qsize + 10);
1413aa597f6SCédric Le Goater     uint32_t nvt = xive_get_field32(END_W6_NVT_INDEX, end->w6);
1423aa597f6SCédric Le Goater     uint8_t priority = xive_get_field32(END_W7_F0_PRIORITY, end->w7);
1433aa597f6SCédric Le Goater 
144fb2e8b51SCédric Le Goater     monitor_printf(mon, "%3d/%d % 6d/%5d @%"PRIx64" ^%d",
1450cddee8dSCédric Le Goater                    spapr_xive_nvt_to_target(0, nvt),
146fb2e8b51SCédric Le Goater                    priority, qindex, qentries, qaddr_base, qgen);
1473aa597f6SCédric Le Goater 
1483aa597f6SCédric Le Goater     xive_end_queue_pic_print_info(end, 6, mon);
1493aa597f6SCédric Le Goater }
1503aa597f6SCédric Le Goater 
151ce2918cbSDavid Gibson void spapr_xive_pic_print_info(SpaprXive *xive, Monitor *mon)
1523aa597f6SCédric Le Goater {
1533aa597f6SCédric Le Goater     XiveSource *xsrc = &xive->source;
1543aa597f6SCédric Le Goater     int i;
1553aa597f6SCédric Le Goater 
1567bfc759cSCédric Le Goater     if (kvm_irqchip_in_kernel()) {
1577bfc759cSCédric Le Goater         Error *local_err = NULL;
1587bfc759cSCédric Le Goater 
1597bfc759cSCédric Le Goater         kvmppc_xive_synchronize_state(xive, &local_err);
1607bfc759cSCédric Le Goater         if (local_err) {
1617bfc759cSCédric Le Goater             error_report_err(local_err);
1627bfc759cSCédric Le Goater             return;
1637bfc759cSCédric Le Goater         }
1647bfc759cSCédric Le Goater     }
1657bfc759cSCédric Le Goater 
166f81d69fcSSatheesh Rajendran     monitor_printf(mon, "  LISN         PQ    EISN     CPU/PRIO EQ\n");
1673aa597f6SCédric Le Goater 
1683aa597f6SCédric Le Goater     for (i = 0; i < xive->nr_irqs; i++) {
1693aa597f6SCédric Le Goater         uint8_t pq = xive_source_esb_get(xsrc, i);
1703aa597f6SCédric Le Goater         XiveEAS *eas = &xive->eat[i];
1713aa597f6SCédric Le Goater 
1723aa597f6SCédric Le Goater         if (!xive_eas_is_valid(eas)) {
1733aa597f6SCédric Le Goater             continue;
1743aa597f6SCédric Le Goater         }
1753aa597f6SCédric Le Goater 
1763aa597f6SCédric Le Goater         monitor_printf(mon, "  %08x %s %c%c%c %s %08x ", i,
1773aa597f6SCédric Le Goater                        xive_source_irq_is_lsi(xsrc, i) ? "LSI" : "MSI",
1783aa597f6SCédric Le Goater                        pq & XIVE_ESB_VAL_P ? 'P' : '-',
1793aa597f6SCédric Le Goater                        pq & XIVE_ESB_VAL_Q ? 'Q' : '-',
1803aa597f6SCédric Le Goater                        xsrc->status[i] & XIVE_STATUS_ASSERTED ? 'A' : ' ',
1813aa597f6SCédric Le Goater                        xive_eas_is_masked(eas) ? "M" : " ",
1823aa597f6SCédric Le Goater                        (int) xive_get_field64(EAS_END_DATA, eas->w));
1833aa597f6SCédric Le Goater 
1843aa597f6SCédric Le Goater         if (!xive_eas_is_masked(eas)) {
1853aa597f6SCédric Le Goater             uint32_t end_idx = xive_get_field64(EAS_END_INDEX, eas->w);
1863aa597f6SCédric Le Goater             XiveEND *end;
1873aa597f6SCédric Le Goater 
1883aa597f6SCédric Le Goater             assert(end_idx < xive->nr_ends);
1893aa597f6SCédric Le Goater             end = &xive->endt[end_idx];
1903aa597f6SCédric Le Goater 
1913aa597f6SCédric Le Goater             if (xive_end_is_valid(end)) {
1923aa597f6SCédric Le Goater                 spapr_xive_end_pic_print_info(xive, end, mon);
1933aa597f6SCédric Le Goater             }
1943aa597f6SCédric Le Goater         }
1953aa597f6SCédric Le Goater         monitor_printf(mon, "\n");
1963aa597f6SCédric Le Goater     }
1973aa597f6SCédric Le Goater }
1983aa597f6SCédric Le Goater 
199ce2918cbSDavid Gibson void spapr_xive_mmio_set_enabled(SpaprXive *xive, bool enable)
2003a8eb78eSCédric Le Goater {
2013a8eb78eSCédric Le Goater     memory_region_set_enabled(&xive->source.esb_mmio, enable);
2023a8eb78eSCédric Le Goater     memory_region_set_enabled(&xive->tm_mmio, enable);
2033a8eb78eSCédric Le Goater 
2043a8eb78eSCédric Le Goater     /* Disable the END ESBs until a guest OS makes use of them */
2053a8eb78eSCédric Le Goater     memory_region_set_enabled(&xive->end_source.esb_mmio, false);
2063a8eb78eSCédric Le Goater }
2073a8eb78eSCédric Le Goater 
208d024a2c1SCédric Le Goater static void spapr_xive_tm_write(void *opaque, hwaddr offset,
209d024a2c1SCédric Le Goater                           uint64_t value, unsigned size)
210d024a2c1SCédric Le Goater {
211d024a2c1SCédric Le Goater     XiveTCTX *tctx = spapr_cpu_state(POWERPC_CPU(current_cpu))->tctx;
212d024a2c1SCédric Le Goater 
213d024a2c1SCédric Le Goater     xive_tctx_tm_write(XIVE_PRESENTER(opaque), tctx, offset, value, size);
214d024a2c1SCédric Le Goater }
215d024a2c1SCédric Le Goater 
216d024a2c1SCédric Le Goater static uint64_t spapr_xive_tm_read(void *opaque, hwaddr offset, unsigned size)
217d024a2c1SCédric Le Goater {
218d024a2c1SCédric Le Goater     XiveTCTX *tctx = spapr_cpu_state(POWERPC_CPU(current_cpu))->tctx;
219d024a2c1SCédric Le Goater 
220d024a2c1SCédric Le Goater     return xive_tctx_tm_read(XIVE_PRESENTER(opaque), tctx, offset, size);
221d024a2c1SCédric Le Goater }
222d024a2c1SCédric Le Goater 
223d024a2c1SCédric Le Goater const MemoryRegionOps spapr_xive_tm_ops = {
224d024a2c1SCédric Le Goater     .read = spapr_xive_tm_read,
225d024a2c1SCédric Le Goater     .write = spapr_xive_tm_write,
226d024a2c1SCédric Le Goater     .endianness = DEVICE_BIG_ENDIAN,
227d024a2c1SCédric Le Goater     .valid = {
228d024a2c1SCédric Le Goater         .min_access_size = 1,
229d024a2c1SCédric Le Goater         .max_access_size = 8,
230d024a2c1SCédric Le Goater     },
231d024a2c1SCédric Le Goater     .impl = {
232d024a2c1SCédric Le Goater         .min_access_size = 1,
233d024a2c1SCédric Le Goater         .max_access_size = 8,
234d024a2c1SCédric Le Goater     },
235d024a2c1SCédric Le Goater };
236d024a2c1SCédric Le Goater 
2373aa597f6SCédric Le Goater static void spapr_xive_end_reset(XiveEND *end)
2383aa597f6SCédric Le Goater {
2393aa597f6SCédric Le Goater     memset(end, 0, sizeof(*end));
2403aa597f6SCédric Le Goater 
2413aa597f6SCédric Le Goater     /* switch off the escalation and notification ESBs */
2423aa597f6SCédric Le Goater     end->w1 = cpu_to_be32(END_W1_ESe_Q | END_W1_ESn_Q);
2433aa597f6SCédric Le Goater }
2443aa597f6SCédric Le Goater 
2453aa597f6SCédric Le Goater static void spapr_xive_reset(void *dev)
2463aa597f6SCédric Le Goater {
247ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(dev);
2483aa597f6SCédric Le Goater     int i;
2493aa597f6SCédric Le Goater 
2503aa597f6SCédric Le Goater     /*
2513aa597f6SCédric Le Goater      * The XiveSource has its own reset handler, which mask off all
2523aa597f6SCédric Le Goater      * IRQs (!P|Q)
2533aa597f6SCédric Le Goater      */
2543aa597f6SCédric Le Goater 
2553aa597f6SCédric Le Goater     /* Mask all valid EASs in the IRQ number space. */
2563aa597f6SCédric Le Goater     for (i = 0; i < xive->nr_irqs; i++) {
2573aa597f6SCédric Le Goater         XiveEAS *eas = &xive->eat[i];
2583aa597f6SCédric Le Goater         if (xive_eas_is_valid(eas)) {
2593aa597f6SCédric Le Goater             eas->w = cpu_to_be64(EAS_VALID | EAS_MASKED);
2603aa597f6SCédric Le Goater         } else {
2613aa597f6SCédric Le Goater             eas->w = 0;
2623aa597f6SCédric Le Goater         }
2633aa597f6SCédric Le Goater     }
2643aa597f6SCédric Le Goater 
2653aa597f6SCédric Le Goater     /* Clear all ENDs */
2663aa597f6SCédric Le Goater     for (i = 0; i < xive->nr_ends; i++) {
2673aa597f6SCédric Le Goater         spapr_xive_end_reset(&xive->endt[i]);
2683aa597f6SCédric Le Goater     }
2693aa597f6SCédric Le Goater }
2703aa597f6SCédric Le Goater 
2713aa597f6SCédric Le Goater static void spapr_xive_instance_init(Object *obj)
2723aa597f6SCédric Le Goater {
273ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(obj);
2743aa597f6SCédric Le Goater 
275f6d4dca8SThomas Huth     object_initialize_child(obj, "source", &xive->source, sizeof(xive->source),
276f6d4dca8SThomas Huth                             TYPE_XIVE_SOURCE, &error_abort, NULL);
2773aa597f6SCédric Le Goater 
278f6d4dca8SThomas Huth     object_initialize_child(obj, "end_source", &xive->end_source,
279f6d4dca8SThomas Huth                             sizeof(xive->end_source), TYPE_XIVE_END_SOURCE,
280f6d4dca8SThomas Huth                             &error_abort, NULL);
28138afd772SCédric Le Goater 
28238afd772SCédric Le Goater     /* Not connected to the KVM XIVE device */
28338afd772SCédric Le Goater     xive->fd = -1;
2843aa597f6SCédric Le Goater }
2853aa597f6SCédric Le Goater 
2863aa597f6SCédric Le Goater static void spapr_xive_realize(DeviceState *dev, Error **errp)
2873aa597f6SCédric Le Goater {
288ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(dev);
2896cc64796SGreg Kurz     SpaprXiveClass *sxc = SPAPR_XIVE_GET_CLASS(xive);
2903aa597f6SCédric Le Goater     XiveSource *xsrc = &xive->source;
2913aa597f6SCédric Le Goater     XiveENDSource *end_xsrc = &xive->end_source;
2923aa597f6SCédric Le Goater     Error *local_err = NULL;
2933aa597f6SCédric Le Goater 
2946cc64796SGreg Kurz     sxc->parent_realize(dev, &local_err);
2956cc64796SGreg Kurz     if (local_err) {
2966cc64796SGreg Kurz         error_propagate(errp, local_err);
2976cc64796SGreg Kurz         return;
2986cc64796SGreg Kurz     }
2996cc64796SGreg Kurz 
3003aa597f6SCédric Le Goater     if (!xive->nr_irqs) {
3013aa597f6SCédric Le Goater         error_setg(errp, "Number of interrupt needs to be greater 0");
3023aa597f6SCédric Le Goater         return;
3033aa597f6SCédric Le Goater     }
3043aa597f6SCédric Le Goater 
3053aa597f6SCédric Le Goater     if (!xive->nr_ends) {
3063aa597f6SCédric Le Goater         error_setg(errp, "Number of interrupt needs to be greater 0");
3073aa597f6SCédric Le Goater         return;
3083aa597f6SCédric Le Goater     }
3093aa597f6SCédric Le Goater 
3103aa597f6SCédric Le Goater     /*
3113aa597f6SCédric Le Goater      * Initialize the internal sources, for IPIs and virtual devices.
3123aa597f6SCédric Le Goater      */
3133aa597f6SCédric Le Goater     object_property_set_int(OBJECT(xsrc), xive->nr_irqs, "nr-irqs",
3143aa597f6SCédric Le Goater                             &error_fatal);
31582ea3a1bSGreg Kurz     object_property_set_link(OBJECT(xsrc), OBJECT(xive), "xive",
31682ea3a1bSGreg Kurz                              &error_abort);
3173aa597f6SCédric Le Goater     object_property_set_bool(OBJECT(xsrc), true, "realized", &local_err);
3183aa597f6SCédric Le Goater     if (local_err) {
3193aa597f6SCédric Le Goater         error_propagate(errp, local_err);
3203aa597f6SCédric Le Goater         return;
3213aa597f6SCédric Le Goater     }
322981b1c62SCédric Le Goater     sysbus_init_mmio(SYS_BUS_DEVICE(xive), &xsrc->esb_mmio);
3233aa597f6SCédric Le Goater 
3243aa597f6SCédric Le Goater     /*
3253aa597f6SCédric Le Goater      * Initialize the END ESB source
3263aa597f6SCédric Le Goater      */
3273aa597f6SCédric Le Goater     object_property_set_int(OBJECT(end_xsrc), xive->nr_irqs, "nr-ends",
3283aa597f6SCédric Le Goater                             &error_fatal);
3290ab2316eSGreg Kurz     object_property_set_link(OBJECT(end_xsrc), OBJECT(xive), "xive",
3300ab2316eSGreg Kurz                              &error_abort);
3313aa597f6SCédric Le Goater     object_property_set_bool(OBJECT(end_xsrc), true, "realized", &local_err);
3323aa597f6SCédric Le Goater     if (local_err) {
3333aa597f6SCédric Le Goater         error_propagate(errp, local_err);
3343aa597f6SCédric Le Goater         return;
3353aa597f6SCédric Le Goater     }
336981b1c62SCédric Le Goater     sysbus_init_mmio(SYS_BUS_DEVICE(xive), &end_xsrc->esb_mmio);
3373aa597f6SCédric Le Goater 
3383aa597f6SCédric Le Goater     /* Set the mapping address of the END ESB pages after the source ESBs */
3393aa597f6SCédric Le Goater     xive->end_base = xive->vc_base + (1ull << xsrc->esb_shift) * xsrc->nr_irqs;
3403aa597f6SCédric Le Goater 
3413aa597f6SCédric Le Goater     /*
3423aa597f6SCédric Le Goater      * Allocate the routing tables
3433aa597f6SCédric Le Goater      */
3443aa597f6SCédric Le Goater     xive->eat = g_new0(XiveEAS, xive->nr_irqs);
3453aa597f6SCédric Le Goater     xive->endt = g_new0(XiveEND, xive->nr_ends);
3463aa597f6SCédric Le Goater 
34738afd772SCédric Le Goater     xive->nodename = g_strdup_printf("interrupt-controller@%" PRIx64,
34838afd772SCédric Le Goater                            xive->tm_base + XIVE_TM_USER_PAGE * (1 << TM_SHIFT));
34938afd772SCédric Le Goater 
35038afd772SCédric Le Goater     qemu_register_reset(spapr_xive_reset, dev);
351cdd71c8eSCédric Le Goater 
3523aa597f6SCédric Le Goater     /* TIMA initialization */
353d024a2c1SCédric Le Goater     memory_region_init_io(&xive->tm_mmio, OBJECT(xive), &spapr_xive_tm_ops,
354d024a2c1SCédric Le Goater                           xive, "xive.tima", 4ull << TM_SHIFT);
355981b1c62SCédric Le Goater     sysbus_init_mmio(SYS_BUS_DEVICE(xive), &xive->tm_mmio);
3563aa597f6SCédric Le Goater 
357981b1c62SCédric Le Goater     /*
358981b1c62SCédric Le Goater      * Map all regions. These will be enabled or disabled at reset and
359981b1c62SCédric Le Goater      * can also be overridden by KVM memory regions if active
360981b1c62SCédric Le Goater      */
361981b1c62SCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(xive), 0, xive->vc_base);
362981b1c62SCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(xive), 1, xive->end_base);
363981b1c62SCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(xive), 2, xive->tm_base);
3643aa597f6SCédric Le Goater }
3653aa597f6SCédric Le Goater 
3663aa597f6SCédric Le Goater static int spapr_xive_get_eas(XiveRouter *xrtr, uint8_t eas_blk,
3673aa597f6SCédric Le Goater                               uint32_t eas_idx, XiveEAS *eas)
3683aa597f6SCédric Le Goater {
369ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(xrtr);
3703aa597f6SCédric Le Goater 
3713aa597f6SCédric Le Goater     if (eas_idx >= xive->nr_irqs) {
3723aa597f6SCédric Le Goater         return -1;
3733aa597f6SCédric Le Goater     }
3743aa597f6SCédric Le Goater 
3753aa597f6SCédric Le Goater     *eas = xive->eat[eas_idx];
3763aa597f6SCédric Le Goater     return 0;
3773aa597f6SCédric Le Goater }
3783aa597f6SCédric Le Goater 
3793aa597f6SCédric Le Goater static int spapr_xive_get_end(XiveRouter *xrtr,
3803aa597f6SCédric Le Goater                               uint8_t end_blk, uint32_t end_idx, XiveEND *end)
3813aa597f6SCédric Le Goater {
382ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(xrtr);
3833aa597f6SCédric Le Goater 
3843aa597f6SCédric Le Goater     if (end_idx >= xive->nr_ends) {
3853aa597f6SCédric Le Goater         return -1;
3863aa597f6SCédric Le Goater     }
3873aa597f6SCédric Le Goater 
3883aa597f6SCédric Le Goater     memcpy(end, &xive->endt[end_idx], sizeof(XiveEND));
3893aa597f6SCédric Le Goater     return 0;
3903aa597f6SCédric Le Goater }
3913aa597f6SCédric Le Goater 
3923aa597f6SCédric Le Goater static int spapr_xive_write_end(XiveRouter *xrtr, uint8_t end_blk,
3933aa597f6SCédric Le Goater                                 uint32_t end_idx, XiveEND *end,
3943aa597f6SCédric Le Goater                                 uint8_t word_number)
3953aa597f6SCédric Le Goater {
396ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(xrtr);
3973aa597f6SCédric Le Goater 
3983aa597f6SCédric Le Goater     if (end_idx >= xive->nr_ends) {
3993aa597f6SCédric Le Goater         return -1;
4003aa597f6SCédric Le Goater     }
4013aa597f6SCédric Le Goater 
4023aa597f6SCédric Le Goater     memcpy(&xive->endt[end_idx], end, sizeof(XiveEND));
4033aa597f6SCédric Le Goater     return 0;
4043aa597f6SCédric Le Goater }
4053aa597f6SCédric Le Goater 
4060cddee8dSCédric Le Goater static int spapr_xive_get_nvt(XiveRouter *xrtr,
4070cddee8dSCédric Le Goater                               uint8_t nvt_blk, uint32_t nvt_idx, XiveNVT *nvt)
4080cddee8dSCédric Le Goater {
4090cddee8dSCédric Le Goater     uint32_t vcpu_id = spapr_xive_nvt_to_target(nvt_blk, nvt_idx);
4100cddee8dSCédric Le Goater     PowerPCCPU *cpu = spapr_find_cpu(vcpu_id);
4110cddee8dSCédric Le Goater 
4120cddee8dSCédric Le Goater     if (!cpu) {
4130cddee8dSCédric Le Goater         /* TODO: should we assert() if we can find a NVT ? */
4140cddee8dSCédric Le Goater         return -1;
4150cddee8dSCédric Le Goater     }
4160cddee8dSCédric Le Goater 
4170cddee8dSCédric Le Goater     /*
4180cddee8dSCédric Le Goater      * sPAPR does not maintain a NVT table. Return that the NVT is
4190cddee8dSCédric Le Goater      * valid if we have found a matching CPU
4200cddee8dSCédric Le Goater      */
4210cddee8dSCédric Le Goater     nvt->w0 = cpu_to_be32(NVT_W0_VALID);
4220cddee8dSCédric Le Goater     return 0;
4230cddee8dSCédric Le Goater }
4240cddee8dSCédric Le Goater 
4250cddee8dSCédric Le Goater static int spapr_xive_write_nvt(XiveRouter *xrtr, uint8_t nvt_blk,
4260cddee8dSCédric Le Goater                                 uint32_t nvt_idx, XiveNVT *nvt,
4270cddee8dSCédric Le Goater                                 uint8_t word_number)
4280cddee8dSCédric Le Goater {
4290cddee8dSCédric Le Goater     /*
4300cddee8dSCédric Le Goater      * We don't need to write back to the NVTs because the sPAPR
4310cddee8dSCédric Le Goater      * machine should never hit a non-scheduled NVT. It should never
4320cddee8dSCédric Le Goater      * get called.
4330cddee8dSCédric Le Goater      */
4340cddee8dSCédric Le Goater     g_assert_not_reached();
4350cddee8dSCédric Le Goater }
4360cddee8dSCédric Le Goater 
437f87dae18SCédric Le Goater static int spapr_xive_match_nvt(XivePresenter *xptr, uint8_t format,
438f87dae18SCédric Le Goater                                 uint8_t nvt_blk, uint32_t nvt_idx,
439f87dae18SCédric Le Goater                                 bool cam_ignore, uint8_t priority,
440f87dae18SCédric Le Goater                                 uint32_t logic_serv, XiveTCTXMatch *match)
441f87dae18SCédric Le Goater {
442f87dae18SCédric Le Goater     CPUState *cs;
443f87dae18SCédric Le Goater     int count = 0;
444f87dae18SCédric Le Goater 
445f87dae18SCédric Le Goater     CPU_FOREACH(cs) {
446f87dae18SCédric Le Goater         PowerPCCPU *cpu = POWERPC_CPU(cs);
447f87dae18SCédric Le Goater         XiveTCTX *tctx = spapr_cpu_state(cpu)->tctx;
448f87dae18SCédric Le Goater         int ring;
449f87dae18SCédric Le Goater 
450f87dae18SCédric Le Goater         /*
451f87dae18SCédric Le Goater          * Skip partially initialized vCPUs. This can happen when
452f87dae18SCédric Le Goater          * vCPUs are hotplugged.
453f87dae18SCédric Le Goater          */
454f87dae18SCédric Le Goater         if (!tctx) {
455f87dae18SCédric Le Goater             continue;
456f87dae18SCédric Le Goater         }
457f87dae18SCédric Le Goater 
458f87dae18SCédric Le Goater         /*
459f87dae18SCédric Le Goater          * Check the thread context CAM lines and record matches.
460f87dae18SCédric Le Goater          */
461f87dae18SCédric Le Goater         ring = xive_presenter_tctx_match(xptr, tctx, format, nvt_blk, nvt_idx,
462f87dae18SCédric Le Goater                                          cam_ignore, logic_serv);
463f87dae18SCédric Le Goater         /*
464f87dae18SCédric Le Goater          * Save the matching thread interrupt context and follow on to
465f87dae18SCédric Le Goater          * check for duplicates which are invalid.
466f87dae18SCédric Le Goater          */
467f87dae18SCédric Le Goater         if (ring != -1) {
468f87dae18SCédric Le Goater             if (match->tctx) {
469f87dae18SCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "XIVE: already found a thread "
470f87dae18SCédric Le Goater                               "context NVT %x/%x\n", nvt_blk, nvt_idx);
471f87dae18SCédric Le Goater                 return -1;
472f87dae18SCédric Le Goater             }
473f87dae18SCédric Le Goater 
474f87dae18SCédric Le Goater             match->ring = ring;
475f87dae18SCédric Le Goater             match->tctx = tctx;
476f87dae18SCédric Le Goater             count++;
477f87dae18SCédric Le Goater         }
478f87dae18SCédric Le Goater     }
479f87dae18SCédric Le Goater 
480f87dae18SCédric Le Goater     return count;
481f87dae18SCédric Le Goater }
482f87dae18SCédric Le Goater 
483f22f56ddSCédric Le Goater static uint8_t spapr_xive_get_block_id(XiveRouter *xrtr)
484f22f56ddSCédric Le Goater {
485f22f56ddSCédric Le Goater     return SPAPR_XIVE_BLOCK_ID;
486f22f56ddSCédric Le Goater }
487f22f56ddSCédric Le Goater 
4883aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive_end = {
4893aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE "/end",
4903aa597f6SCédric Le Goater     .version_id = 1,
4913aa597f6SCédric Le Goater     .minimum_version_id = 1,
4923aa597f6SCédric Le Goater     .fields = (VMStateField []) {
4933aa597f6SCédric Le Goater         VMSTATE_UINT32(w0, XiveEND),
4943aa597f6SCédric Le Goater         VMSTATE_UINT32(w1, XiveEND),
4953aa597f6SCédric Le Goater         VMSTATE_UINT32(w2, XiveEND),
4963aa597f6SCédric Le Goater         VMSTATE_UINT32(w3, XiveEND),
4973aa597f6SCédric Le Goater         VMSTATE_UINT32(w4, XiveEND),
4983aa597f6SCédric Le Goater         VMSTATE_UINT32(w5, XiveEND),
4993aa597f6SCédric Le Goater         VMSTATE_UINT32(w6, XiveEND),
5003aa597f6SCédric Le Goater         VMSTATE_UINT32(w7, XiveEND),
5013aa597f6SCédric Le Goater         VMSTATE_END_OF_LIST()
5023aa597f6SCédric Le Goater     },
5033aa597f6SCédric Le Goater };
5043aa597f6SCédric Le Goater 
5053aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive_eas = {
5063aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE "/eas",
5073aa597f6SCédric Le Goater     .version_id = 1,
5083aa597f6SCédric Le Goater     .minimum_version_id = 1,
5093aa597f6SCédric Le Goater     .fields = (VMStateField []) {
5103aa597f6SCédric Le Goater         VMSTATE_UINT64(w, XiveEAS),
5113aa597f6SCédric Le Goater         VMSTATE_END_OF_LIST()
5123aa597f6SCédric Le Goater     },
5133aa597f6SCédric Le Goater };
5143aa597f6SCédric Le Goater 
515277dd3d7SCédric Le Goater static int vmstate_spapr_xive_pre_save(void *opaque)
516277dd3d7SCédric Le Goater {
517277dd3d7SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
518277dd3d7SCédric Le Goater         return kvmppc_xive_pre_save(SPAPR_XIVE(opaque));
519277dd3d7SCédric Le Goater     }
520277dd3d7SCédric Le Goater 
521277dd3d7SCédric Le Goater     return 0;
522277dd3d7SCédric Le Goater }
523277dd3d7SCédric Le Goater 
524277dd3d7SCédric Le Goater /*
525277dd3d7SCédric Le Goater  * Called by the sPAPR IRQ backend 'post_load' method at the machine
526277dd3d7SCédric Le Goater  * level.
527277dd3d7SCédric Le Goater  */
528605994e5SDavid Gibson static int spapr_xive_post_load(SpaprInterruptController *intc, int version_id)
529277dd3d7SCédric Le Goater {
530277dd3d7SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
531605994e5SDavid Gibson         return kvmppc_xive_post_load(SPAPR_XIVE(intc), version_id);
532277dd3d7SCédric Le Goater     }
533277dd3d7SCédric Le Goater 
534277dd3d7SCédric Le Goater     return 0;
535277dd3d7SCédric Le Goater }
536277dd3d7SCédric Le Goater 
5373aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive = {
5383aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE,
5393aa597f6SCédric Le Goater     .version_id = 1,
5403aa597f6SCédric Le Goater     .minimum_version_id = 1,
541277dd3d7SCédric Le Goater     .pre_save = vmstate_spapr_xive_pre_save,
542277dd3d7SCédric Le Goater     .post_load = NULL, /* handled at the machine level */
5433aa597f6SCédric Le Goater     .fields = (VMStateField[]) {
544ce2918cbSDavid Gibson         VMSTATE_UINT32_EQUAL(nr_irqs, SpaprXive, NULL),
545ce2918cbSDavid Gibson         VMSTATE_STRUCT_VARRAY_POINTER_UINT32(eat, SpaprXive, nr_irqs,
5463aa597f6SCédric Le Goater                                      vmstate_spapr_xive_eas, XiveEAS),
547ce2918cbSDavid Gibson         VMSTATE_STRUCT_VARRAY_POINTER_UINT32(endt, SpaprXive, nr_ends,
5483aa597f6SCédric Le Goater                                              vmstate_spapr_xive_end, XiveEND),
5493aa597f6SCédric Le Goater         VMSTATE_END_OF_LIST()
5503aa597f6SCédric Le Goater     },
5513aa597f6SCédric Le Goater };
5523aa597f6SCédric Le Goater 
5530b0e52b1SDavid Gibson static int spapr_xive_claim_irq(SpaprInterruptController *intc, int lisn,
5540b0e52b1SDavid Gibson                                 bool lsi, Error **errp)
5550b0e52b1SDavid Gibson {
5560b0e52b1SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
5570b0e52b1SDavid Gibson     XiveSource *xsrc = &xive->source;
5580b0e52b1SDavid Gibson 
5590b0e52b1SDavid Gibson     assert(lisn < xive->nr_irqs);
5600b0e52b1SDavid Gibson 
5610b0e52b1SDavid Gibson     if (xive_eas_is_valid(&xive->eat[lisn])) {
5620b0e52b1SDavid Gibson         error_setg(errp, "IRQ %d is not free", lisn);
5630b0e52b1SDavid Gibson         return -EBUSY;
5640b0e52b1SDavid Gibson     }
5650b0e52b1SDavid Gibson 
5660b0e52b1SDavid Gibson     /*
5670b0e52b1SDavid Gibson      * Set default values when allocating an IRQ number
5680b0e52b1SDavid Gibson      */
5690b0e52b1SDavid Gibson     xive->eat[lisn].w |= cpu_to_be64(EAS_VALID | EAS_MASKED);
5700b0e52b1SDavid Gibson     if (lsi) {
5710b0e52b1SDavid Gibson         xive_source_irq_set_lsi(xsrc, lisn);
5720b0e52b1SDavid Gibson     }
5730b0e52b1SDavid Gibson 
5740b0e52b1SDavid Gibson     if (kvm_irqchip_in_kernel()) {
5750b0e52b1SDavid Gibson         return kvmppc_xive_source_reset_one(xsrc, lisn, errp);
5760b0e52b1SDavid Gibson     }
5770b0e52b1SDavid Gibson 
5780b0e52b1SDavid Gibson     return 0;
5790b0e52b1SDavid Gibson }
5800b0e52b1SDavid Gibson 
5810b0e52b1SDavid Gibson static void spapr_xive_free_irq(SpaprInterruptController *intc, int lisn)
5820b0e52b1SDavid Gibson {
5830b0e52b1SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
5840b0e52b1SDavid Gibson     assert(lisn < xive->nr_irqs);
5850b0e52b1SDavid Gibson 
5860b0e52b1SDavid Gibson     xive->eat[lisn].w &= cpu_to_be64(~EAS_VALID);
5870b0e52b1SDavid Gibson }
5880b0e52b1SDavid Gibson 
5893aa597f6SCédric Le Goater static Property spapr_xive_properties[] = {
590ce2918cbSDavid Gibson     DEFINE_PROP_UINT32("nr-irqs", SpaprXive, nr_irqs, 0),
591ce2918cbSDavid Gibson     DEFINE_PROP_UINT32("nr-ends", SpaprXive, nr_ends, 0),
592ce2918cbSDavid Gibson     DEFINE_PROP_UINT64("vc-base", SpaprXive, vc_base, SPAPR_XIVE_VC_BASE),
593ce2918cbSDavid Gibson     DEFINE_PROP_UINT64("tm-base", SpaprXive, tm_base, SPAPR_XIVE_TM_BASE),
5943aa597f6SCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
5953aa597f6SCédric Le Goater };
5963aa597f6SCédric Le Goater 
597ebd6be08SDavid Gibson static int spapr_xive_cpu_intc_create(SpaprInterruptController *intc,
598ebd6be08SDavid Gibson                                       PowerPCCPU *cpu, Error **errp)
599ebd6be08SDavid Gibson {
600ebd6be08SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
601ebd6be08SDavid Gibson     Object *obj;
602ebd6be08SDavid Gibson     SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu);
603ebd6be08SDavid Gibson 
60447950946SCédric Le Goater     obj = xive_tctx_create(OBJECT(cpu), XIVE_PRESENTER(xive), errp);
605ebd6be08SDavid Gibson     if (!obj) {
606ebd6be08SDavid Gibson         return -1;
607ebd6be08SDavid Gibson     }
608ebd6be08SDavid Gibson 
609ebd6be08SDavid Gibson     spapr_cpu->tctx = XIVE_TCTX(obj);
610ebd6be08SDavid Gibson     return 0;
611ebd6be08SDavid Gibson }
612ebd6be08SDavid Gibson 
61397c00c54SCédric Le Goater static void xive_tctx_set_os_cam(XiveTCTX *tctx, uint32_t os_cam)
61497c00c54SCédric Le Goater {
61597c00c54SCédric Le Goater     uint32_t qw1w2 = cpu_to_be32(TM_QW1W2_VO | os_cam);
61697c00c54SCédric Le Goater     memcpy(&tctx->regs[TM_QW1_OS + TM_WORD2], &qw1w2, 4);
61797c00c54SCédric Le Goater }
61897c00c54SCédric Le Goater 
619d49e8a9bSCédric Le Goater static void spapr_xive_cpu_intc_reset(SpaprInterruptController *intc,
620d49e8a9bSCédric Le Goater                                      PowerPCCPU *cpu)
621d49e8a9bSCédric Le Goater {
622d49e8a9bSCédric Le Goater     XiveTCTX *tctx = spapr_cpu_state(cpu)->tctx;
62397c00c54SCédric Le Goater     uint8_t  nvt_blk;
62497c00c54SCédric Le Goater     uint32_t nvt_idx;
625d49e8a9bSCédric Le Goater 
626d49e8a9bSCédric Le Goater     xive_tctx_reset(tctx);
62797c00c54SCédric Le Goater 
62897c00c54SCédric Le Goater     /*
62997c00c54SCédric Le Goater      * When a Virtual Processor is scheduled to run on a HW thread,
63097c00c54SCédric Le Goater      * the hypervisor pushes its identifier in the OS CAM line.
63197c00c54SCédric Le Goater      * Emulate the same behavior under QEMU.
63297c00c54SCédric Le Goater      */
63397c00c54SCédric Le Goater     spapr_xive_cpu_to_nvt(cpu, &nvt_blk, &nvt_idx);
63497c00c54SCédric Le Goater 
63597c00c54SCédric Le Goater     xive_tctx_set_os_cam(tctx, xive_nvt_cam_line(nvt_blk, nvt_idx));
636d49e8a9bSCédric Le Goater }
637d49e8a9bSCédric Le Goater 
6380990ce6aSGreg Kurz static void spapr_xive_cpu_intc_destroy(SpaprInterruptController *intc,
6390990ce6aSGreg Kurz                                         PowerPCCPU *cpu)
6400990ce6aSGreg Kurz {
6410990ce6aSGreg Kurz     SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu);
6420990ce6aSGreg Kurz 
6430990ce6aSGreg Kurz     xive_tctx_destroy(spapr_cpu->tctx);
6440990ce6aSGreg Kurz     spapr_cpu->tctx = NULL;
6450990ce6aSGreg Kurz }
6460990ce6aSGreg Kurz 
6477bcdbccaSDavid Gibson static void spapr_xive_set_irq(SpaprInterruptController *intc, int irq, int val)
6487bcdbccaSDavid Gibson {
6497bcdbccaSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
6507bcdbccaSDavid Gibson 
6517bcdbccaSDavid Gibson     if (kvm_irqchip_in_kernel()) {
6527bcdbccaSDavid Gibson         kvmppc_xive_source_set_irq(&xive->source, irq, val);
6537bcdbccaSDavid Gibson     } else {
6547bcdbccaSDavid Gibson         xive_source_set_irq(&xive->source, irq, val);
6557bcdbccaSDavid Gibson     }
6567bcdbccaSDavid Gibson }
6577bcdbccaSDavid Gibson 
658328d8eb2SDavid Gibson static void spapr_xive_print_info(SpaprInterruptController *intc, Monitor *mon)
659328d8eb2SDavid Gibson {
660328d8eb2SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
661328d8eb2SDavid Gibson     CPUState *cs;
662328d8eb2SDavid Gibson 
663328d8eb2SDavid Gibson     CPU_FOREACH(cs) {
664328d8eb2SDavid Gibson         PowerPCCPU *cpu = POWERPC_CPU(cs);
665328d8eb2SDavid Gibson 
666328d8eb2SDavid Gibson         xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon);
667328d8eb2SDavid Gibson     }
668328d8eb2SDavid Gibson 
669328d8eb2SDavid Gibson     spapr_xive_pic_print_info(xive, mon);
670328d8eb2SDavid Gibson }
671328d8eb2SDavid Gibson 
67205289273SDavid Gibson static void spapr_xive_dt(SpaprInterruptController *intc, uint32_t nr_servers,
67305289273SDavid Gibson                           void *fdt, uint32_t phandle)
67405289273SDavid Gibson {
67505289273SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
67605289273SDavid Gibson     int node;
67705289273SDavid Gibson     uint64_t timas[2 * 2];
67805289273SDavid Gibson     /* Interrupt number ranges for the IPIs */
67905289273SDavid Gibson     uint32_t lisn_ranges[] = {
680*52d3403dSCédric Le Goater         cpu_to_be32(SPAPR_IRQ_IPI),
681*52d3403dSCédric Le Goater         cpu_to_be32(SPAPR_IRQ_IPI + nr_servers),
68205289273SDavid Gibson     };
68305289273SDavid Gibson     /*
68405289273SDavid Gibson      * EQ size - the sizes of pages supported by the system 4K, 64K,
68505289273SDavid Gibson      * 2M, 16M. We only advertise 64K for the moment.
68605289273SDavid Gibson      */
68705289273SDavid Gibson     uint32_t eq_sizes[] = {
68805289273SDavid Gibson         cpu_to_be32(16), /* 64K */
68905289273SDavid Gibson     };
69005289273SDavid Gibson     /*
69105289273SDavid Gibson      * The following array is in sync with the reserved priorities
69205289273SDavid Gibson      * defined by the 'spapr_xive_priority_is_reserved' routine.
69305289273SDavid Gibson      */
69405289273SDavid Gibson     uint32_t plat_res_int_priorities[] = {
69505289273SDavid Gibson         cpu_to_be32(7),    /* start */
69605289273SDavid Gibson         cpu_to_be32(0xf8), /* count */
69705289273SDavid Gibson     };
69805289273SDavid Gibson 
69905289273SDavid Gibson     /* Thread Interrupt Management Area : User (ring 3) and OS (ring 2) */
70005289273SDavid Gibson     timas[0] = cpu_to_be64(xive->tm_base +
70105289273SDavid Gibson                            XIVE_TM_USER_PAGE * (1ull << TM_SHIFT));
70205289273SDavid Gibson     timas[1] = cpu_to_be64(1ull << TM_SHIFT);
70305289273SDavid Gibson     timas[2] = cpu_to_be64(xive->tm_base +
70405289273SDavid Gibson                            XIVE_TM_OS_PAGE * (1ull << TM_SHIFT));
70505289273SDavid Gibson     timas[3] = cpu_to_be64(1ull << TM_SHIFT);
70605289273SDavid Gibson 
70705289273SDavid Gibson     _FDT(node = fdt_add_subnode(fdt, 0, xive->nodename));
70805289273SDavid Gibson 
70905289273SDavid Gibson     _FDT(fdt_setprop_string(fdt, node, "device_type", "power-ivpe"));
71005289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "reg", timas, sizeof(timas)));
71105289273SDavid Gibson 
71205289273SDavid Gibson     _FDT(fdt_setprop_string(fdt, node, "compatible", "ibm,power-ivpe"));
71305289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "ibm,xive-eq-sizes", eq_sizes,
71405289273SDavid Gibson                      sizeof(eq_sizes)));
71505289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "ibm,xive-lisn-ranges", lisn_ranges,
71605289273SDavid Gibson                      sizeof(lisn_ranges)));
71705289273SDavid Gibson 
71805289273SDavid Gibson     /* For Linux to link the LSIs to the interrupt controller. */
71905289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "interrupt-controller", NULL, 0));
72005289273SDavid Gibson     _FDT(fdt_setprop_cell(fdt, node, "#interrupt-cells", 2));
72105289273SDavid Gibson 
72205289273SDavid Gibson     /* For SLOF */
72305289273SDavid Gibson     _FDT(fdt_setprop_cell(fdt, node, "linux,phandle", phandle));
72405289273SDavid Gibson     _FDT(fdt_setprop_cell(fdt, node, "phandle", phandle));
72505289273SDavid Gibson 
72605289273SDavid Gibson     /*
72705289273SDavid Gibson      * The "ibm,plat-res-int-priorities" property defines the priority
72805289273SDavid Gibson      * ranges reserved by the hypervisor
72905289273SDavid Gibson      */
73005289273SDavid Gibson     _FDT(fdt_setprop(fdt, 0, "ibm,plat-res-int-priorities",
73105289273SDavid Gibson                      plat_res_int_priorities, sizeof(plat_res_int_priorities)));
73205289273SDavid Gibson }
73305289273SDavid Gibson 
7344ffb7496SGreg Kurz static int spapr_xive_activate(SpaprInterruptController *intc,
7354ffb7496SGreg Kurz                                uint32_t nr_servers, Error **errp)
736567192d4SDavid Gibson {
737567192d4SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
738567192d4SDavid Gibson 
739567192d4SDavid Gibson     if (kvm_enabled()) {
7404ffb7496SGreg Kurz         int rc = spapr_irq_init_kvm(kvmppc_xive_connect, intc, nr_servers,
7414ffb7496SGreg Kurz                                     errp);
742567192d4SDavid Gibson         if (rc < 0) {
743567192d4SDavid Gibson             return rc;
744567192d4SDavid Gibson         }
745567192d4SDavid Gibson     }
746567192d4SDavid Gibson 
747567192d4SDavid Gibson     /* Activate the XIVE MMIOs */
748567192d4SDavid Gibson     spapr_xive_mmio_set_enabled(xive, true);
749567192d4SDavid Gibson 
750567192d4SDavid Gibson     return 0;
751567192d4SDavid Gibson }
752567192d4SDavid Gibson 
753567192d4SDavid Gibson static void spapr_xive_deactivate(SpaprInterruptController *intc)
754567192d4SDavid Gibson {
755567192d4SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
756567192d4SDavid Gibson 
757567192d4SDavid Gibson     spapr_xive_mmio_set_enabled(xive, false);
758567192d4SDavid Gibson 
759567192d4SDavid Gibson     if (kvm_irqchip_in_kernel()) {
760567192d4SDavid Gibson         kvmppc_xive_disconnect(intc);
761567192d4SDavid Gibson     }
762567192d4SDavid Gibson }
763567192d4SDavid Gibson 
7643aa597f6SCédric Le Goater static void spapr_xive_class_init(ObjectClass *klass, void *data)
7653aa597f6SCédric Le Goater {
7663aa597f6SCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
7673aa597f6SCédric Le Goater     XiveRouterClass *xrc = XIVE_ROUTER_CLASS(klass);
768ebd6be08SDavid Gibson     SpaprInterruptControllerClass *sicc = SPAPR_INTC_CLASS(klass);
769f87dae18SCédric Le Goater     XivePresenterClass *xpc = XIVE_PRESENTER_CLASS(klass);
7706cc64796SGreg Kurz     SpaprXiveClass *sxc = SPAPR_XIVE_CLASS(klass);
7713aa597f6SCédric Le Goater 
7723aa597f6SCédric Le Goater     dc->desc    = "sPAPR XIVE Interrupt Controller";
7734f67d30bSMarc-André Lureau     device_class_set_props(dc, spapr_xive_properties);
7746cc64796SGreg Kurz     device_class_set_parent_realize(dc, spapr_xive_realize,
7756cc64796SGreg Kurz                                     &sxc->parent_realize);
7763aa597f6SCédric Le Goater     dc->vmsd    = &vmstate_spapr_xive;
7773aa597f6SCédric Le Goater 
7783aa597f6SCédric Le Goater     xrc->get_eas = spapr_xive_get_eas;
7793aa597f6SCédric Le Goater     xrc->get_end = spapr_xive_get_end;
7803aa597f6SCédric Le Goater     xrc->write_end = spapr_xive_write_end;
7810cddee8dSCédric Le Goater     xrc->get_nvt = spapr_xive_get_nvt;
7820cddee8dSCédric Le Goater     xrc->write_nvt = spapr_xive_write_nvt;
783f22f56ddSCédric Le Goater     xrc->get_block_id = spapr_xive_get_block_id;
784ebd6be08SDavid Gibson 
785567192d4SDavid Gibson     sicc->activate = spapr_xive_activate;
786567192d4SDavid Gibson     sicc->deactivate = spapr_xive_deactivate;
787ebd6be08SDavid Gibson     sicc->cpu_intc_create = spapr_xive_cpu_intc_create;
788d49e8a9bSCédric Le Goater     sicc->cpu_intc_reset = spapr_xive_cpu_intc_reset;
7890990ce6aSGreg Kurz     sicc->cpu_intc_destroy = spapr_xive_cpu_intc_destroy;
7900b0e52b1SDavid Gibson     sicc->claim_irq = spapr_xive_claim_irq;
7910b0e52b1SDavid Gibson     sicc->free_irq = spapr_xive_free_irq;
7927bcdbccaSDavid Gibson     sicc->set_irq = spapr_xive_set_irq;
793328d8eb2SDavid Gibson     sicc->print_info = spapr_xive_print_info;
79405289273SDavid Gibson     sicc->dt = spapr_xive_dt;
795605994e5SDavid Gibson     sicc->post_load = spapr_xive_post_load;
796f87dae18SCédric Le Goater 
797f87dae18SCédric Le Goater     xpc->match_nvt  = spapr_xive_match_nvt;
7983aa597f6SCédric Le Goater }
7993aa597f6SCédric Le Goater 
8003aa597f6SCédric Le Goater static const TypeInfo spapr_xive_info = {
8013aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE,
8023aa597f6SCédric Le Goater     .parent = TYPE_XIVE_ROUTER,
8033aa597f6SCédric Le Goater     .instance_init = spapr_xive_instance_init,
804ce2918cbSDavid Gibson     .instance_size = sizeof(SpaprXive),
8053aa597f6SCédric Le Goater     .class_init = spapr_xive_class_init,
8066cc64796SGreg Kurz     .class_size = sizeof(SpaprXiveClass),
807150e25f8SDavid Gibson     .interfaces = (InterfaceInfo[]) {
808150e25f8SDavid Gibson         { TYPE_SPAPR_INTC },
809150e25f8SDavid Gibson         { }
810150e25f8SDavid Gibson     },
8113aa597f6SCédric Le Goater };
8123aa597f6SCédric Le Goater 
8133aa597f6SCédric Le Goater static void spapr_xive_register_types(void)
8143aa597f6SCédric Le Goater {
8153aa597f6SCédric Le Goater     type_register_static(&spapr_xive_info);
8163aa597f6SCédric Le Goater }
8173aa597f6SCédric Le Goater 
8183aa597f6SCédric Le Goater type_init(spapr_xive_register_types)
8193aa597f6SCédric Le Goater 
82023bcd5ebSCédric Le Goater /*
82123bcd5ebSCédric Le Goater  * XIVE hcalls
82223bcd5ebSCédric Le Goater  *
82323bcd5ebSCédric Le Goater  * The terminology used by the XIVE hcalls is the following :
82423bcd5ebSCédric Le Goater  *
82523bcd5ebSCédric Le Goater  *   TARGET vCPU number
82623bcd5ebSCédric Le Goater  *   EQ     Event Queue assigned by OS to receive event data
82723bcd5ebSCédric Le Goater  *   ESB    page for source interrupt management
82823bcd5ebSCédric Le Goater  *   LISN   Logical Interrupt Source Number identifying a source in the
82923bcd5ebSCédric Le Goater  *          machine
83023bcd5ebSCédric Le Goater  *   EISN   Effective Interrupt Source Number used by guest OS to
83123bcd5ebSCédric Le Goater  *          identify source in the guest
83223bcd5ebSCédric Le Goater  *
83323bcd5ebSCédric Le Goater  * The EAS, END, NVT structures are not exposed.
83423bcd5ebSCédric Le Goater  */
83523bcd5ebSCédric Le Goater 
83623bcd5ebSCédric Le Goater /*
83723bcd5ebSCédric Le Goater  * Linux hosts under OPAL reserve priority 7 for their own escalation
83823bcd5ebSCédric Le Goater  * interrupts (DD2.X POWER9). So we only allow the guest to use
83923bcd5ebSCédric Le Goater  * priorities [0..6].
84023bcd5ebSCédric Le Goater  */
84123bcd5ebSCédric Le Goater static bool spapr_xive_priority_is_reserved(uint8_t priority)
84223bcd5ebSCédric Le Goater {
84323bcd5ebSCédric Le Goater     switch (priority) {
84423bcd5ebSCédric Le Goater     case 0 ... 6:
84523bcd5ebSCédric Le Goater         return false;
84623bcd5ebSCédric Le Goater     case 7: /* OPAL escalation queue */
84723bcd5ebSCédric Le Goater     default:
84823bcd5ebSCédric Le Goater         return true;
84923bcd5ebSCédric Le Goater     }
85023bcd5ebSCédric Le Goater }
85123bcd5ebSCédric Le Goater 
85223bcd5ebSCédric Le Goater /*
85323bcd5ebSCédric Le Goater  * The H_INT_GET_SOURCE_INFO hcall() is used to obtain the logical
85423bcd5ebSCédric Le Goater  * real address of the MMIO page through which the Event State Buffer
85523bcd5ebSCédric Le Goater  * entry associated with the value of the "lisn" parameter is managed.
85623bcd5ebSCédric Le Goater  *
85723bcd5ebSCédric Le Goater  * Parameters:
85823bcd5ebSCédric Le Goater  * Input
85923bcd5ebSCédric Le Goater  * - R4: "flags"
86023bcd5ebSCédric Le Goater  *         Bits 0-63 reserved
86123bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
86223bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
86323bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as returned
86423bcd5ebSCédric Le Goater  *       by the H_ALLOCATE_VAS_WINDOW hcall
86523bcd5ebSCédric Le Goater  *
86623bcd5ebSCédric Le Goater  * Output
86723bcd5ebSCédric Le Goater  * - R4: "flags"
86823bcd5ebSCédric Le Goater  *         Bits 0-59: Reserved
86923bcd5ebSCédric Le Goater  *         Bit 60: H_INT_ESB must be used for Event State Buffer
87023bcd5ebSCédric Le Goater  *                 management
87123bcd5ebSCédric Le Goater  *         Bit 61: 1 == LSI  0 == MSI
87223bcd5ebSCédric Le Goater  *         Bit 62: the full function page supports trigger
87323bcd5ebSCédric Le Goater  *         Bit 63: Store EOI Supported
87423bcd5ebSCédric Le Goater  * - R5: Logical Real address of full function Event State Buffer
87523bcd5ebSCédric Le Goater  *       management page, -1 if H_INT_ESB hcall flag is set to 1.
87623bcd5ebSCédric Le Goater  * - R6: Logical Real Address of trigger only Event State Buffer
87723bcd5ebSCédric Le Goater  *       management page or -1.
87823bcd5ebSCédric Le Goater  * - R7: Power of 2 page size for the ESB management pages returned in
87923bcd5ebSCédric Le Goater  *       R5 and R6.
88023bcd5ebSCédric Le Goater  */
88123bcd5ebSCédric Le Goater 
88223bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_H_INT_ESB     PPC_BIT(60) /* ESB manage with H_INT_ESB */
88323bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_LSI           PPC_BIT(61) /* Virtual LSI type */
88423bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_TRIGGER       PPC_BIT(62) /* Trigger and management
88523bcd5ebSCédric Le Goater                                                     on same page */
88623bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_STORE_EOI     PPC_BIT(63) /* Store EOI support */
88723bcd5ebSCédric Le Goater 
88823bcd5ebSCédric Le Goater static target_ulong h_int_get_source_info(PowerPCCPU *cpu,
889ce2918cbSDavid Gibson                                           SpaprMachineState *spapr,
89023bcd5ebSCédric Le Goater                                           target_ulong opcode,
89123bcd5ebSCédric Le Goater                                           target_ulong *args)
89223bcd5ebSCédric Le Goater {
893ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
89423bcd5ebSCédric Le Goater     XiveSource *xsrc = &xive->source;
89523bcd5ebSCédric Le Goater     target_ulong flags  = args[0];
89623bcd5ebSCédric Le Goater     target_ulong lisn   = args[1];
89723bcd5ebSCédric Le Goater 
89823bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
89923bcd5ebSCédric Le Goater         return H_FUNCTION;
90023bcd5ebSCédric Le Goater     }
90123bcd5ebSCédric Le Goater 
90223bcd5ebSCédric Le Goater     if (flags) {
90323bcd5ebSCédric Le Goater         return H_PARAMETER;
90423bcd5ebSCédric Le Goater     }
90523bcd5ebSCédric Le Goater 
90623bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
90723bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
90823bcd5ebSCédric Le Goater                       lisn);
90923bcd5ebSCédric Le Goater         return H_P2;
91023bcd5ebSCédric Le Goater     }
91123bcd5ebSCédric Le Goater 
91223bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&xive->eat[lisn])) {
91323bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
91423bcd5ebSCédric Le Goater                       lisn);
91523bcd5ebSCédric Le Goater         return H_P2;
91623bcd5ebSCédric Le Goater     }
91723bcd5ebSCédric Le Goater 
91823bcd5ebSCédric Le Goater     /*
91923bcd5ebSCédric Le Goater      * All sources are emulated under the main XIVE object and share
92023bcd5ebSCédric Le Goater      * the same characteristics.
92123bcd5ebSCédric Le Goater      */
92223bcd5ebSCédric Le Goater     args[0] = 0;
92323bcd5ebSCédric Le Goater     if (!xive_source_esb_has_2page(xsrc)) {
92423bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_SRC_TRIGGER;
92523bcd5ebSCédric Le Goater     }
92623bcd5ebSCédric Le Goater     if (xsrc->esb_flags & XIVE_SRC_STORE_EOI) {
92723bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_SRC_STORE_EOI;
92823bcd5ebSCédric Le Goater     }
92923bcd5ebSCédric Le Goater 
93023bcd5ebSCédric Le Goater     /*
93123bcd5ebSCédric Le Goater      * Force the use of the H_INT_ESB hcall in case of an LSI
93223bcd5ebSCédric Le Goater      * interrupt. This is necessary under KVM to re-trigger the
93323bcd5ebSCédric Le Goater      * interrupt if the level is still asserted
93423bcd5ebSCédric Le Goater      */
93523bcd5ebSCédric Le Goater     if (xive_source_irq_is_lsi(xsrc, lisn)) {
93623bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_SRC_H_INT_ESB | SPAPR_XIVE_SRC_LSI;
93723bcd5ebSCédric Le Goater     }
93823bcd5ebSCédric Le Goater 
93923bcd5ebSCédric Le Goater     if (!(args[0] & SPAPR_XIVE_SRC_H_INT_ESB)) {
94023bcd5ebSCédric Le Goater         args[1] = xive->vc_base + xive_source_esb_mgmt(xsrc, lisn);
94123bcd5ebSCédric Le Goater     } else {
94223bcd5ebSCédric Le Goater         args[1] = -1;
94323bcd5ebSCédric Le Goater     }
94423bcd5ebSCédric Le Goater 
94523bcd5ebSCédric Le Goater     if (xive_source_esb_has_2page(xsrc) &&
94623bcd5ebSCédric Le Goater         !(args[0] & SPAPR_XIVE_SRC_H_INT_ESB)) {
94723bcd5ebSCédric Le Goater         args[2] = xive->vc_base + xive_source_esb_page(xsrc, lisn);
94823bcd5ebSCédric Le Goater     } else {
94923bcd5ebSCédric Le Goater         args[2] = -1;
95023bcd5ebSCédric Le Goater     }
95123bcd5ebSCédric Le Goater 
95223bcd5ebSCédric Le Goater     if (xive_source_esb_has_2page(xsrc)) {
95323bcd5ebSCédric Le Goater         args[3] = xsrc->esb_shift - 1;
95423bcd5ebSCédric Le Goater     } else {
95523bcd5ebSCédric Le Goater         args[3] = xsrc->esb_shift;
95623bcd5ebSCédric Le Goater     }
95723bcd5ebSCédric Le Goater 
95823bcd5ebSCédric Le Goater     return H_SUCCESS;
95923bcd5ebSCédric Le Goater }
96023bcd5ebSCédric Le Goater 
96123bcd5ebSCédric Le Goater /*
96223bcd5ebSCédric Le Goater  * The H_INT_SET_SOURCE_CONFIG hcall() is used to assign a Logical
96323bcd5ebSCédric Le Goater  * Interrupt Source to a target. The Logical Interrupt Source is
96423bcd5ebSCédric Le Goater  * designated with the "lisn" parameter and the target is designated
96523bcd5ebSCédric Le Goater  * with the "target" and "priority" parameters.  Upon return from the
96623bcd5ebSCédric Le Goater  * hcall(), no additional interrupts will be directed to the old EQ.
96723bcd5ebSCédric Le Goater  *
96823bcd5ebSCédric Le Goater  * Parameters:
96923bcd5ebSCédric Le Goater  * Input:
97023bcd5ebSCédric Le Goater  * - R4: "flags"
97123bcd5ebSCédric Le Goater  *         Bits 0-61: Reserved
97223bcd5ebSCédric Le Goater  *         Bit 62: set the "eisn" in the EAS
97323bcd5ebSCédric Le Goater  *         Bit 63: masks the interrupt source in the hardware interrupt
97423bcd5ebSCédric Le Goater  *       control structure. An interrupt masked by this mechanism will
97523bcd5ebSCédric Le Goater  *       be dropped, but it's source state bits will still be
97623bcd5ebSCédric Le Goater  *       set. There is no race-free way of unmasking and restoring the
97723bcd5ebSCédric Le Goater  *       source. Thus this should only be used in interrupts that are
97823bcd5ebSCédric Le Goater  *       also masked at the source, and only in cases where the
97923bcd5ebSCédric Le Goater  *       interrupt is not meant to be used for a large amount of time
98023bcd5ebSCédric Le Goater  *       because no valid target exists for it for example
98123bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
98223bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
98323bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as returned by
98423bcd5ebSCédric Le Goater  *       the H_ALLOCATE_VAS_WINDOW hcall
98523bcd5ebSCédric Le Goater  * - R6: "target" is per "ibm,ppc-interrupt-server#s" or
98623bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
98723bcd5ebSCédric Le Goater  * - R7: "priority" is a valid priority not in
98823bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
98923bcd5ebSCédric Le Goater  * - R8: "eisn" is the guest EISN associated with the "lisn"
99023bcd5ebSCédric Le Goater  *
99123bcd5ebSCédric Le Goater  * Output:
99223bcd5ebSCédric Le Goater  * - None
99323bcd5ebSCédric Le Goater  */
99423bcd5ebSCédric Le Goater 
99523bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_SET_EISN PPC_BIT(62)
99623bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_MASK     PPC_BIT(63)
99723bcd5ebSCédric Le Goater 
99823bcd5ebSCédric Le Goater static target_ulong h_int_set_source_config(PowerPCCPU *cpu,
999ce2918cbSDavid Gibson                                             SpaprMachineState *spapr,
100023bcd5ebSCédric Le Goater                                             target_ulong opcode,
100123bcd5ebSCédric Le Goater                                             target_ulong *args)
100223bcd5ebSCédric Le Goater {
1003ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
100423bcd5ebSCédric Le Goater     XiveEAS eas, new_eas;
100523bcd5ebSCédric Le Goater     target_ulong flags    = args[0];
100623bcd5ebSCédric Le Goater     target_ulong lisn     = args[1];
100723bcd5ebSCédric Le Goater     target_ulong target   = args[2];
100823bcd5ebSCédric Le Goater     target_ulong priority = args[3];
100923bcd5ebSCédric Le Goater     target_ulong eisn     = args[4];
101023bcd5ebSCédric Le Goater     uint8_t end_blk;
101123bcd5ebSCédric Le Goater     uint32_t end_idx;
101223bcd5ebSCédric Le Goater 
101323bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
101423bcd5ebSCédric Le Goater         return H_FUNCTION;
101523bcd5ebSCédric Le Goater     }
101623bcd5ebSCédric Le Goater 
101723bcd5ebSCédric Le Goater     if (flags & ~(SPAPR_XIVE_SRC_SET_EISN | SPAPR_XIVE_SRC_MASK)) {
101823bcd5ebSCédric Le Goater         return H_PARAMETER;
101923bcd5ebSCédric Le Goater     }
102023bcd5ebSCédric Le Goater 
102123bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
102223bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
102323bcd5ebSCédric Le Goater                       lisn);
102423bcd5ebSCédric Le Goater         return H_P2;
102523bcd5ebSCédric Le Goater     }
102623bcd5ebSCédric Le Goater 
102723bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
102823bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
102923bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
103023bcd5ebSCédric Le Goater                       lisn);
103123bcd5ebSCédric Le Goater         return H_P2;
103223bcd5ebSCédric Le Goater     }
103323bcd5ebSCédric Le Goater 
103423bcd5ebSCédric Le Goater     /* priority 0xff is used to reset the EAS */
103523bcd5ebSCédric Le Goater     if (priority == 0xff) {
103623bcd5ebSCédric Le Goater         new_eas.w = cpu_to_be64(EAS_VALID | EAS_MASKED);
103723bcd5ebSCédric Le Goater         goto out;
103823bcd5ebSCédric Le Goater     }
103923bcd5ebSCédric Le Goater 
104023bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_SRC_MASK) {
104123bcd5ebSCédric Le Goater         new_eas.w = eas.w | cpu_to_be64(EAS_MASKED);
104223bcd5ebSCédric Le Goater     } else {
104323bcd5ebSCédric Le Goater         new_eas.w = eas.w & cpu_to_be64(~EAS_MASKED);
104423bcd5ebSCédric Le Goater     }
104523bcd5ebSCédric Le Goater 
104623bcd5ebSCédric Le Goater     if (spapr_xive_priority_is_reserved(priority)) {
104723bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
104823bcd5ebSCédric Le Goater                       " is reserved\n", priority);
104923bcd5ebSCédric Le Goater         return H_P4;
105023bcd5ebSCédric Le Goater     }
105123bcd5ebSCédric Le Goater 
105223bcd5ebSCédric Le Goater     /*
105323bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
105423bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
105523bcd5ebSCédric Le Goater      * target.
105623bcd5ebSCédric Le Goater      */
105723bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
105823bcd5ebSCédric Le Goater         return H_P3;
105923bcd5ebSCédric Le Goater     }
106023bcd5ebSCédric Le Goater 
106123bcd5ebSCédric Le Goater     new_eas.w = xive_set_field64(EAS_END_BLOCK, new_eas.w, end_blk);
106223bcd5ebSCédric Le Goater     new_eas.w = xive_set_field64(EAS_END_INDEX, new_eas.w, end_idx);
106323bcd5ebSCédric Le Goater 
106423bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_SRC_SET_EISN) {
106523bcd5ebSCédric Le Goater         new_eas.w = xive_set_field64(EAS_END_DATA, new_eas.w, eisn);
106623bcd5ebSCédric Le Goater     }
106723bcd5ebSCédric Le Goater 
10680c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
10690c575703SCédric Le Goater         Error *local_err = NULL;
10700c575703SCédric Le Goater 
10710c575703SCédric Le Goater         kvmppc_xive_set_source_config(xive, lisn, &new_eas, &local_err);
10720c575703SCédric Le Goater         if (local_err) {
10730c575703SCédric Le Goater             error_report_err(local_err);
10740c575703SCédric Le Goater             return H_HARDWARE;
10750c575703SCédric Le Goater         }
10760c575703SCédric Le Goater     }
10770c575703SCédric Le Goater 
107823bcd5ebSCédric Le Goater out:
107923bcd5ebSCédric Le Goater     xive->eat[lisn] = new_eas;
108023bcd5ebSCédric Le Goater     return H_SUCCESS;
108123bcd5ebSCédric Le Goater }
108223bcd5ebSCédric Le Goater 
108323bcd5ebSCédric Le Goater /*
108423bcd5ebSCédric Le Goater  * The H_INT_GET_SOURCE_CONFIG hcall() is used to determine to which
108523bcd5ebSCédric Le Goater  * target/priority pair is assigned to the specified Logical Interrupt
108623bcd5ebSCédric Le Goater  * Source.
108723bcd5ebSCédric Le Goater  *
108823bcd5ebSCédric Le Goater  * Parameters:
108923bcd5ebSCédric Le Goater  * Input:
109023bcd5ebSCédric Le Goater  * - R4: "flags"
109123bcd5ebSCédric Le Goater  *         Bits 0-63 Reserved
109223bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
109323bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
109423bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as
109523bcd5ebSCédric Le Goater  *       returned by the H_ALLOCATE_VAS_WINDOW hcall
109623bcd5ebSCédric Le Goater  *
109723bcd5ebSCédric Le Goater  * Output:
109823bcd5ebSCédric Le Goater  * - R4: Target to which the specified Logical Interrupt Source is
109923bcd5ebSCédric Le Goater  *       assigned
110023bcd5ebSCédric Le Goater  * - R5: Priority to which the specified Logical Interrupt Source is
110123bcd5ebSCédric Le Goater  *       assigned
110223bcd5ebSCédric Le Goater  * - R6: EISN for the specified Logical Interrupt Source (this will be
110323bcd5ebSCédric Le Goater  *       equivalent to the LISN if not changed by H_INT_SET_SOURCE_CONFIG)
110423bcd5ebSCédric Le Goater  */
110523bcd5ebSCédric Le Goater static target_ulong h_int_get_source_config(PowerPCCPU *cpu,
1106ce2918cbSDavid Gibson                                             SpaprMachineState *spapr,
110723bcd5ebSCédric Le Goater                                             target_ulong opcode,
110823bcd5ebSCédric Le Goater                                             target_ulong *args)
110923bcd5ebSCédric Le Goater {
1110ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
111123bcd5ebSCédric Le Goater     target_ulong flags = args[0];
111223bcd5ebSCédric Le Goater     target_ulong lisn = args[1];
111323bcd5ebSCédric Le Goater     XiveEAS eas;
111423bcd5ebSCédric Le Goater     XiveEND *end;
111523bcd5ebSCédric Le Goater     uint8_t nvt_blk;
111623bcd5ebSCédric Le Goater     uint32_t end_idx, nvt_idx;
111723bcd5ebSCédric Le Goater 
111823bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
111923bcd5ebSCédric Le Goater         return H_FUNCTION;
112023bcd5ebSCédric Le Goater     }
112123bcd5ebSCédric Le Goater 
112223bcd5ebSCédric Le Goater     if (flags) {
112323bcd5ebSCédric Le Goater         return H_PARAMETER;
112423bcd5ebSCédric Le Goater     }
112523bcd5ebSCédric Le Goater 
112623bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
112723bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
112823bcd5ebSCédric Le Goater                       lisn);
112923bcd5ebSCédric Le Goater         return H_P2;
113023bcd5ebSCédric Le Goater     }
113123bcd5ebSCédric Le Goater 
113223bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
113323bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
113423bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
113523bcd5ebSCédric Le Goater                       lisn);
113623bcd5ebSCédric Le Goater         return H_P2;
113723bcd5ebSCédric Le Goater     }
113823bcd5ebSCédric Le Goater 
113923bcd5ebSCédric Le Goater     /* EAS_END_BLOCK is unused on sPAPR */
114023bcd5ebSCédric Le Goater     end_idx = xive_get_field64(EAS_END_INDEX, eas.w);
114123bcd5ebSCédric Le Goater 
114223bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
114323bcd5ebSCédric Le Goater     end = &xive->endt[end_idx];
114423bcd5ebSCédric Le Goater 
114523bcd5ebSCédric Le Goater     nvt_blk = xive_get_field32(END_W6_NVT_BLOCK, end->w6);
114623bcd5ebSCédric Le Goater     nvt_idx = xive_get_field32(END_W6_NVT_INDEX, end->w6);
114723bcd5ebSCédric Le Goater     args[0] = spapr_xive_nvt_to_target(nvt_blk, nvt_idx);
114823bcd5ebSCédric Le Goater 
114923bcd5ebSCédric Le Goater     if (xive_eas_is_masked(&eas)) {
115023bcd5ebSCédric Le Goater         args[1] = 0xff;
115123bcd5ebSCédric Le Goater     } else {
115223bcd5ebSCédric Le Goater         args[1] = xive_get_field32(END_W7_F0_PRIORITY, end->w7);
115323bcd5ebSCédric Le Goater     }
115423bcd5ebSCédric Le Goater 
115523bcd5ebSCédric Le Goater     args[2] = xive_get_field64(EAS_END_DATA, eas.w);
115623bcd5ebSCédric Le Goater 
115723bcd5ebSCédric Le Goater     return H_SUCCESS;
115823bcd5ebSCédric Le Goater }
115923bcd5ebSCédric Le Goater 
116023bcd5ebSCédric Le Goater /*
116123bcd5ebSCédric Le Goater  * The H_INT_GET_QUEUE_INFO hcall() is used to get the logical real
116223bcd5ebSCédric Le Goater  * address of the notification management page associated with the
116323bcd5ebSCédric Le Goater  * specified target and priority.
116423bcd5ebSCédric Le Goater  *
116523bcd5ebSCédric Le Goater  * Parameters:
116623bcd5ebSCédric Le Goater  * Input:
116723bcd5ebSCédric Le Goater  * - R4: "flags"
116823bcd5ebSCédric Le Goater  *         Bits 0-63 Reserved
116923bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
117023bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
117123bcd5ebSCédric Le Goater  * - R6: "priority" is a valid priority not in
117223bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
117323bcd5ebSCédric Le Goater  *
117423bcd5ebSCédric Le Goater  * Output:
117523bcd5ebSCédric Le Goater  * - R4: Logical real address of notification page
117623bcd5ebSCédric Le Goater  * - R5: Power of 2 page size of the notification page
117723bcd5ebSCédric Le Goater  */
117823bcd5ebSCédric Le Goater static target_ulong h_int_get_queue_info(PowerPCCPU *cpu,
1179ce2918cbSDavid Gibson                                          SpaprMachineState *spapr,
118023bcd5ebSCédric Le Goater                                          target_ulong opcode,
118123bcd5ebSCédric Le Goater                                          target_ulong *args)
118223bcd5ebSCédric Le Goater {
1183ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
118423bcd5ebSCédric Le Goater     XiveENDSource *end_xsrc = &xive->end_source;
118523bcd5ebSCédric Le Goater     target_ulong flags = args[0];
118623bcd5ebSCédric Le Goater     target_ulong target = args[1];
118723bcd5ebSCédric Le Goater     target_ulong priority = args[2];
118823bcd5ebSCédric Le Goater     XiveEND *end;
118923bcd5ebSCédric Le Goater     uint8_t end_blk;
119023bcd5ebSCédric Le Goater     uint32_t end_idx;
119123bcd5ebSCédric Le Goater 
119223bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
119323bcd5ebSCédric Le Goater         return H_FUNCTION;
119423bcd5ebSCédric Le Goater     }
119523bcd5ebSCédric Le Goater 
119623bcd5ebSCédric Le Goater     if (flags) {
119723bcd5ebSCédric Le Goater         return H_PARAMETER;
119823bcd5ebSCédric Le Goater     }
119923bcd5ebSCédric Le Goater 
120023bcd5ebSCédric Le Goater     /*
120123bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
120223bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
120323bcd5ebSCédric Le Goater      */
120423bcd5ebSCédric Le Goater 
120523bcd5ebSCédric Le Goater     if (spapr_xive_priority_is_reserved(priority)) {
120623bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
120723bcd5ebSCédric Le Goater                       " is reserved\n", priority);
120823bcd5ebSCédric Le Goater         return H_P3;
120923bcd5ebSCédric Le Goater     }
121023bcd5ebSCédric Le Goater 
121123bcd5ebSCédric Le Goater     /*
121223bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
121323bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
121423bcd5ebSCédric Le Goater      * target.
121523bcd5ebSCédric Le Goater      */
121623bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
121723bcd5ebSCédric Le Goater         return H_P2;
121823bcd5ebSCédric Le Goater     }
121923bcd5ebSCédric Le Goater 
122023bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
122123bcd5ebSCédric Le Goater     end = &xive->endt[end_idx];
122223bcd5ebSCédric Le Goater 
122323bcd5ebSCédric Le Goater     args[0] = xive->end_base + (1ull << (end_xsrc->esb_shift + 1)) * end_idx;
122423bcd5ebSCédric Le Goater     if (xive_end_is_enqueue(end)) {
122523bcd5ebSCédric Le Goater         args[1] = xive_get_field32(END_W0_QSIZE, end->w0) + 12;
122623bcd5ebSCédric Le Goater     } else {
122723bcd5ebSCédric Le Goater         args[1] = 0;
122823bcd5ebSCédric Le Goater     }
122923bcd5ebSCédric Le Goater 
123023bcd5ebSCédric Le Goater     return H_SUCCESS;
123123bcd5ebSCédric Le Goater }
123223bcd5ebSCédric Le Goater 
123323bcd5ebSCédric Le Goater /*
123423bcd5ebSCédric Le Goater  * The H_INT_SET_QUEUE_CONFIG hcall() is used to set or reset a EQ for
123523bcd5ebSCédric Le Goater  * a given "target" and "priority".  It is also used to set the
123623bcd5ebSCédric Le Goater  * notification config associated with the EQ.  An EQ size of 0 is
123723bcd5ebSCédric Le Goater  * used to reset the EQ config for a given target and priority. If
123823bcd5ebSCédric Le Goater  * resetting the EQ config, the END associated with the given "target"
123923bcd5ebSCédric Le Goater  * and "priority" will be changed to disable queueing.
124023bcd5ebSCédric Le Goater  *
124123bcd5ebSCédric Le Goater  * Upon return from the hcall(), no additional interrupts will be
124223bcd5ebSCédric Le Goater  * directed to the old EQ (if one was set). The old EQ (if one was
124323bcd5ebSCédric Le Goater  * set) should be investigated for interrupts that occurred prior to
124423bcd5ebSCédric Le Goater  * or during the hcall().
124523bcd5ebSCédric Le Goater  *
124623bcd5ebSCédric Le Goater  * Parameters:
124723bcd5ebSCédric Le Goater  * Input:
124823bcd5ebSCédric Le Goater  * - R4: "flags"
124923bcd5ebSCédric Le Goater  *         Bits 0-62: Reserved
125023bcd5ebSCédric Le Goater  *         Bit 63: Unconditional Notify (n) per the XIVE spec
125123bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
125223bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
125323bcd5ebSCédric Le Goater  * - R6: "priority" is a valid priority not in
125423bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
125523bcd5ebSCédric Le Goater  * - R7: "eventQueue": The logical real address of the start of the EQ
125623bcd5ebSCédric Le Goater  * - R8: "eventQueueSize": The power of 2 EQ size per "ibm,xive-eq-sizes"
125723bcd5ebSCédric Le Goater  *
125823bcd5ebSCédric Le Goater  * Output:
125923bcd5ebSCédric Le Goater  * - None
126023bcd5ebSCédric Le Goater  */
126123bcd5ebSCédric Le Goater 
126223bcd5ebSCédric Le Goater #define SPAPR_XIVE_END_ALWAYS_NOTIFY PPC_BIT(63)
126323bcd5ebSCédric Le Goater 
126423bcd5ebSCédric Le Goater static target_ulong h_int_set_queue_config(PowerPCCPU *cpu,
1265ce2918cbSDavid Gibson                                            SpaprMachineState *spapr,
126623bcd5ebSCédric Le Goater                                            target_ulong opcode,
126723bcd5ebSCédric Le Goater                                            target_ulong *args)
126823bcd5ebSCédric Le Goater {
1269ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
127023bcd5ebSCédric Le Goater     target_ulong flags = args[0];
127123bcd5ebSCédric Le Goater     target_ulong target = args[1];
127223bcd5ebSCédric Le Goater     target_ulong priority = args[2];
127323bcd5ebSCédric Le Goater     target_ulong qpage = args[3];
127423bcd5ebSCédric Le Goater     target_ulong qsize = args[4];
127523bcd5ebSCédric Le Goater     XiveEND end;
127623bcd5ebSCédric Le Goater     uint8_t end_blk, nvt_blk;
127723bcd5ebSCédric Le Goater     uint32_t end_idx, nvt_idx;
127823bcd5ebSCédric Le Goater 
127923bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
128023bcd5ebSCédric Le Goater         return H_FUNCTION;
128123bcd5ebSCédric Le Goater     }
128223bcd5ebSCédric Le Goater 
128323bcd5ebSCédric Le Goater     if (flags & ~SPAPR_XIVE_END_ALWAYS_NOTIFY) {
128423bcd5ebSCédric Le Goater         return H_PARAMETER;
128523bcd5ebSCédric Le Goater     }
128623bcd5ebSCédric Le Goater 
128723bcd5ebSCédric Le Goater     /*
128823bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
128923bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
129023bcd5ebSCédric Le Goater      */
129123bcd5ebSCédric Le Goater 
129223bcd5ebSCédric Le Goater     if (spapr_xive_priority_is_reserved(priority)) {
129323bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
129423bcd5ebSCédric Le Goater                       " is reserved\n", priority);
129523bcd5ebSCédric Le Goater         return H_P3;
129623bcd5ebSCédric Le Goater     }
129723bcd5ebSCédric Le Goater 
129823bcd5ebSCédric Le Goater     /*
129923bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
130023bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
130123bcd5ebSCédric Le Goater      * target.
130223bcd5ebSCédric Le Goater      */
130323bcd5ebSCédric Le Goater 
130423bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
130523bcd5ebSCédric Le Goater         return H_P2;
130623bcd5ebSCédric Le Goater     }
130723bcd5ebSCédric Le Goater 
130823bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
130923bcd5ebSCédric Le Goater     memcpy(&end, &xive->endt[end_idx], sizeof(XiveEND));
131023bcd5ebSCédric Le Goater 
131123bcd5ebSCédric Le Goater     switch (qsize) {
131223bcd5ebSCédric Le Goater     case 12:
131323bcd5ebSCédric Le Goater     case 16:
131423bcd5ebSCédric Le Goater     case 21:
131523bcd5ebSCédric Le Goater     case 24:
13167f9136f9SCédric Le Goater         if (!QEMU_IS_ALIGNED(qpage, 1ul << qsize)) {
13177f9136f9SCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "XIVE: EQ @0x%" HWADDR_PRIx
13187f9136f9SCédric Le Goater                           " is not naturally aligned with %" HWADDR_PRIx "\n",
13197f9136f9SCédric Le Goater                           qpage, (hwaddr)1 << qsize);
13207f9136f9SCédric Le Goater             return H_P4;
13217f9136f9SCédric Le Goater         }
132223bcd5ebSCédric Le Goater         end.w2 = cpu_to_be32((qpage >> 32) & 0x0fffffff);
132323bcd5ebSCédric Le Goater         end.w3 = cpu_to_be32(qpage & 0xffffffff);
132423bcd5ebSCédric Le Goater         end.w0 |= cpu_to_be32(END_W0_ENQUEUE);
132523bcd5ebSCédric Le Goater         end.w0 = xive_set_field32(END_W0_QSIZE, end.w0, qsize - 12);
132623bcd5ebSCédric Le Goater         break;
132723bcd5ebSCédric Le Goater     case 0:
132823bcd5ebSCédric Le Goater         /* reset queue and disable queueing */
132923bcd5ebSCédric Le Goater         spapr_xive_end_reset(&end);
133023bcd5ebSCédric Le Goater         goto out;
133123bcd5ebSCédric Le Goater 
133223bcd5ebSCédric Le Goater     default:
133323bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: invalid EQ size %"PRIx64"\n",
133423bcd5ebSCédric Le Goater                       qsize);
133523bcd5ebSCédric Le Goater         return H_P5;
133623bcd5ebSCédric Le Goater     }
133723bcd5ebSCédric Le Goater 
133823bcd5ebSCédric Le Goater     if (qsize) {
133923bcd5ebSCédric Le Goater         hwaddr plen = 1 << qsize;
134023bcd5ebSCédric Le Goater         void *eq;
134123bcd5ebSCédric Le Goater 
134223bcd5ebSCédric Le Goater         /*
134323bcd5ebSCédric Le Goater          * Validate the guest EQ. We should also check that the queue
134423bcd5ebSCédric Le Goater          * has been zeroed by the OS.
134523bcd5ebSCédric Le Goater          */
134623bcd5ebSCédric Le Goater         eq = address_space_map(CPU(cpu)->as, qpage, &plen, true,
134723bcd5ebSCédric Le Goater                                MEMTXATTRS_UNSPECIFIED);
134823bcd5ebSCédric Le Goater         if (plen != 1 << qsize) {
134923bcd5ebSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "XIVE: failed to map EQ @0x%"
135023bcd5ebSCédric Le Goater                           HWADDR_PRIx "\n", qpage);
135123bcd5ebSCédric Le Goater             return H_P4;
135223bcd5ebSCédric Le Goater         }
135323bcd5ebSCédric Le Goater         address_space_unmap(CPU(cpu)->as, eq, plen, true, plen);
135423bcd5ebSCédric Le Goater     }
135523bcd5ebSCédric Le Goater 
135623bcd5ebSCédric Le Goater     /* "target" should have been validated above */
135723bcd5ebSCédric Le Goater     if (spapr_xive_target_to_nvt(target, &nvt_blk, &nvt_idx)) {
135823bcd5ebSCédric Le Goater         g_assert_not_reached();
135923bcd5ebSCédric Le Goater     }
136023bcd5ebSCédric Le Goater 
136123bcd5ebSCédric Le Goater     /*
136223bcd5ebSCédric Le Goater      * Ensure the priority and target are correctly set (they will not
136323bcd5ebSCédric Le Goater      * be right after allocation)
136423bcd5ebSCédric Le Goater      */
136523bcd5ebSCédric Le Goater     end.w6 = xive_set_field32(END_W6_NVT_BLOCK, 0ul, nvt_blk) |
136623bcd5ebSCédric Le Goater         xive_set_field32(END_W6_NVT_INDEX, 0ul, nvt_idx);
136723bcd5ebSCédric Le Goater     end.w7 = xive_set_field32(END_W7_F0_PRIORITY, 0ul, priority);
136823bcd5ebSCédric Le Goater 
136923bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_END_ALWAYS_NOTIFY) {
137023bcd5ebSCédric Le Goater         end.w0 |= cpu_to_be32(END_W0_UCOND_NOTIFY);
137123bcd5ebSCédric Le Goater     } else {
137223bcd5ebSCédric Le Goater         end.w0 &= cpu_to_be32((uint32_t)~END_W0_UCOND_NOTIFY);
137323bcd5ebSCédric Le Goater     }
137423bcd5ebSCédric Le Goater 
137523bcd5ebSCédric Le Goater     /*
137623bcd5ebSCédric Le Goater      * The generation bit for the END starts at 1 and The END page
137723bcd5ebSCédric Le Goater      * offset counter starts at 0.
137823bcd5ebSCédric Le Goater      */
137923bcd5ebSCédric Le Goater     end.w1 = cpu_to_be32(END_W1_GENERATION) |
138023bcd5ebSCédric Le Goater         xive_set_field32(END_W1_PAGE_OFF, 0ul, 0ul);
138123bcd5ebSCédric Le Goater     end.w0 |= cpu_to_be32(END_W0_VALID);
138223bcd5ebSCédric Le Goater 
138323bcd5ebSCédric Le Goater     /*
138423bcd5ebSCédric Le Goater      * TODO: issue syncs required to ensure all in-flight interrupts
138523bcd5ebSCédric Le Goater      * are complete on the old END
138623bcd5ebSCédric Le Goater      */
138723bcd5ebSCédric Le Goater 
138823bcd5ebSCédric Le Goater out:
13890c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
13900c575703SCédric Le Goater         Error *local_err = NULL;
13910c575703SCédric Le Goater 
13920c575703SCédric Le Goater         kvmppc_xive_set_queue_config(xive, end_blk, end_idx, &end, &local_err);
13930c575703SCédric Le Goater         if (local_err) {
13940c575703SCédric Le Goater             error_report_err(local_err);
13950c575703SCédric Le Goater             return H_HARDWARE;
13960c575703SCédric Le Goater         }
13970c575703SCédric Le Goater     }
13980c575703SCédric Le Goater 
139923bcd5ebSCédric Le Goater     /* Update END */
140023bcd5ebSCédric Le Goater     memcpy(&xive->endt[end_idx], &end, sizeof(XiveEND));
140123bcd5ebSCédric Le Goater     return H_SUCCESS;
140223bcd5ebSCédric Le Goater }
140323bcd5ebSCédric Le Goater 
140423bcd5ebSCédric Le Goater /*
140523bcd5ebSCédric Le Goater  * The H_INT_GET_QUEUE_CONFIG hcall() is used to get a EQ for a given
140623bcd5ebSCédric Le Goater  * target and priority.
140723bcd5ebSCédric Le Goater  *
140823bcd5ebSCédric Le Goater  * Parameters:
140923bcd5ebSCédric Le Goater  * Input:
141023bcd5ebSCédric Le Goater  * - R4: "flags"
141123bcd5ebSCédric Le Goater  *         Bits 0-62: Reserved
141223bcd5ebSCédric Le Goater  *         Bit 63: Debug: Return debug data
141323bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
141423bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
141523bcd5ebSCédric Le Goater  * - R6: "priority" is a valid priority not in
141623bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
141723bcd5ebSCédric Le Goater  *
141823bcd5ebSCédric Le Goater  * Output:
141923bcd5ebSCédric Le Goater  * - R4: "flags":
142023bcd5ebSCédric Le Goater  *       Bits 0-61: Reserved
142123bcd5ebSCédric Le Goater  *       Bit 62: The value of Event Queue Generation Number (g) per
142223bcd5ebSCédric Le Goater  *              the XIVE spec if "Debug" = 1
142323bcd5ebSCédric Le Goater  *       Bit 63: The value of Unconditional Notify (n) per the XIVE spec
142423bcd5ebSCédric Le Goater  * - R5: The logical real address of the start of the EQ
142523bcd5ebSCédric Le Goater  * - R6: The power of 2 EQ size per "ibm,xive-eq-sizes"
142623bcd5ebSCédric Le Goater  * - R7: The value of Event Queue Offset Counter per XIVE spec
142723bcd5ebSCédric Le Goater  *       if "Debug" = 1, else 0
142823bcd5ebSCédric Le Goater  *
142923bcd5ebSCédric Le Goater  */
143023bcd5ebSCédric Le Goater 
143123bcd5ebSCédric Le Goater #define SPAPR_XIVE_END_DEBUG     PPC_BIT(63)
143223bcd5ebSCédric Le Goater 
143323bcd5ebSCédric Le Goater static target_ulong h_int_get_queue_config(PowerPCCPU *cpu,
1434ce2918cbSDavid Gibson                                            SpaprMachineState *spapr,
143523bcd5ebSCédric Le Goater                                            target_ulong opcode,
143623bcd5ebSCédric Le Goater                                            target_ulong *args)
143723bcd5ebSCédric Le Goater {
1438ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
143923bcd5ebSCédric Le Goater     target_ulong flags = args[0];
144023bcd5ebSCédric Le Goater     target_ulong target = args[1];
144123bcd5ebSCédric Le Goater     target_ulong priority = args[2];
144223bcd5ebSCédric Le Goater     XiveEND *end;
144323bcd5ebSCédric Le Goater     uint8_t end_blk;
144423bcd5ebSCédric Le Goater     uint32_t end_idx;
144523bcd5ebSCédric Le Goater 
144623bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
144723bcd5ebSCédric Le Goater         return H_FUNCTION;
144823bcd5ebSCédric Le Goater     }
144923bcd5ebSCédric Le Goater 
145023bcd5ebSCédric Le Goater     if (flags & ~SPAPR_XIVE_END_DEBUG) {
145123bcd5ebSCédric Le Goater         return H_PARAMETER;
145223bcd5ebSCédric Le Goater     }
145323bcd5ebSCédric Le Goater 
145423bcd5ebSCédric Le Goater     /*
145523bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
145623bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
145723bcd5ebSCédric Le Goater      */
145823bcd5ebSCédric Le Goater 
145923bcd5ebSCédric Le Goater     if (spapr_xive_priority_is_reserved(priority)) {
146023bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
146123bcd5ebSCédric Le Goater                       " is reserved\n", priority);
146223bcd5ebSCédric Le Goater         return H_P3;
146323bcd5ebSCédric Le Goater     }
146423bcd5ebSCédric Le Goater 
146523bcd5ebSCédric Le Goater     /*
146623bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
146723bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
146823bcd5ebSCédric Le Goater      * target.
146923bcd5ebSCédric Le Goater      */
147023bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
147123bcd5ebSCédric Le Goater         return H_P2;
147223bcd5ebSCédric Le Goater     }
147323bcd5ebSCédric Le Goater 
147423bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
147523bcd5ebSCédric Le Goater     end = &xive->endt[end_idx];
147623bcd5ebSCédric Le Goater 
147723bcd5ebSCédric Le Goater     args[0] = 0;
147823bcd5ebSCédric Le Goater     if (xive_end_is_notify(end)) {
147923bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_END_ALWAYS_NOTIFY;
148023bcd5ebSCédric Le Goater     }
148123bcd5ebSCédric Le Goater 
148223bcd5ebSCédric Le Goater     if (xive_end_is_enqueue(end)) {
148313df9324SCédric Le Goater         args[1] = xive_end_qaddr(end);
148423bcd5ebSCédric Le Goater         args[2] = xive_get_field32(END_W0_QSIZE, end->w0) + 12;
148523bcd5ebSCédric Le Goater     } else {
148623bcd5ebSCédric Le Goater         args[1] = 0;
148723bcd5ebSCédric Le Goater         args[2] = 0;
148823bcd5ebSCédric Le Goater     }
148923bcd5ebSCédric Le Goater 
14900c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
14910c575703SCédric Le Goater         Error *local_err = NULL;
14920c575703SCédric Le Goater 
14930c575703SCédric Le Goater         kvmppc_xive_get_queue_config(xive, end_blk, end_idx, end, &local_err);
14940c575703SCédric Le Goater         if (local_err) {
14950c575703SCédric Le Goater             error_report_err(local_err);
14960c575703SCédric Le Goater             return H_HARDWARE;
14970c575703SCédric Le Goater         }
14980c575703SCédric Le Goater     }
14990c575703SCédric Le Goater 
150023bcd5ebSCédric Le Goater     /* TODO: do we need any locking on the END ? */
150123bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_END_DEBUG) {
150223bcd5ebSCédric Le Goater         /* Load the event queue generation number into the return flags */
150323bcd5ebSCédric Le Goater         args[0] |= (uint64_t)xive_get_field32(END_W1_GENERATION, end->w1) << 62;
150423bcd5ebSCédric Le Goater 
150523bcd5ebSCédric Le Goater         /* Load R7 with the event queue offset counter */
150623bcd5ebSCédric Le Goater         args[3] = xive_get_field32(END_W1_PAGE_OFF, end->w1);
150723bcd5ebSCédric Le Goater     } else {
150823bcd5ebSCédric Le Goater         args[3] = 0;
150923bcd5ebSCédric Le Goater     }
151023bcd5ebSCédric Le Goater 
151123bcd5ebSCédric Le Goater     return H_SUCCESS;
151223bcd5ebSCédric Le Goater }
151323bcd5ebSCédric Le Goater 
151423bcd5ebSCédric Le Goater /*
151523bcd5ebSCédric Le Goater  * The H_INT_SET_OS_REPORTING_LINE hcall() is used to set the
151623bcd5ebSCédric Le Goater  * reporting cache line pair for the calling thread.  The reporting
151723bcd5ebSCédric Le Goater  * cache lines will contain the OS interrupt context when the OS
151823bcd5ebSCédric Le Goater  * issues a CI store byte to @TIMA+0xC10 to acknowledge the OS
151923bcd5ebSCédric Le Goater  * interrupt. The reporting cache lines can be reset by inputting -1
152023bcd5ebSCédric Le Goater  * in "reportingLine".  Issuing the CI store byte without reporting
152123bcd5ebSCédric Le Goater  * cache lines registered will result in the data not being accessible
152223bcd5ebSCédric Le Goater  * to the OS.
152323bcd5ebSCédric Le Goater  *
152423bcd5ebSCédric Le Goater  * Parameters:
152523bcd5ebSCédric Le Goater  * Input:
152623bcd5ebSCédric Le Goater  * - R4: "flags"
152723bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
152823bcd5ebSCédric Le Goater  * - R5: "reportingLine": The logical real address of the reporting cache
152923bcd5ebSCédric Le Goater  *       line pair
153023bcd5ebSCédric Le Goater  *
153123bcd5ebSCédric Le Goater  * Output:
153223bcd5ebSCédric Le Goater  * - None
153323bcd5ebSCédric Le Goater  */
153423bcd5ebSCédric Le Goater static target_ulong h_int_set_os_reporting_line(PowerPCCPU *cpu,
1535ce2918cbSDavid Gibson                                                 SpaprMachineState *spapr,
153623bcd5ebSCédric Le Goater                                                 target_ulong opcode,
153723bcd5ebSCédric Le Goater                                                 target_ulong *args)
153823bcd5ebSCédric Le Goater {
153923bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
154023bcd5ebSCédric Le Goater         return H_FUNCTION;
154123bcd5ebSCédric Le Goater     }
154223bcd5ebSCédric Le Goater 
154323bcd5ebSCédric Le Goater     /*
154423bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
154523bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
154623bcd5ebSCédric Le Goater      */
154723bcd5ebSCédric Le Goater 
154823bcd5ebSCédric Le Goater     /* TODO: H_INT_SET_OS_REPORTING_LINE */
154923bcd5ebSCédric Le Goater     return H_FUNCTION;
155023bcd5ebSCédric Le Goater }
155123bcd5ebSCédric Le Goater 
155223bcd5ebSCédric Le Goater /*
155323bcd5ebSCédric Le Goater  * The H_INT_GET_OS_REPORTING_LINE hcall() is used to get the logical
155423bcd5ebSCédric Le Goater  * real address of the reporting cache line pair set for the input
155523bcd5ebSCédric Le Goater  * "target".  If no reporting cache line pair has been set, -1 is
155623bcd5ebSCédric Le Goater  * returned.
155723bcd5ebSCédric Le Goater  *
155823bcd5ebSCédric Le Goater  * Parameters:
155923bcd5ebSCédric Le Goater  * Input:
156023bcd5ebSCédric Le Goater  * - R4: "flags"
156123bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
156223bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
156323bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
156423bcd5ebSCédric Le Goater  * - R6: "reportingLine": The logical real address of the reporting
156523bcd5ebSCédric Le Goater  *        cache line pair
156623bcd5ebSCédric Le Goater  *
156723bcd5ebSCédric Le Goater  * Output:
156823bcd5ebSCédric Le Goater  * - R4: The logical real address of the reporting line if set, else -1
156923bcd5ebSCédric Le Goater  */
157023bcd5ebSCédric Le Goater static target_ulong h_int_get_os_reporting_line(PowerPCCPU *cpu,
1571ce2918cbSDavid Gibson                                                 SpaprMachineState *spapr,
157223bcd5ebSCédric Le Goater                                                 target_ulong opcode,
157323bcd5ebSCédric Le Goater                                                 target_ulong *args)
157423bcd5ebSCédric Le Goater {
157523bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
157623bcd5ebSCédric Le Goater         return H_FUNCTION;
157723bcd5ebSCédric Le Goater     }
157823bcd5ebSCédric Le Goater 
157923bcd5ebSCédric Le Goater     /*
158023bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
158123bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
158223bcd5ebSCédric Le Goater      */
158323bcd5ebSCédric Le Goater 
158423bcd5ebSCédric Le Goater     /* TODO: H_INT_GET_OS_REPORTING_LINE */
158523bcd5ebSCédric Le Goater     return H_FUNCTION;
158623bcd5ebSCédric Le Goater }
158723bcd5ebSCédric Le Goater 
158823bcd5ebSCédric Le Goater /*
158923bcd5ebSCédric Le Goater  * The H_INT_ESB hcall() is used to issue a load or store to the ESB
159023bcd5ebSCédric Le Goater  * page for the input "lisn".  This hcall is only supported for LISNs
159123bcd5ebSCédric Le Goater  * that have the ESB hcall flag set to 1 when returned from hcall()
159223bcd5ebSCédric Le Goater  * H_INT_GET_SOURCE_INFO.
159323bcd5ebSCédric Le Goater  *
159423bcd5ebSCédric Le Goater  * Parameters:
159523bcd5ebSCédric Le Goater  * Input:
159623bcd5ebSCédric Le Goater  * - R4: "flags"
159723bcd5ebSCédric Le Goater  *         Bits 0-62: Reserved
159823bcd5ebSCédric Le Goater  *         bit 63: Store: Store=1, store operation, else load operation
159923bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
160023bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
160123bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as
160223bcd5ebSCédric Le Goater  *       returned by the H_ALLOCATE_VAS_WINDOW hcall
160323bcd5ebSCédric Le Goater  * - R6: "esbOffset" is the offset into the ESB page for the load or
160423bcd5ebSCédric Le Goater  *       store operation
160523bcd5ebSCédric Le Goater  * - R7: "storeData" is the data to write for a store operation
160623bcd5ebSCédric Le Goater  *
160723bcd5ebSCédric Le Goater  * Output:
160823bcd5ebSCédric Le Goater  * - R4: The value of the load if load operation, else -1
160923bcd5ebSCédric Le Goater  */
161023bcd5ebSCédric Le Goater 
161123bcd5ebSCédric Le Goater #define SPAPR_XIVE_ESB_STORE PPC_BIT(63)
161223bcd5ebSCédric Le Goater 
161323bcd5ebSCédric Le Goater static target_ulong h_int_esb(PowerPCCPU *cpu,
1614ce2918cbSDavid Gibson                               SpaprMachineState *spapr,
161523bcd5ebSCédric Le Goater                               target_ulong opcode,
161623bcd5ebSCédric Le Goater                               target_ulong *args)
161723bcd5ebSCédric Le Goater {
1618ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
161923bcd5ebSCédric Le Goater     XiveEAS eas;
162023bcd5ebSCédric Le Goater     target_ulong flags  = args[0];
162123bcd5ebSCédric Le Goater     target_ulong lisn   = args[1];
162223bcd5ebSCédric Le Goater     target_ulong offset = args[2];
162323bcd5ebSCédric Le Goater     target_ulong data   = args[3];
162423bcd5ebSCédric Le Goater     hwaddr mmio_addr;
162523bcd5ebSCédric Le Goater     XiveSource *xsrc = &xive->source;
162623bcd5ebSCédric Le Goater 
162723bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
162823bcd5ebSCédric Le Goater         return H_FUNCTION;
162923bcd5ebSCédric Le Goater     }
163023bcd5ebSCédric Le Goater 
163123bcd5ebSCédric Le Goater     if (flags & ~SPAPR_XIVE_ESB_STORE) {
163223bcd5ebSCédric Le Goater         return H_PARAMETER;
163323bcd5ebSCédric Le Goater     }
163423bcd5ebSCédric Le Goater 
163523bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
163623bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
163723bcd5ebSCédric Le Goater                       lisn);
163823bcd5ebSCédric Le Goater         return H_P2;
163923bcd5ebSCédric Le Goater     }
164023bcd5ebSCédric Le Goater 
164123bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
164223bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
164323bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
164423bcd5ebSCédric Le Goater                       lisn);
164523bcd5ebSCédric Le Goater         return H_P2;
164623bcd5ebSCédric Le Goater     }
164723bcd5ebSCédric Le Goater 
164823bcd5ebSCédric Le Goater     if (offset > (1ull << xsrc->esb_shift)) {
164923bcd5ebSCédric Le Goater         return H_P3;
165023bcd5ebSCédric Le Goater     }
165123bcd5ebSCédric Le Goater 
16520c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
16530c575703SCédric Le Goater         args[0] = kvmppc_xive_esb_rw(xsrc, lisn, offset, data,
16540c575703SCédric Le Goater                                      flags & SPAPR_XIVE_ESB_STORE);
16550c575703SCédric Le Goater     } else {
165623bcd5ebSCédric Le Goater         mmio_addr = xive->vc_base + xive_source_esb_mgmt(xsrc, lisn) + offset;
165723bcd5ebSCédric Le Goater 
165823bcd5ebSCédric Le Goater         if (dma_memory_rw(&address_space_memory, mmio_addr, &data, 8,
165923bcd5ebSCédric Le Goater                           (flags & SPAPR_XIVE_ESB_STORE))) {
166023bcd5ebSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "XIVE: failed to access ESB @0x%"
166123bcd5ebSCédric Le Goater                           HWADDR_PRIx "\n", mmio_addr);
166223bcd5ebSCédric Le Goater             return H_HARDWARE;
166323bcd5ebSCédric Le Goater         }
166423bcd5ebSCédric Le Goater         args[0] = (flags & SPAPR_XIVE_ESB_STORE) ? -1 : data;
16650c575703SCédric Le Goater     }
166623bcd5ebSCédric Le Goater     return H_SUCCESS;
166723bcd5ebSCédric Le Goater }
166823bcd5ebSCédric Le Goater 
166923bcd5ebSCédric Le Goater /*
167023bcd5ebSCédric Le Goater  * The H_INT_SYNC hcall() is used to issue hardware syncs that will
167123bcd5ebSCédric Le Goater  * ensure any in flight events for the input lisn are in the event
167223bcd5ebSCédric Le Goater  * queue.
167323bcd5ebSCédric Le Goater  *
167423bcd5ebSCédric Le Goater  * Parameters:
167523bcd5ebSCédric Le Goater  * Input:
167623bcd5ebSCédric Le Goater  * - R4: "flags"
167723bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
167823bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
167923bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
168023bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as
168123bcd5ebSCédric Le Goater  *       returned by the H_ALLOCATE_VAS_WINDOW hcall
168223bcd5ebSCédric Le Goater  *
168323bcd5ebSCédric Le Goater  * Output:
168423bcd5ebSCédric Le Goater  * - None
168523bcd5ebSCédric Le Goater  */
168623bcd5ebSCédric Le Goater static target_ulong h_int_sync(PowerPCCPU *cpu,
1687ce2918cbSDavid Gibson                                SpaprMachineState *spapr,
168823bcd5ebSCédric Le Goater                                target_ulong opcode,
168923bcd5ebSCédric Le Goater                                target_ulong *args)
169023bcd5ebSCédric Le Goater {
1691ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
169223bcd5ebSCédric Le Goater     XiveEAS eas;
169323bcd5ebSCédric Le Goater     target_ulong flags = args[0];
169423bcd5ebSCédric Le Goater     target_ulong lisn = args[1];
169523bcd5ebSCédric Le Goater 
169623bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
169723bcd5ebSCédric Le Goater         return H_FUNCTION;
169823bcd5ebSCédric Le Goater     }
169923bcd5ebSCédric Le Goater 
170023bcd5ebSCédric Le Goater     if (flags) {
170123bcd5ebSCédric Le Goater         return H_PARAMETER;
170223bcd5ebSCédric Le Goater     }
170323bcd5ebSCédric Le Goater 
170423bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
170523bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
170623bcd5ebSCédric Le Goater                       lisn);
170723bcd5ebSCédric Le Goater         return H_P2;
170823bcd5ebSCédric Le Goater     }
170923bcd5ebSCédric Le Goater 
171023bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
171123bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
171223bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
171323bcd5ebSCédric Le Goater                       lisn);
171423bcd5ebSCédric Le Goater         return H_P2;
171523bcd5ebSCédric Le Goater     }
171623bcd5ebSCédric Le Goater 
171723bcd5ebSCédric Le Goater     /*
171823bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
171923bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
172023bcd5ebSCédric Le Goater      */
172123bcd5ebSCédric Le Goater 
17220c575703SCédric Le Goater     /*
17230c575703SCédric Le Goater      * This is not real hardware. Nothing to be done unless when
17240c575703SCédric Le Goater      * under KVM
17250c575703SCédric Le Goater      */
17260c575703SCédric Le Goater 
17270c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
17280c575703SCédric Le Goater         Error *local_err = NULL;
17290c575703SCédric Le Goater 
17300c575703SCédric Le Goater         kvmppc_xive_sync_source(xive, lisn, &local_err);
17310c575703SCédric Le Goater         if (local_err) {
17320c575703SCédric Le Goater             error_report_err(local_err);
17330c575703SCédric Le Goater             return H_HARDWARE;
17340c575703SCédric Le Goater         }
17350c575703SCédric Le Goater     }
173623bcd5ebSCédric Le Goater     return H_SUCCESS;
173723bcd5ebSCédric Le Goater }
173823bcd5ebSCédric Le Goater 
173923bcd5ebSCédric Le Goater /*
174023bcd5ebSCédric Le Goater  * The H_INT_RESET hcall() is used to reset all of the partition's
174123bcd5ebSCédric Le Goater  * interrupt exploitation structures to their initial state.  This
174223bcd5ebSCédric Le Goater  * means losing all previously set interrupt state set via
174323bcd5ebSCédric Le Goater  * H_INT_SET_SOURCE_CONFIG and H_INT_SET_QUEUE_CONFIG.
174423bcd5ebSCédric Le Goater  *
174523bcd5ebSCédric Le Goater  * Parameters:
174623bcd5ebSCédric Le Goater  * Input:
174723bcd5ebSCédric Le Goater  * - R4: "flags"
174823bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
174923bcd5ebSCédric Le Goater  *
175023bcd5ebSCédric Le Goater  * Output:
175123bcd5ebSCédric Le Goater  * - None
175223bcd5ebSCédric Le Goater  */
175323bcd5ebSCédric Le Goater static target_ulong h_int_reset(PowerPCCPU *cpu,
1754ce2918cbSDavid Gibson                                 SpaprMachineState *spapr,
175523bcd5ebSCédric Le Goater                                 target_ulong opcode,
175623bcd5ebSCédric Le Goater                                 target_ulong *args)
175723bcd5ebSCédric Le Goater {
1758ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
175923bcd5ebSCédric Le Goater     target_ulong flags   = args[0];
176023bcd5ebSCédric Le Goater 
176123bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
176223bcd5ebSCédric Le Goater         return H_FUNCTION;
176323bcd5ebSCédric Le Goater     }
176423bcd5ebSCédric Le Goater 
176523bcd5ebSCédric Le Goater     if (flags) {
176623bcd5ebSCédric Le Goater         return H_PARAMETER;
176723bcd5ebSCédric Le Goater     }
176823bcd5ebSCédric Le Goater 
1769f703a04cSDamien Hedde     device_legacy_reset(DEVICE(xive));
17700c575703SCédric Le Goater 
17710c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
17720c575703SCédric Le Goater         Error *local_err = NULL;
17730c575703SCédric Le Goater 
17740c575703SCédric Le Goater         kvmppc_xive_reset(xive, &local_err);
17750c575703SCédric Le Goater         if (local_err) {
17760c575703SCédric Le Goater             error_report_err(local_err);
17770c575703SCédric Le Goater             return H_HARDWARE;
17780c575703SCédric Le Goater         }
17790c575703SCédric Le Goater     }
178023bcd5ebSCédric Le Goater     return H_SUCCESS;
178123bcd5ebSCédric Le Goater }
178223bcd5ebSCédric Le Goater 
1783ce2918cbSDavid Gibson void spapr_xive_hcall_init(SpaprMachineState *spapr)
178423bcd5ebSCédric Le Goater {
178523bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_SOURCE_INFO, h_int_get_source_info);
178623bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SET_SOURCE_CONFIG, h_int_set_source_config);
178723bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_SOURCE_CONFIG, h_int_get_source_config);
178823bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_QUEUE_INFO, h_int_get_queue_info);
178923bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SET_QUEUE_CONFIG, h_int_set_queue_config);
179023bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_QUEUE_CONFIG, h_int_get_queue_config);
179123bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SET_OS_REPORTING_LINE,
179223bcd5ebSCédric Le Goater                              h_int_set_os_reporting_line);
179323bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_OS_REPORTING_LINE,
179423bcd5ebSCédric Le Goater                              h_int_get_os_reporting_line);
179523bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_ESB, h_int_esb);
179623bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SYNC, h_int_sync);
179723bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_RESET, h_int_reset);
179823bcd5ebSCédric Le Goater }
1799