xref: /qemu/hw/intc/spapr_xive.c (revision 4ffb7496881ec361deaf1f51c41a933bde3cbf7b)
13aa597f6SCédric Le Goater /*
23aa597f6SCédric Le Goater  * QEMU PowerPC sPAPR XIVE interrupt controller model
33aa597f6SCédric Le Goater  *
43aa597f6SCédric Le Goater  * Copyright (c) 2017-2018, IBM Corporation.
53aa597f6SCédric Le Goater  *
63aa597f6SCédric Le Goater  * This code is licensed under the GPL version 2 or later. See the
73aa597f6SCédric Le Goater  * COPYING file in the top-level directory.
83aa597f6SCédric Le Goater  */
93aa597f6SCédric Le Goater 
103aa597f6SCédric Le Goater #include "qemu/osdep.h"
113aa597f6SCédric Le Goater #include "qemu/log.h"
120b8fa32fSMarkus Armbruster #include "qemu/module.h"
133aa597f6SCédric Le Goater #include "qapi/error.h"
143aa597f6SCédric Le Goater #include "qemu/error-report.h"
153aa597f6SCédric Le Goater #include "target/ppc/cpu.h"
163aa597f6SCédric Le Goater #include "sysemu/cpus.h"
1771e8a915SMarkus Armbruster #include "sysemu/reset.h"
18d6454270SMarkus Armbruster #include "migration/vmstate.h"
193aa597f6SCédric Le Goater #include "monitor/monitor.h"
206e21de4aSCédric Le Goater #include "hw/ppc/fdt.h"
213aa597f6SCédric Le Goater #include "hw/ppc/spapr.h"
22a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h"
233aa597f6SCédric Le Goater #include "hw/ppc/spapr_xive.h"
243aa597f6SCédric Le Goater #include "hw/ppc/xive.h"
253aa597f6SCédric Le Goater #include "hw/ppc/xive_regs.h"
26a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h"
273aa597f6SCédric Le Goater 
283aa597f6SCédric Le Goater /*
293aa597f6SCédric Le Goater  * XIVE Virtualization Controller BAR and Thread Managment BAR that we
303aa597f6SCédric Le Goater  * use for the ESB pages and the TIMA pages
313aa597f6SCédric Le Goater  */
323aa597f6SCédric Le Goater #define SPAPR_XIVE_VC_BASE   0x0006010000000000ull
333aa597f6SCédric Le Goater #define SPAPR_XIVE_TM_BASE   0x0006030203180000ull
343aa597f6SCédric Le Goater 
353aa597f6SCédric Le Goater /*
360cddee8dSCédric Le Goater  * The allocation of VP blocks is a complex operation in OPAL and the
370cddee8dSCédric Le Goater  * VP identifiers have a relation with the number of HW chips, the
380cddee8dSCédric Le Goater  * size of the VP blocks, VP grouping, etc. The QEMU sPAPR XIVE
390cddee8dSCédric Le Goater  * controller model does not have the same constraints and can use a
400cddee8dSCédric Le Goater  * simple mapping scheme of the CPU vcpu_id
410cddee8dSCédric Le Goater  *
420cddee8dSCédric Le Goater  * These identifiers are never returned to the OS.
430cddee8dSCédric Le Goater  */
440cddee8dSCédric Le Goater 
450cddee8dSCédric Le Goater #define SPAPR_XIVE_NVT_BASE 0x400
460cddee8dSCédric Le Goater 
470cddee8dSCédric Le Goater /*
480cddee8dSCédric Le Goater  * sPAPR NVT and END indexing helpers
490cddee8dSCédric Le Goater  */
500cddee8dSCédric Le Goater static uint32_t spapr_xive_nvt_to_target(uint8_t nvt_blk, uint32_t nvt_idx)
510cddee8dSCédric Le Goater {
520cddee8dSCédric Le Goater     return nvt_idx - SPAPR_XIVE_NVT_BASE;
530cddee8dSCédric Le Goater }
540cddee8dSCédric Le Goater 
5523bcd5ebSCédric Le Goater static void spapr_xive_cpu_to_nvt(PowerPCCPU *cpu,
5623bcd5ebSCédric Le Goater                                   uint8_t *out_nvt_blk, uint32_t *out_nvt_idx)
5723bcd5ebSCédric Le Goater {
5823bcd5ebSCédric Le Goater     assert(cpu);
5923bcd5ebSCédric Le Goater 
6023bcd5ebSCédric Le Goater     if (out_nvt_blk) {
6123bcd5ebSCédric Le Goater         *out_nvt_blk = SPAPR_XIVE_BLOCK_ID;
6223bcd5ebSCédric Le Goater     }
6323bcd5ebSCédric Le Goater 
6423bcd5ebSCédric Le Goater     if (out_nvt_blk) {
6523bcd5ebSCédric Le Goater         *out_nvt_idx = SPAPR_XIVE_NVT_BASE + cpu->vcpu_id;
6623bcd5ebSCédric Le Goater     }
6723bcd5ebSCédric Le Goater }
6823bcd5ebSCédric Le Goater 
6923bcd5ebSCédric Le Goater static int spapr_xive_target_to_nvt(uint32_t target,
7023bcd5ebSCédric Le Goater                                     uint8_t *out_nvt_blk, uint32_t *out_nvt_idx)
7123bcd5ebSCédric Le Goater {
7223bcd5ebSCédric Le Goater     PowerPCCPU *cpu = spapr_find_cpu(target);
7323bcd5ebSCédric Le Goater 
7423bcd5ebSCédric Le Goater     if (!cpu) {
7523bcd5ebSCédric Le Goater         return -1;
7623bcd5ebSCédric Le Goater     }
7723bcd5ebSCédric Le Goater 
7823bcd5ebSCédric Le Goater     spapr_xive_cpu_to_nvt(cpu, out_nvt_blk, out_nvt_idx);
7923bcd5ebSCédric Le Goater     return 0;
8023bcd5ebSCédric Le Goater }
8123bcd5ebSCédric Le Goater 
8223bcd5ebSCédric Le Goater /*
8323bcd5ebSCédric Le Goater  * sPAPR END indexing uses a simple mapping of the CPU vcpu_id, 8
8423bcd5ebSCédric Le Goater  * priorities per CPU
8523bcd5ebSCédric Le Goater  */
860c575703SCédric Le Goater int spapr_xive_end_to_target(uint8_t end_blk, uint32_t end_idx,
870c575703SCédric Le Goater                              uint32_t *out_server, uint8_t *out_prio)
880c575703SCédric Le Goater {
890c575703SCédric Le Goater 
900c575703SCédric Le Goater     assert(end_blk == SPAPR_XIVE_BLOCK_ID);
910c575703SCédric Le Goater 
920c575703SCédric Le Goater     if (out_server) {
930c575703SCédric Le Goater         *out_server = end_idx >> 3;
940c575703SCédric Le Goater     }
950c575703SCédric Le Goater 
960c575703SCédric Le Goater     if (out_prio) {
970c575703SCédric Le Goater         *out_prio = end_idx & 0x7;
980c575703SCédric Le Goater     }
990c575703SCédric Le Goater     return 0;
1000c575703SCédric Le Goater }
1010c575703SCédric Le Goater 
10223bcd5ebSCédric Le Goater static void spapr_xive_cpu_to_end(PowerPCCPU *cpu, uint8_t prio,
10323bcd5ebSCédric Le Goater                                   uint8_t *out_end_blk, uint32_t *out_end_idx)
10423bcd5ebSCédric Le Goater {
10523bcd5ebSCédric Le Goater     assert(cpu);
10623bcd5ebSCédric Le Goater 
10723bcd5ebSCédric Le Goater     if (out_end_blk) {
10823bcd5ebSCédric Le Goater         *out_end_blk = SPAPR_XIVE_BLOCK_ID;
10923bcd5ebSCédric Le Goater     }
11023bcd5ebSCédric Le Goater 
11123bcd5ebSCédric Le Goater     if (out_end_idx) {
11223bcd5ebSCédric Le Goater         *out_end_idx = (cpu->vcpu_id << 3) + prio;
11323bcd5ebSCédric Le Goater     }
11423bcd5ebSCédric Le Goater }
11523bcd5ebSCédric Le Goater 
11623bcd5ebSCédric Le Goater static int spapr_xive_target_to_end(uint32_t target, uint8_t prio,
11723bcd5ebSCédric Le Goater                                     uint8_t *out_end_blk, uint32_t *out_end_idx)
11823bcd5ebSCédric Le Goater {
11923bcd5ebSCédric Le Goater     PowerPCCPU *cpu = spapr_find_cpu(target);
12023bcd5ebSCédric Le Goater 
12123bcd5ebSCédric Le Goater     if (!cpu) {
12223bcd5ebSCédric Le Goater         return -1;
12323bcd5ebSCédric Le Goater     }
12423bcd5ebSCédric Le Goater 
12523bcd5ebSCédric Le Goater     spapr_xive_cpu_to_end(cpu, prio, out_end_blk, out_end_idx);
12623bcd5ebSCédric Le Goater     return 0;
12723bcd5ebSCédric Le Goater }
12823bcd5ebSCédric Le Goater 
1290cddee8dSCédric Le Goater /*
1303aa597f6SCédric Le Goater  * On sPAPR machines, use a simplified output for the XIVE END
1313aa597f6SCédric Le Goater  * structure dumping only the information related to the OS EQ.
1323aa597f6SCédric Le Goater  */
133ce2918cbSDavid Gibson static void spapr_xive_end_pic_print_info(SpaprXive *xive, XiveEND *end,
1343aa597f6SCédric Le Goater                                           Monitor *mon)
1353aa597f6SCédric Le Goater {
136fb2e8b51SCédric Le Goater     uint64_t qaddr_base = xive_end_qaddr(end);
1373aa597f6SCédric Le Goater     uint32_t qindex = xive_get_field32(END_W1_PAGE_OFF, end->w1);
1383aa597f6SCédric Le Goater     uint32_t qgen = xive_get_field32(END_W1_GENERATION, end->w1);
1393aa597f6SCédric Le Goater     uint32_t qsize = xive_get_field32(END_W0_QSIZE, end->w0);
1403aa597f6SCédric Le Goater     uint32_t qentries = 1 << (qsize + 10);
1413aa597f6SCédric Le Goater     uint32_t nvt = xive_get_field32(END_W6_NVT_INDEX, end->w6);
1423aa597f6SCédric Le Goater     uint8_t priority = xive_get_field32(END_W7_F0_PRIORITY, end->w7);
1433aa597f6SCédric Le Goater 
144fb2e8b51SCédric Le Goater     monitor_printf(mon, "%3d/%d % 6d/%5d @%"PRIx64" ^%d",
1450cddee8dSCédric Le Goater                    spapr_xive_nvt_to_target(0, nvt),
146fb2e8b51SCédric Le Goater                    priority, qindex, qentries, qaddr_base, qgen);
1473aa597f6SCédric Le Goater 
1483aa597f6SCédric Le Goater     xive_end_queue_pic_print_info(end, 6, mon);
1493aa597f6SCédric Le Goater }
1503aa597f6SCédric Le Goater 
151ce2918cbSDavid Gibson void spapr_xive_pic_print_info(SpaprXive *xive, Monitor *mon)
1523aa597f6SCédric Le Goater {
1533aa597f6SCédric Le Goater     XiveSource *xsrc = &xive->source;
1543aa597f6SCédric Le Goater     int i;
1553aa597f6SCédric Le Goater 
1567bfc759cSCédric Le Goater     if (kvm_irqchip_in_kernel()) {
1577bfc759cSCédric Le Goater         Error *local_err = NULL;
1587bfc759cSCédric Le Goater 
1597bfc759cSCédric Le Goater         kvmppc_xive_synchronize_state(xive, &local_err);
1607bfc759cSCédric Le Goater         if (local_err) {
1617bfc759cSCédric Le Goater             error_report_err(local_err);
1627bfc759cSCédric Le Goater             return;
1637bfc759cSCédric Le Goater         }
1647bfc759cSCédric Le Goater     }
1657bfc759cSCédric Le Goater 
166f81d69fcSSatheesh Rajendran     monitor_printf(mon, "  LISN         PQ    EISN     CPU/PRIO EQ\n");
1673aa597f6SCédric Le Goater 
1683aa597f6SCédric Le Goater     for (i = 0; i < xive->nr_irqs; i++) {
1693aa597f6SCédric Le Goater         uint8_t pq = xive_source_esb_get(xsrc, i);
1703aa597f6SCédric Le Goater         XiveEAS *eas = &xive->eat[i];
1713aa597f6SCédric Le Goater 
1723aa597f6SCédric Le Goater         if (!xive_eas_is_valid(eas)) {
1733aa597f6SCédric Le Goater             continue;
1743aa597f6SCédric Le Goater         }
1753aa597f6SCédric Le Goater 
1763aa597f6SCédric Le Goater         monitor_printf(mon, "  %08x %s %c%c%c %s %08x ", i,
1773aa597f6SCédric Le Goater                        xive_source_irq_is_lsi(xsrc, i) ? "LSI" : "MSI",
1783aa597f6SCédric Le Goater                        pq & XIVE_ESB_VAL_P ? 'P' : '-',
1793aa597f6SCédric Le Goater                        pq & XIVE_ESB_VAL_Q ? 'Q' : '-',
1803aa597f6SCédric Le Goater                        xsrc->status[i] & XIVE_STATUS_ASSERTED ? 'A' : ' ',
1813aa597f6SCédric Le Goater                        xive_eas_is_masked(eas) ? "M" : " ",
1823aa597f6SCédric Le Goater                        (int) xive_get_field64(EAS_END_DATA, eas->w));
1833aa597f6SCédric Le Goater 
1843aa597f6SCédric Le Goater         if (!xive_eas_is_masked(eas)) {
1853aa597f6SCédric Le Goater             uint32_t end_idx = xive_get_field64(EAS_END_INDEX, eas->w);
1863aa597f6SCédric Le Goater             XiveEND *end;
1873aa597f6SCédric Le Goater 
1883aa597f6SCédric Le Goater             assert(end_idx < xive->nr_ends);
1893aa597f6SCédric Le Goater             end = &xive->endt[end_idx];
1903aa597f6SCédric Le Goater 
1913aa597f6SCédric Le Goater             if (xive_end_is_valid(end)) {
1923aa597f6SCédric Le Goater                 spapr_xive_end_pic_print_info(xive, end, mon);
1933aa597f6SCédric Le Goater             }
1943aa597f6SCédric Le Goater         }
1953aa597f6SCédric Le Goater         monitor_printf(mon, "\n");
1963aa597f6SCédric Le Goater     }
1973aa597f6SCédric Le Goater }
1983aa597f6SCédric Le Goater 
199ce2918cbSDavid Gibson void spapr_xive_mmio_set_enabled(SpaprXive *xive, bool enable)
2003a8eb78eSCédric Le Goater {
2013a8eb78eSCédric Le Goater     memory_region_set_enabled(&xive->source.esb_mmio, enable);
2023a8eb78eSCédric Le Goater     memory_region_set_enabled(&xive->tm_mmio, enable);
2033a8eb78eSCédric Le Goater 
2043a8eb78eSCédric Le Goater     /* Disable the END ESBs until a guest OS makes use of them */
2053a8eb78eSCédric Le Goater     memory_region_set_enabled(&xive->end_source.esb_mmio, false);
2063a8eb78eSCédric Le Goater }
2073a8eb78eSCédric Le Goater 
2083aa597f6SCédric Le Goater static void spapr_xive_end_reset(XiveEND *end)
2093aa597f6SCédric Le Goater {
2103aa597f6SCédric Le Goater     memset(end, 0, sizeof(*end));
2113aa597f6SCédric Le Goater 
2123aa597f6SCédric Le Goater     /* switch off the escalation and notification ESBs */
2133aa597f6SCédric Le Goater     end->w1 = cpu_to_be32(END_W1_ESe_Q | END_W1_ESn_Q);
2143aa597f6SCédric Le Goater }
2153aa597f6SCédric Le Goater 
2163aa597f6SCédric Le Goater static void spapr_xive_reset(void *dev)
2173aa597f6SCédric Le Goater {
218ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(dev);
2193aa597f6SCédric Le Goater     int i;
2203aa597f6SCédric Le Goater 
2213aa597f6SCédric Le Goater     /*
2223aa597f6SCédric Le Goater      * The XiveSource has its own reset handler, which mask off all
2233aa597f6SCédric Le Goater      * IRQs (!P|Q)
2243aa597f6SCédric Le Goater      */
2253aa597f6SCédric Le Goater 
2263aa597f6SCédric Le Goater     /* Mask all valid EASs in the IRQ number space. */
2273aa597f6SCédric Le Goater     for (i = 0; i < xive->nr_irqs; i++) {
2283aa597f6SCédric Le Goater         XiveEAS *eas = &xive->eat[i];
2293aa597f6SCédric Le Goater         if (xive_eas_is_valid(eas)) {
2303aa597f6SCédric Le Goater             eas->w = cpu_to_be64(EAS_VALID | EAS_MASKED);
2313aa597f6SCédric Le Goater         } else {
2323aa597f6SCédric Le Goater             eas->w = 0;
2333aa597f6SCédric Le Goater         }
2343aa597f6SCédric Le Goater     }
2353aa597f6SCédric Le Goater 
2363aa597f6SCédric Le Goater     /* Clear all ENDs */
2373aa597f6SCédric Le Goater     for (i = 0; i < xive->nr_ends; i++) {
2383aa597f6SCédric Le Goater         spapr_xive_end_reset(&xive->endt[i]);
2393aa597f6SCédric Le Goater     }
2403aa597f6SCédric Le Goater }
2413aa597f6SCédric Le Goater 
2423aa597f6SCédric Le Goater static void spapr_xive_instance_init(Object *obj)
2433aa597f6SCédric Le Goater {
244ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(obj);
2453aa597f6SCédric Le Goater 
246f6d4dca8SThomas Huth     object_initialize_child(obj, "source", &xive->source, sizeof(xive->source),
247f6d4dca8SThomas Huth                             TYPE_XIVE_SOURCE, &error_abort, NULL);
2483aa597f6SCédric Le Goater 
249f6d4dca8SThomas Huth     object_initialize_child(obj, "end_source", &xive->end_source,
250f6d4dca8SThomas Huth                             sizeof(xive->end_source), TYPE_XIVE_END_SOURCE,
251f6d4dca8SThomas Huth                             &error_abort, NULL);
25238afd772SCédric Le Goater 
25338afd772SCédric Le Goater     /* Not connected to the KVM XIVE device */
25438afd772SCédric Le Goater     xive->fd = -1;
2553aa597f6SCédric Le Goater }
2563aa597f6SCédric Le Goater 
2573aa597f6SCédric Le Goater static void spapr_xive_realize(DeviceState *dev, Error **errp)
2583aa597f6SCédric Le Goater {
259ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(dev);
2603aa597f6SCédric Le Goater     XiveSource *xsrc = &xive->source;
2613aa597f6SCédric Le Goater     XiveENDSource *end_xsrc = &xive->end_source;
2623aa597f6SCédric Le Goater     Error *local_err = NULL;
2633aa597f6SCédric Le Goater 
2643aa597f6SCédric Le Goater     if (!xive->nr_irqs) {
2653aa597f6SCédric Le Goater         error_setg(errp, "Number of interrupt needs to be greater 0");
2663aa597f6SCédric Le Goater         return;
2673aa597f6SCédric Le Goater     }
2683aa597f6SCédric Le Goater 
2693aa597f6SCédric Le Goater     if (!xive->nr_ends) {
2703aa597f6SCédric Le Goater         error_setg(errp, "Number of interrupt needs to be greater 0");
2713aa597f6SCédric Le Goater         return;
2723aa597f6SCédric Le Goater     }
2733aa597f6SCédric Le Goater 
2743aa597f6SCédric Le Goater     /*
2753aa597f6SCédric Le Goater      * Initialize the internal sources, for IPIs and virtual devices.
2763aa597f6SCédric Le Goater      */
2773aa597f6SCédric Le Goater     object_property_set_int(OBJECT(xsrc), xive->nr_irqs, "nr-irqs",
2783aa597f6SCédric Le Goater                             &error_fatal);
27982ea3a1bSGreg Kurz     object_property_set_link(OBJECT(xsrc), OBJECT(xive), "xive",
28082ea3a1bSGreg Kurz                              &error_abort);
2813aa597f6SCédric Le Goater     object_property_set_bool(OBJECT(xsrc), true, "realized", &local_err);
2823aa597f6SCédric Le Goater     if (local_err) {
2833aa597f6SCédric Le Goater         error_propagate(errp, local_err);
2843aa597f6SCédric Le Goater         return;
2853aa597f6SCédric Le Goater     }
286981b1c62SCédric Le Goater     sysbus_init_mmio(SYS_BUS_DEVICE(xive), &xsrc->esb_mmio);
2873aa597f6SCédric Le Goater 
2883aa597f6SCédric Le Goater     /*
2893aa597f6SCédric Le Goater      * Initialize the END ESB source
2903aa597f6SCédric Le Goater      */
2913aa597f6SCédric Le Goater     object_property_set_int(OBJECT(end_xsrc), xive->nr_irqs, "nr-ends",
2923aa597f6SCédric Le Goater                             &error_fatal);
2930ab2316eSGreg Kurz     object_property_set_link(OBJECT(end_xsrc), OBJECT(xive), "xive",
2940ab2316eSGreg Kurz                              &error_abort);
2953aa597f6SCédric Le Goater     object_property_set_bool(OBJECT(end_xsrc), true, "realized", &local_err);
2963aa597f6SCédric Le Goater     if (local_err) {
2973aa597f6SCédric Le Goater         error_propagate(errp, local_err);
2983aa597f6SCédric Le Goater         return;
2993aa597f6SCédric Le Goater     }
300981b1c62SCédric Le Goater     sysbus_init_mmio(SYS_BUS_DEVICE(xive), &end_xsrc->esb_mmio);
3013aa597f6SCédric Le Goater 
3023aa597f6SCédric Le Goater     /* Set the mapping address of the END ESB pages after the source ESBs */
3033aa597f6SCédric Le Goater     xive->end_base = xive->vc_base + (1ull << xsrc->esb_shift) * xsrc->nr_irqs;
3043aa597f6SCédric Le Goater 
3053aa597f6SCédric Le Goater     /*
3063aa597f6SCédric Le Goater      * Allocate the routing tables
3073aa597f6SCédric Le Goater      */
3083aa597f6SCédric Le Goater     xive->eat = g_new0(XiveEAS, xive->nr_irqs);
3093aa597f6SCédric Le Goater     xive->endt = g_new0(XiveEND, xive->nr_ends);
3103aa597f6SCédric Le Goater 
31138afd772SCédric Le Goater     xive->nodename = g_strdup_printf("interrupt-controller@%" PRIx64,
31238afd772SCédric Le Goater                            xive->tm_base + XIVE_TM_USER_PAGE * (1 << TM_SHIFT));
31338afd772SCédric Le Goater 
31438afd772SCédric Le Goater     qemu_register_reset(spapr_xive_reset, dev);
315cdd71c8eSCédric Le Goater 
3163aa597f6SCédric Le Goater     /* TIMA initialization */
3173aa597f6SCédric Le Goater     memory_region_init_io(&xive->tm_mmio, OBJECT(xive), &xive_tm_ops, xive,
3183aa597f6SCédric Le Goater                           "xive.tima", 4ull << TM_SHIFT);
319981b1c62SCédric Le Goater     sysbus_init_mmio(SYS_BUS_DEVICE(xive), &xive->tm_mmio);
3203aa597f6SCédric Le Goater 
321981b1c62SCédric Le Goater     /*
322981b1c62SCédric Le Goater      * Map all regions. These will be enabled or disabled at reset and
323981b1c62SCédric Le Goater      * can also be overridden by KVM memory regions if active
324981b1c62SCédric Le Goater      */
325981b1c62SCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(xive), 0, xive->vc_base);
326981b1c62SCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(xive), 1, xive->end_base);
327981b1c62SCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(xive), 2, xive->tm_base);
3283aa597f6SCédric Le Goater }
3293aa597f6SCédric Le Goater 
3303aa597f6SCédric Le Goater static int spapr_xive_get_eas(XiveRouter *xrtr, uint8_t eas_blk,
3313aa597f6SCédric Le Goater                               uint32_t eas_idx, XiveEAS *eas)
3323aa597f6SCédric Le Goater {
333ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(xrtr);
3343aa597f6SCédric Le Goater 
3353aa597f6SCédric Le Goater     if (eas_idx >= xive->nr_irqs) {
3363aa597f6SCédric Le Goater         return -1;
3373aa597f6SCédric Le Goater     }
3383aa597f6SCédric Le Goater 
3393aa597f6SCédric Le Goater     *eas = xive->eat[eas_idx];
3403aa597f6SCédric Le Goater     return 0;
3413aa597f6SCédric Le Goater }
3423aa597f6SCédric Le Goater 
3433aa597f6SCédric Le Goater static int spapr_xive_get_end(XiveRouter *xrtr,
3443aa597f6SCédric Le Goater                               uint8_t end_blk, uint32_t end_idx, XiveEND *end)
3453aa597f6SCédric Le Goater {
346ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(xrtr);
3473aa597f6SCédric Le Goater 
3483aa597f6SCédric Le Goater     if (end_idx >= xive->nr_ends) {
3493aa597f6SCédric Le Goater         return -1;
3503aa597f6SCédric Le Goater     }
3513aa597f6SCédric Le Goater 
3523aa597f6SCédric Le Goater     memcpy(end, &xive->endt[end_idx], sizeof(XiveEND));
3533aa597f6SCédric Le Goater     return 0;
3543aa597f6SCédric Le Goater }
3553aa597f6SCédric Le Goater 
3563aa597f6SCédric Le Goater static int spapr_xive_write_end(XiveRouter *xrtr, uint8_t end_blk,
3573aa597f6SCédric Le Goater                                 uint32_t end_idx, XiveEND *end,
3583aa597f6SCédric Le Goater                                 uint8_t word_number)
3593aa597f6SCédric Le Goater {
360ce2918cbSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(xrtr);
3613aa597f6SCédric Le Goater 
3623aa597f6SCédric Le Goater     if (end_idx >= xive->nr_ends) {
3633aa597f6SCédric Le Goater         return -1;
3643aa597f6SCédric Le Goater     }
3653aa597f6SCédric Le Goater 
3663aa597f6SCédric Le Goater     memcpy(&xive->endt[end_idx], end, sizeof(XiveEND));
3673aa597f6SCédric Le Goater     return 0;
3683aa597f6SCédric Le Goater }
3693aa597f6SCédric Le Goater 
3700cddee8dSCédric Le Goater static int spapr_xive_get_nvt(XiveRouter *xrtr,
3710cddee8dSCédric Le Goater                               uint8_t nvt_blk, uint32_t nvt_idx, XiveNVT *nvt)
3720cddee8dSCédric Le Goater {
3730cddee8dSCédric Le Goater     uint32_t vcpu_id = spapr_xive_nvt_to_target(nvt_blk, nvt_idx);
3740cddee8dSCédric Le Goater     PowerPCCPU *cpu = spapr_find_cpu(vcpu_id);
3750cddee8dSCédric Le Goater 
3760cddee8dSCédric Le Goater     if (!cpu) {
3770cddee8dSCédric Le Goater         /* TODO: should we assert() if we can find a NVT ? */
3780cddee8dSCédric Le Goater         return -1;
3790cddee8dSCédric Le Goater     }
3800cddee8dSCédric Le Goater 
3810cddee8dSCédric Le Goater     /*
3820cddee8dSCédric Le Goater      * sPAPR does not maintain a NVT table. Return that the NVT is
3830cddee8dSCédric Le Goater      * valid if we have found a matching CPU
3840cddee8dSCédric Le Goater      */
3850cddee8dSCédric Le Goater     nvt->w0 = cpu_to_be32(NVT_W0_VALID);
3860cddee8dSCédric Le Goater     return 0;
3870cddee8dSCédric Le Goater }
3880cddee8dSCédric Le Goater 
3890cddee8dSCédric Le Goater static int spapr_xive_write_nvt(XiveRouter *xrtr, uint8_t nvt_blk,
3900cddee8dSCédric Le Goater                                 uint32_t nvt_idx, XiveNVT *nvt,
3910cddee8dSCédric Le Goater                                 uint8_t word_number)
3920cddee8dSCédric Le Goater {
3930cddee8dSCédric Le Goater     /*
3940cddee8dSCédric Le Goater      * We don't need to write back to the NVTs because the sPAPR
3950cddee8dSCédric Le Goater      * machine should never hit a non-scheduled NVT. It should never
3960cddee8dSCédric Le Goater      * get called.
3970cddee8dSCédric Le Goater      */
3980cddee8dSCédric Le Goater     g_assert_not_reached();
3990cddee8dSCédric Le Goater }
4000cddee8dSCédric Le Goater 
40140a5056cSCédric Le Goater static XiveTCTX *spapr_xive_get_tctx(XiveRouter *xrtr, CPUState *cs)
40240a5056cSCédric Le Goater {
40340a5056cSCédric Le Goater     PowerPCCPU *cpu = POWERPC_CPU(cs);
40440a5056cSCédric Le Goater 
405a28b9a5aSCédric Le Goater     return spapr_cpu_state(cpu)->tctx;
40640a5056cSCédric Le Goater }
40740a5056cSCédric Le Goater 
408f87dae18SCédric Le Goater static int spapr_xive_match_nvt(XivePresenter *xptr, uint8_t format,
409f87dae18SCédric Le Goater                                 uint8_t nvt_blk, uint32_t nvt_idx,
410f87dae18SCédric Le Goater                                 bool cam_ignore, uint8_t priority,
411f87dae18SCédric Le Goater                                 uint32_t logic_serv, XiveTCTXMatch *match)
412f87dae18SCédric Le Goater {
413f87dae18SCédric Le Goater     CPUState *cs;
414f87dae18SCédric Le Goater     int count = 0;
415f87dae18SCédric Le Goater 
416f87dae18SCédric Le Goater     CPU_FOREACH(cs) {
417f87dae18SCédric Le Goater         PowerPCCPU *cpu = POWERPC_CPU(cs);
418f87dae18SCédric Le Goater         XiveTCTX *tctx = spapr_cpu_state(cpu)->tctx;
419f87dae18SCédric Le Goater         int ring;
420f87dae18SCédric Le Goater 
421f87dae18SCédric Le Goater         /*
422f87dae18SCédric Le Goater          * Skip partially initialized vCPUs. This can happen when
423f87dae18SCédric Le Goater          * vCPUs are hotplugged.
424f87dae18SCédric Le Goater          */
425f87dae18SCédric Le Goater         if (!tctx) {
426f87dae18SCédric Le Goater             continue;
427f87dae18SCédric Le Goater         }
428f87dae18SCédric Le Goater 
429f87dae18SCédric Le Goater         /*
430f87dae18SCédric Le Goater          * Check the thread context CAM lines and record matches.
431f87dae18SCédric Le Goater          */
432f87dae18SCédric Le Goater         ring = xive_presenter_tctx_match(xptr, tctx, format, nvt_blk, nvt_idx,
433f87dae18SCédric Le Goater                                          cam_ignore, logic_serv);
434f87dae18SCédric Le Goater         /*
435f87dae18SCédric Le Goater          * Save the matching thread interrupt context and follow on to
436f87dae18SCédric Le Goater          * check for duplicates which are invalid.
437f87dae18SCédric Le Goater          */
438f87dae18SCédric Le Goater         if (ring != -1) {
439f87dae18SCédric Le Goater             if (match->tctx) {
440f87dae18SCédric Le Goater                 qemu_log_mask(LOG_GUEST_ERROR, "XIVE: already found a thread "
441f87dae18SCédric Le Goater                               "context NVT %x/%x\n", nvt_blk, nvt_idx);
442f87dae18SCédric Le Goater                 return -1;
443f87dae18SCédric Le Goater             }
444f87dae18SCédric Le Goater 
445f87dae18SCédric Le Goater             match->ring = ring;
446f87dae18SCédric Le Goater             match->tctx = tctx;
447f87dae18SCédric Le Goater             count++;
448f87dae18SCédric Le Goater         }
449f87dae18SCédric Le Goater     }
450f87dae18SCédric Le Goater 
451f87dae18SCédric Le Goater     return count;
452f87dae18SCédric Le Goater }
453f87dae18SCédric Le Goater 
4543aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive_end = {
4553aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE "/end",
4563aa597f6SCédric Le Goater     .version_id = 1,
4573aa597f6SCédric Le Goater     .minimum_version_id = 1,
4583aa597f6SCédric Le Goater     .fields = (VMStateField []) {
4593aa597f6SCédric Le Goater         VMSTATE_UINT32(w0, XiveEND),
4603aa597f6SCédric Le Goater         VMSTATE_UINT32(w1, XiveEND),
4613aa597f6SCédric Le Goater         VMSTATE_UINT32(w2, XiveEND),
4623aa597f6SCédric Le Goater         VMSTATE_UINT32(w3, XiveEND),
4633aa597f6SCédric Le Goater         VMSTATE_UINT32(w4, XiveEND),
4643aa597f6SCédric Le Goater         VMSTATE_UINT32(w5, XiveEND),
4653aa597f6SCédric Le Goater         VMSTATE_UINT32(w6, XiveEND),
4663aa597f6SCédric Le Goater         VMSTATE_UINT32(w7, XiveEND),
4673aa597f6SCédric Le Goater         VMSTATE_END_OF_LIST()
4683aa597f6SCédric Le Goater     },
4693aa597f6SCédric Le Goater };
4703aa597f6SCédric Le Goater 
4713aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive_eas = {
4723aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE "/eas",
4733aa597f6SCédric Le Goater     .version_id = 1,
4743aa597f6SCédric Le Goater     .minimum_version_id = 1,
4753aa597f6SCédric Le Goater     .fields = (VMStateField []) {
4763aa597f6SCédric Le Goater         VMSTATE_UINT64(w, XiveEAS),
4773aa597f6SCédric Le Goater         VMSTATE_END_OF_LIST()
4783aa597f6SCédric Le Goater     },
4793aa597f6SCédric Le Goater };
4803aa597f6SCédric Le Goater 
481277dd3d7SCédric Le Goater static int vmstate_spapr_xive_pre_save(void *opaque)
482277dd3d7SCédric Le Goater {
483277dd3d7SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
484277dd3d7SCédric Le Goater         return kvmppc_xive_pre_save(SPAPR_XIVE(opaque));
485277dd3d7SCédric Le Goater     }
486277dd3d7SCédric Le Goater 
487277dd3d7SCédric Le Goater     return 0;
488277dd3d7SCédric Le Goater }
489277dd3d7SCédric Le Goater 
490277dd3d7SCédric Le Goater /*
491277dd3d7SCédric Le Goater  * Called by the sPAPR IRQ backend 'post_load' method at the machine
492277dd3d7SCédric Le Goater  * level.
493277dd3d7SCédric Le Goater  */
494605994e5SDavid Gibson static int spapr_xive_post_load(SpaprInterruptController *intc, int version_id)
495277dd3d7SCédric Le Goater {
496277dd3d7SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
497605994e5SDavid Gibson         return kvmppc_xive_post_load(SPAPR_XIVE(intc), version_id);
498277dd3d7SCédric Le Goater     }
499277dd3d7SCédric Le Goater 
500277dd3d7SCédric Le Goater     return 0;
501277dd3d7SCédric Le Goater }
502277dd3d7SCédric Le Goater 
5033aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive = {
5043aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE,
5053aa597f6SCédric Le Goater     .version_id = 1,
5063aa597f6SCédric Le Goater     .minimum_version_id = 1,
507277dd3d7SCédric Le Goater     .pre_save = vmstate_spapr_xive_pre_save,
508277dd3d7SCédric Le Goater     .post_load = NULL, /* handled at the machine level */
5093aa597f6SCédric Le Goater     .fields = (VMStateField[]) {
510ce2918cbSDavid Gibson         VMSTATE_UINT32_EQUAL(nr_irqs, SpaprXive, NULL),
511ce2918cbSDavid Gibson         VMSTATE_STRUCT_VARRAY_POINTER_UINT32(eat, SpaprXive, nr_irqs,
5123aa597f6SCédric Le Goater                                      vmstate_spapr_xive_eas, XiveEAS),
513ce2918cbSDavid Gibson         VMSTATE_STRUCT_VARRAY_POINTER_UINT32(endt, SpaprXive, nr_ends,
5143aa597f6SCédric Le Goater                                              vmstate_spapr_xive_end, XiveEND),
5153aa597f6SCédric Le Goater         VMSTATE_END_OF_LIST()
5163aa597f6SCédric Le Goater     },
5173aa597f6SCédric Le Goater };
5183aa597f6SCédric Le Goater 
5190b0e52b1SDavid Gibson static int spapr_xive_claim_irq(SpaprInterruptController *intc, int lisn,
5200b0e52b1SDavid Gibson                                 bool lsi, Error **errp)
5210b0e52b1SDavid Gibson {
5220b0e52b1SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
5230b0e52b1SDavid Gibson     XiveSource *xsrc = &xive->source;
5240b0e52b1SDavid Gibson 
5250b0e52b1SDavid Gibson     assert(lisn < xive->nr_irqs);
5260b0e52b1SDavid Gibson 
5270b0e52b1SDavid Gibson     if (xive_eas_is_valid(&xive->eat[lisn])) {
5280b0e52b1SDavid Gibson         error_setg(errp, "IRQ %d is not free", lisn);
5290b0e52b1SDavid Gibson         return -EBUSY;
5300b0e52b1SDavid Gibson     }
5310b0e52b1SDavid Gibson 
5320b0e52b1SDavid Gibson     /*
5330b0e52b1SDavid Gibson      * Set default values when allocating an IRQ number
5340b0e52b1SDavid Gibson      */
5350b0e52b1SDavid Gibson     xive->eat[lisn].w |= cpu_to_be64(EAS_VALID | EAS_MASKED);
5360b0e52b1SDavid Gibson     if (lsi) {
5370b0e52b1SDavid Gibson         xive_source_irq_set_lsi(xsrc, lisn);
5380b0e52b1SDavid Gibson     }
5390b0e52b1SDavid Gibson 
5400b0e52b1SDavid Gibson     if (kvm_irqchip_in_kernel()) {
5410b0e52b1SDavid Gibson         return kvmppc_xive_source_reset_one(xsrc, lisn, errp);
5420b0e52b1SDavid Gibson     }
5430b0e52b1SDavid Gibson 
5440b0e52b1SDavid Gibson     return 0;
5450b0e52b1SDavid Gibson }
5460b0e52b1SDavid Gibson 
5470b0e52b1SDavid Gibson static void spapr_xive_free_irq(SpaprInterruptController *intc, int lisn)
5480b0e52b1SDavid Gibson {
5490b0e52b1SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
5500b0e52b1SDavid Gibson     assert(lisn < xive->nr_irqs);
5510b0e52b1SDavid Gibson 
5520b0e52b1SDavid Gibson     xive->eat[lisn].w &= cpu_to_be64(~EAS_VALID);
5530b0e52b1SDavid Gibson }
5540b0e52b1SDavid Gibson 
5553aa597f6SCédric Le Goater static Property spapr_xive_properties[] = {
556ce2918cbSDavid Gibson     DEFINE_PROP_UINT32("nr-irqs", SpaprXive, nr_irqs, 0),
557ce2918cbSDavid Gibson     DEFINE_PROP_UINT32("nr-ends", SpaprXive, nr_ends, 0),
558ce2918cbSDavid Gibson     DEFINE_PROP_UINT64("vc-base", SpaprXive, vc_base, SPAPR_XIVE_VC_BASE),
559ce2918cbSDavid Gibson     DEFINE_PROP_UINT64("tm-base", SpaprXive, tm_base, SPAPR_XIVE_TM_BASE),
5603aa597f6SCédric Le Goater     DEFINE_PROP_END_OF_LIST(),
5613aa597f6SCédric Le Goater };
5623aa597f6SCédric Le Goater 
563ebd6be08SDavid Gibson static int spapr_xive_cpu_intc_create(SpaprInterruptController *intc,
564ebd6be08SDavid Gibson                                       PowerPCCPU *cpu, Error **errp)
565ebd6be08SDavid Gibson {
566ebd6be08SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
567ebd6be08SDavid Gibson     Object *obj;
568ebd6be08SDavid Gibson     SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu);
569ebd6be08SDavid Gibson 
570ebd6be08SDavid Gibson     obj = xive_tctx_create(OBJECT(cpu), XIVE_ROUTER(xive), errp);
571ebd6be08SDavid Gibson     if (!obj) {
572ebd6be08SDavid Gibson         return -1;
573ebd6be08SDavid Gibson     }
574ebd6be08SDavid Gibson 
575ebd6be08SDavid Gibson     spapr_cpu->tctx = XIVE_TCTX(obj);
576ebd6be08SDavid Gibson     return 0;
577ebd6be08SDavid Gibson }
578ebd6be08SDavid Gibson 
57997c00c54SCédric Le Goater static void xive_tctx_set_os_cam(XiveTCTX *tctx, uint32_t os_cam)
58097c00c54SCédric Le Goater {
58197c00c54SCédric Le Goater     uint32_t qw1w2 = cpu_to_be32(TM_QW1W2_VO | os_cam);
58297c00c54SCédric Le Goater     memcpy(&tctx->regs[TM_QW1_OS + TM_WORD2], &qw1w2, 4);
58397c00c54SCédric Le Goater }
58497c00c54SCédric Le Goater 
585d49e8a9bSCédric Le Goater static void spapr_xive_cpu_intc_reset(SpaprInterruptController *intc,
586d49e8a9bSCédric Le Goater                                      PowerPCCPU *cpu)
587d49e8a9bSCédric Le Goater {
588d49e8a9bSCédric Le Goater     XiveTCTX *tctx = spapr_cpu_state(cpu)->tctx;
58997c00c54SCédric Le Goater     uint8_t  nvt_blk;
59097c00c54SCédric Le Goater     uint32_t nvt_idx;
591d49e8a9bSCédric Le Goater 
592d49e8a9bSCédric Le Goater     xive_tctx_reset(tctx);
59397c00c54SCédric Le Goater 
59497c00c54SCédric Le Goater     /*
59597c00c54SCédric Le Goater      * When a Virtual Processor is scheduled to run on a HW thread,
59697c00c54SCédric Le Goater      * the hypervisor pushes its identifier in the OS CAM line.
59797c00c54SCédric Le Goater      * Emulate the same behavior under QEMU.
59897c00c54SCédric Le Goater      */
59997c00c54SCédric Le Goater     spapr_xive_cpu_to_nvt(cpu, &nvt_blk, &nvt_idx);
60097c00c54SCédric Le Goater 
60197c00c54SCédric Le Goater     xive_tctx_set_os_cam(tctx, xive_nvt_cam_line(nvt_blk, nvt_idx));
602d49e8a9bSCédric Le Goater }
603d49e8a9bSCédric Le Goater 
6040990ce6aSGreg Kurz static void spapr_xive_cpu_intc_destroy(SpaprInterruptController *intc,
6050990ce6aSGreg Kurz                                         PowerPCCPU *cpu)
6060990ce6aSGreg Kurz {
6070990ce6aSGreg Kurz     SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu);
6080990ce6aSGreg Kurz 
6090990ce6aSGreg Kurz     xive_tctx_destroy(spapr_cpu->tctx);
6100990ce6aSGreg Kurz     spapr_cpu->tctx = NULL;
6110990ce6aSGreg Kurz }
6120990ce6aSGreg Kurz 
6137bcdbccaSDavid Gibson static void spapr_xive_set_irq(SpaprInterruptController *intc, int irq, int val)
6147bcdbccaSDavid Gibson {
6157bcdbccaSDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
6167bcdbccaSDavid Gibson 
6177bcdbccaSDavid Gibson     if (kvm_irqchip_in_kernel()) {
6187bcdbccaSDavid Gibson         kvmppc_xive_source_set_irq(&xive->source, irq, val);
6197bcdbccaSDavid Gibson     } else {
6207bcdbccaSDavid Gibson         xive_source_set_irq(&xive->source, irq, val);
6217bcdbccaSDavid Gibson     }
6227bcdbccaSDavid Gibson }
6237bcdbccaSDavid Gibson 
624328d8eb2SDavid Gibson static void spapr_xive_print_info(SpaprInterruptController *intc, Monitor *mon)
625328d8eb2SDavid Gibson {
626328d8eb2SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
627328d8eb2SDavid Gibson     CPUState *cs;
628328d8eb2SDavid Gibson 
629328d8eb2SDavid Gibson     CPU_FOREACH(cs) {
630328d8eb2SDavid Gibson         PowerPCCPU *cpu = POWERPC_CPU(cs);
631328d8eb2SDavid Gibson 
632328d8eb2SDavid Gibson         xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon);
633328d8eb2SDavid Gibson     }
634328d8eb2SDavid Gibson 
635328d8eb2SDavid Gibson     spapr_xive_pic_print_info(xive, mon);
636328d8eb2SDavid Gibson }
637328d8eb2SDavid Gibson 
63805289273SDavid Gibson static void spapr_xive_dt(SpaprInterruptController *intc, uint32_t nr_servers,
63905289273SDavid Gibson                           void *fdt, uint32_t phandle)
64005289273SDavid Gibson {
64105289273SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
64205289273SDavid Gibson     int node;
64305289273SDavid Gibson     uint64_t timas[2 * 2];
64405289273SDavid Gibson     /* Interrupt number ranges for the IPIs */
64505289273SDavid Gibson     uint32_t lisn_ranges[] = {
64605289273SDavid Gibson         cpu_to_be32(0),
64705289273SDavid Gibson         cpu_to_be32(nr_servers),
64805289273SDavid Gibson     };
64905289273SDavid Gibson     /*
65005289273SDavid Gibson      * EQ size - the sizes of pages supported by the system 4K, 64K,
65105289273SDavid Gibson      * 2M, 16M. We only advertise 64K for the moment.
65205289273SDavid Gibson      */
65305289273SDavid Gibson     uint32_t eq_sizes[] = {
65405289273SDavid Gibson         cpu_to_be32(16), /* 64K */
65505289273SDavid Gibson     };
65605289273SDavid Gibson     /*
65705289273SDavid Gibson      * The following array is in sync with the reserved priorities
65805289273SDavid Gibson      * defined by the 'spapr_xive_priority_is_reserved' routine.
65905289273SDavid Gibson      */
66005289273SDavid Gibson     uint32_t plat_res_int_priorities[] = {
66105289273SDavid Gibson         cpu_to_be32(7),    /* start */
66205289273SDavid Gibson         cpu_to_be32(0xf8), /* count */
66305289273SDavid Gibson     };
66405289273SDavid Gibson 
66505289273SDavid Gibson     /* Thread Interrupt Management Area : User (ring 3) and OS (ring 2) */
66605289273SDavid Gibson     timas[0] = cpu_to_be64(xive->tm_base +
66705289273SDavid Gibson                            XIVE_TM_USER_PAGE * (1ull << TM_SHIFT));
66805289273SDavid Gibson     timas[1] = cpu_to_be64(1ull << TM_SHIFT);
66905289273SDavid Gibson     timas[2] = cpu_to_be64(xive->tm_base +
67005289273SDavid Gibson                            XIVE_TM_OS_PAGE * (1ull << TM_SHIFT));
67105289273SDavid Gibson     timas[3] = cpu_to_be64(1ull << TM_SHIFT);
67205289273SDavid Gibson 
67305289273SDavid Gibson     _FDT(node = fdt_add_subnode(fdt, 0, xive->nodename));
67405289273SDavid Gibson 
67505289273SDavid Gibson     _FDT(fdt_setprop_string(fdt, node, "device_type", "power-ivpe"));
67605289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "reg", timas, sizeof(timas)));
67705289273SDavid Gibson 
67805289273SDavid Gibson     _FDT(fdt_setprop_string(fdt, node, "compatible", "ibm,power-ivpe"));
67905289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "ibm,xive-eq-sizes", eq_sizes,
68005289273SDavid Gibson                      sizeof(eq_sizes)));
68105289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "ibm,xive-lisn-ranges", lisn_ranges,
68205289273SDavid Gibson                      sizeof(lisn_ranges)));
68305289273SDavid Gibson 
68405289273SDavid Gibson     /* For Linux to link the LSIs to the interrupt controller. */
68505289273SDavid Gibson     _FDT(fdt_setprop(fdt, node, "interrupt-controller", NULL, 0));
68605289273SDavid Gibson     _FDT(fdt_setprop_cell(fdt, node, "#interrupt-cells", 2));
68705289273SDavid Gibson 
68805289273SDavid Gibson     /* For SLOF */
68905289273SDavid Gibson     _FDT(fdt_setprop_cell(fdt, node, "linux,phandle", phandle));
69005289273SDavid Gibson     _FDT(fdt_setprop_cell(fdt, node, "phandle", phandle));
69105289273SDavid Gibson 
69205289273SDavid Gibson     /*
69305289273SDavid Gibson      * The "ibm,plat-res-int-priorities" property defines the priority
69405289273SDavid Gibson      * ranges reserved by the hypervisor
69505289273SDavid Gibson      */
69605289273SDavid Gibson     _FDT(fdt_setprop(fdt, 0, "ibm,plat-res-int-priorities",
69705289273SDavid Gibson                      plat_res_int_priorities, sizeof(plat_res_int_priorities)));
69805289273SDavid Gibson }
69905289273SDavid Gibson 
700*4ffb7496SGreg Kurz static int spapr_xive_activate(SpaprInterruptController *intc,
701*4ffb7496SGreg Kurz                                uint32_t nr_servers, Error **errp)
702567192d4SDavid Gibson {
703567192d4SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
704567192d4SDavid Gibson 
705567192d4SDavid Gibson     if (kvm_enabled()) {
706*4ffb7496SGreg Kurz         int rc = spapr_irq_init_kvm(kvmppc_xive_connect, intc, nr_servers,
707*4ffb7496SGreg Kurz                                     errp);
708567192d4SDavid Gibson         if (rc < 0) {
709567192d4SDavid Gibson             return rc;
710567192d4SDavid Gibson         }
711567192d4SDavid Gibson     }
712567192d4SDavid Gibson 
713567192d4SDavid Gibson     /* Activate the XIVE MMIOs */
714567192d4SDavid Gibson     spapr_xive_mmio_set_enabled(xive, true);
715567192d4SDavid Gibson 
716567192d4SDavid Gibson     return 0;
717567192d4SDavid Gibson }
718567192d4SDavid Gibson 
719567192d4SDavid Gibson static void spapr_xive_deactivate(SpaprInterruptController *intc)
720567192d4SDavid Gibson {
721567192d4SDavid Gibson     SpaprXive *xive = SPAPR_XIVE(intc);
722567192d4SDavid Gibson 
723567192d4SDavid Gibson     spapr_xive_mmio_set_enabled(xive, false);
724567192d4SDavid Gibson 
725567192d4SDavid Gibson     if (kvm_irqchip_in_kernel()) {
726567192d4SDavid Gibson         kvmppc_xive_disconnect(intc);
727567192d4SDavid Gibson     }
728567192d4SDavid Gibson }
729567192d4SDavid Gibson 
7303aa597f6SCédric Le Goater static void spapr_xive_class_init(ObjectClass *klass, void *data)
7313aa597f6SCédric Le Goater {
7323aa597f6SCédric Le Goater     DeviceClass *dc = DEVICE_CLASS(klass);
7333aa597f6SCédric Le Goater     XiveRouterClass *xrc = XIVE_ROUTER_CLASS(klass);
734ebd6be08SDavid Gibson     SpaprInterruptControllerClass *sicc = SPAPR_INTC_CLASS(klass);
735f87dae18SCédric Le Goater     XivePresenterClass *xpc = XIVE_PRESENTER_CLASS(klass);
7363aa597f6SCédric Le Goater 
7373aa597f6SCédric Le Goater     dc->desc    = "sPAPR XIVE Interrupt Controller";
7383aa597f6SCédric Le Goater     dc->props   = spapr_xive_properties;
7393aa597f6SCédric Le Goater     dc->realize = spapr_xive_realize;
7403aa597f6SCédric Le Goater     dc->vmsd    = &vmstate_spapr_xive;
7413aa597f6SCédric Le Goater 
7423aa597f6SCédric Le Goater     xrc->get_eas = spapr_xive_get_eas;
7433aa597f6SCédric Le Goater     xrc->get_end = spapr_xive_get_end;
7443aa597f6SCédric Le Goater     xrc->write_end = spapr_xive_write_end;
7450cddee8dSCédric Le Goater     xrc->get_nvt = spapr_xive_get_nvt;
7460cddee8dSCédric Le Goater     xrc->write_nvt = spapr_xive_write_nvt;
74740a5056cSCédric Le Goater     xrc->get_tctx = spapr_xive_get_tctx;
748ebd6be08SDavid Gibson 
749567192d4SDavid Gibson     sicc->activate = spapr_xive_activate;
750567192d4SDavid Gibson     sicc->deactivate = spapr_xive_deactivate;
751ebd6be08SDavid Gibson     sicc->cpu_intc_create = spapr_xive_cpu_intc_create;
752d49e8a9bSCédric Le Goater     sicc->cpu_intc_reset = spapr_xive_cpu_intc_reset;
7530990ce6aSGreg Kurz     sicc->cpu_intc_destroy = spapr_xive_cpu_intc_destroy;
7540b0e52b1SDavid Gibson     sicc->claim_irq = spapr_xive_claim_irq;
7550b0e52b1SDavid Gibson     sicc->free_irq = spapr_xive_free_irq;
7567bcdbccaSDavid Gibson     sicc->set_irq = spapr_xive_set_irq;
757328d8eb2SDavid Gibson     sicc->print_info = spapr_xive_print_info;
75805289273SDavid Gibson     sicc->dt = spapr_xive_dt;
759605994e5SDavid Gibson     sicc->post_load = spapr_xive_post_load;
760f87dae18SCédric Le Goater 
761f87dae18SCédric Le Goater     xpc->match_nvt  = spapr_xive_match_nvt;
7623aa597f6SCédric Le Goater }
7633aa597f6SCédric Le Goater 
7643aa597f6SCédric Le Goater static const TypeInfo spapr_xive_info = {
7653aa597f6SCédric Le Goater     .name = TYPE_SPAPR_XIVE,
7663aa597f6SCédric Le Goater     .parent = TYPE_XIVE_ROUTER,
7673aa597f6SCédric Le Goater     .instance_init = spapr_xive_instance_init,
768ce2918cbSDavid Gibson     .instance_size = sizeof(SpaprXive),
7693aa597f6SCédric Le Goater     .class_init = spapr_xive_class_init,
770150e25f8SDavid Gibson     .interfaces = (InterfaceInfo[]) {
771150e25f8SDavid Gibson         { TYPE_SPAPR_INTC },
772150e25f8SDavid Gibson         { }
773150e25f8SDavid Gibson     },
7743aa597f6SCédric Le Goater };
7753aa597f6SCédric Le Goater 
7763aa597f6SCédric Le Goater static void spapr_xive_register_types(void)
7773aa597f6SCédric Le Goater {
7783aa597f6SCédric Le Goater     type_register_static(&spapr_xive_info);
7793aa597f6SCédric Le Goater }
7803aa597f6SCédric Le Goater 
7813aa597f6SCédric Le Goater type_init(spapr_xive_register_types)
7823aa597f6SCédric Le Goater 
78323bcd5ebSCédric Le Goater /*
78423bcd5ebSCédric Le Goater  * XIVE hcalls
78523bcd5ebSCédric Le Goater  *
78623bcd5ebSCédric Le Goater  * The terminology used by the XIVE hcalls is the following :
78723bcd5ebSCédric Le Goater  *
78823bcd5ebSCédric Le Goater  *   TARGET vCPU number
78923bcd5ebSCédric Le Goater  *   EQ     Event Queue assigned by OS to receive event data
79023bcd5ebSCédric Le Goater  *   ESB    page for source interrupt management
79123bcd5ebSCédric Le Goater  *   LISN   Logical Interrupt Source Number identifying a source in the
79223bcd5ebSCédric Le Goater  *          machine
79323bcd5ebSCédric Le Goater  *   EISN   Effective Interrupt Source Number used by guest OS to
79423bcd5ebSCédric Le Goater  *          identify source in the guest
79523bcd5ebSCédric Le Goater  *
79623bcd5ebSCédric Le Goater  * The EAS, END, NVT structures are not exposed.
79723bcd5ebSCédric Le Goater  */
79823bcd5ebSCédric Le Goater 
79923bcd5ebSCédric Le Goater /*
80023bcd5ebSCédric Le Goater  * Linux hosts under OPAL reserve priority 7 for their own escalation
80123bcd5ebSCédric Le Goater  * interrupts (DD2.X POWER9). So we only allow the guest to use
80223bcd5ebSCédric Le Goater  * priorities [0..6].
80323bcd5ebSCédric Le Goater  */
80423bcd5ebSCédric Le Goater static bool spapr_xive_priority_is_reserved(uint8_t priority)
80523bcd5ebSCédric Le Goater {
80623bcd5ebSCédric Le Goater     switch (priority) {
80723bcd5ebSCédric Le Goater     case 0 ... 6:
80823bcd5ebSCédric Le Goater         return false;
80923bcd5ebSCédric Le Goater     case 7: /* OPAL escalation queue */
81023bcd5ebSCédric Le Goater     default:
81123bcd5ebSCédric Le Goater         return true;
81223bcd5ebSCédric Le Goater     }
81323bcd5ebSCédric Le Goater }
81423bcd5ebSCédric Le Goater 
81523bcd5ebSCédric Le Goater /*
81623bcd5ebSCédric Le Goater  * The H_INT_GET_SOURCE_INFO hcall() is used to obtain the logical
81723bcd5ebSCédric Le Goater  * real address of the MMIO page through which the Event State Buffer
81823bcd5ebSCédric Le Goater  * entry associated with the value of the "lisn" parameter is managed.
81923bcd5ebSCédric Le Goater  *
82023bcd5ebSCédric Le Goater  * Parameters:
82123bcd5ebSCédric Le Goater  * Input
82223bcd5ebSCédric Le Goater  * - R4: "flags"
82323bcd5ebSCédric Le Goater  *         Bits 0-63 reserved
82423bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
82523bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
82623bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as returned
82723bcd5ebSCédric Le Goater  *       by the H_ALLOCATE_VAS_WINDOW hcall
82823bcd5ebSCédric Le Goater  *
82923bcd5ebSCédric Le Goater  * Output
83023bcd5ebSCédric Le Goater  * - R4: "flags"
83123bcd5ebSCédric Le Goater  *         Bits 0-59: Reserved
83223bcd5ebSCédric Le Goater  *         Bit 60: H_INT_ESB must be used for Event State Buffer
83323bcd5ebSCédric Le Goater  *                 management
83423bcd5ebSCédric Le Goater  *         Bit 61: 1 == LSI  0 == MSI
83523bcd5ebSCédric Le Goater  *         Bit 62: the full function page supports trigger
83623bcd5ebSCédric Le Goater  *         Bit 63: Store EOI Supported
83723bcd5ebSCédric Le Goater  * - R5: Logical Real address of full function Event State Buffer
83823bcd5ebSCédric Le Goater  *       management page, -1 if H_INT_ESB hcall flag is set to 1.
83923bcd5ebSCédric Le Goater  * - R6: Logical Real Address of trigger only Event State Buffer
84023bcd5ebSCédric Le Goater  *       management page or -1.
84123bcd5ebSCédric Le Goater  * - R7: Power of 2 page size for the ESB management pages returned in
84223bcd5ebSCédric Le Goater  *       R5 and R6.
84323bcd5ebSCédric Le Goater  */
84423bcd5ebSCédric Le Goater 
84523bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_H_INT_ESB     PPC_BIT(60) /* ESB manage with H_INT_ESB */
84623bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_LSI           PPC_BIT(61) /* Virtual LSI type */
84723bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_TRIGGER       PPC_BIT(62) /* Trigger and management
84823bcd5ebSCédric Le Goater                                                     on same page */
84923bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_STORE_EOI     PPC_BIT(63) /* Store EOI support */
85023bcd5ebSCédric Le Goater 
85123bcd5ebSCédric Le Goater static target_ulong h_int_get_source_info(PowerPCCPU *cpu,
852ce2918cbSDavid Gibson                                           SpaprMachineState *spapr,
85323bcd5ebSCédric Le Goater                                           target_ulong opcode,
85423bcd5ebSCédric Le Goater                                           target_ulong *args)
85523bcd5ebSCédric Le Goater {
856ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
85723bcd5ebSCédric Le Goater     XiveSource *xsrc = &xive->source;
85823bcd5ebSCédric Le Goater     target_ulong flags  = args[0];
85923bcd5ebSCédric Le Goater     target_ulong lisn   = args[1];
86023bcd5ebSCédric Le Goater 
86123bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
86223bcd5ebSCédric Le Goater         return H_FUNCTION;
86323bcd5ebSCédric Le Goater     }
86423bcd5ebSCédric Le Goater 
86523bcd5ebSCédric Le Goater     if (flags) {
86623bcd5ebSCédric Le Goater         return H_PARAMETER;
86723bcd5ebSCédric Le Goater     }
86823bcd5ebSCédric Le Goater 
86923bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
87023bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
87123bcd5ebSCédric Le Goater                       lisn);
87223bcd5ebSCédric Le Goater         return H_P2;
87323bcd5ebSCédric Le Goater     }
87423bcd5ebSCédric Le Goater 
87523bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&xive->eat[lisn])) {
87623bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
87723bcd5ebSCédric Le Goater                       lisn);
87823bcd5ebSCédric Le Goater         return H_P2;
87923bcd5ebSCédric Le Goater     }
88023bcd5ebSCédric Le Goater 
88123bcd5ebSCédric Le Goater     /*
88223bcd5ebSCédric Le Goater      * All sources are emulated under the main XIVE object and share
88323bcd5ebSCédric Le Goater      * the same characteristics.
88423bcd5ebSCédric Le Goater      */
88523bcd5ebSCédric Le Goater     args[0] = 0;
88623bcd5ebSCédric Le Goater     if (!xive_source_esb_has_2page(xsrc)) {
88723bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_SRC_TRIGGER;
88823bcd5ebSCédric Le Goater     }
88923bcd5ebSCédric Le Goater     if (xsrc->esb_flags & XIVE_SRC_STORE_EOI) {
89023bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_SRC_STORE_EOI;
89123bcd5ebSCédric Le Goater     }
89223bcd5ebSCédric Le Goater 
89323bcd5ebSCédric Le Goater     /*
89423bcd5ebSCédric Le Goater      * Force the use of the H_INT_ESB hcall in case of an LSI
89523bcd5ebSCédric Le Goater      * interrupt. This is necessary under KVM to re-trigger the
89623bcd5ebSCédric Le Goater      * interrupt if the level is still asserted
89723bcd5ebSCédric Le Goater      */
89823bcd5ebSCédric Le Goater     if (xive_source_irq_is_lsi(xsrc, lisn)) {
89923bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_SRC_H_INT_ESB | SPAPR_XIVE_SRC_LSI;
90023bcd5ebSCédric Le Goater     }
90123bcd5ebSCédric Le Goater 
90223bcd5ebSCédric Le Goater     if (!(args[0] & SPAPR_XIVE_SRC_H_INT_ESB)) {
90323bcd5ebSCédric Le Goater         args[1] = xive->vc_base + xive_source_esb_mgmt(xsrc, lisn);
90423bcd5ebSCédric Le Goater     } else {
90523bcd5ebSCédric Le Goater         args[1] = -1;
90623bcd5ebSCédric Le Goater     }
90723bcd5ebSCédric Le Goater 
90823bcd5ebSCédric Le Goater     if (xive_source_esb_has_2page(xsrc) &&
90923bcd5ebSCédric Le Goater         !(args[0] & SPAPR_XIVE_SRC_H_INT_ESB)) {
91023bcd5ebSCédric Le Goater         args[2] = xive->vc_base + xive_source_esb_page(xsrc, lisn);
91123bcd5ebSCédric Le Goater     } else {
91223bcd5ebSCédric Le Goater         args[2] = -1;
91323bcd5ebSCédric Le Goater     }
91423bcd5ebSCédric Le Goater 
91523bcd5ebSCédric Le Goater     if (xive_source_esb_has_2page(xsrc)) {
91623bcd5ebSCédric Le Goater         args[3] = xsrc->esb_shift - 1;
91723bcd5ebSCédric Le Goater     } else {
91823bcd5ebSCédric Le Goater         args[3] = xsrc->esb_shift;
91923bcd5ebSCédric Le Goater     }
92023bcd5ebSCédric Le Goater 
92123bcd5ebSCédric Le Goater     return H_SUCCESS;
92223bcd5ebSCédric Le Goater }
92323bcd5ebSCédric Le Goater 
92423bcd5ebSCédric Le Goater /*
92523bcd5ebSCédric Le Goater  * The H_INT_SET_SOURCE_CONFIG hcall() is used to assign a Logical
92623bcd5ebSCédric Le Goater  * Interrupt Source to a target. The Logical Interrupt Source is
92723bcd5ebSCédric Le Goater  * designated with the "lisn" parameter and the target is designated
92823bcd5ebSCédric Le Goater  * with the "target" and "priority" parameters.  Upon return from the
92923bcd5ebSCédric Le Goater  * hcall(), no additional interrupts will be directed to the old EQ.
93023bcd5ebSCédric Le Goater  *
93123bcd5ebSCédric Le Goater  * Parameters:
93223bcd5ebSCédric Le Goater  * Input:
93323bcd5ebSCédric Le Goater  * - R4: "flags"
93423bcd5ebSCédric Le Goater  *         Bits 0-61: Reserved
93523bcd5ebSCédric Le Goater  *         Bit 62: set the "eisn" in the EAS
93623bcd5ebSCédric Le Goater  *         Bit 63: masks the interrupt source in the hardware interrupt
93723bcd5ebSCédric Le Goater  *       control structure. An interrupt masked by this mechanism will
93823bcd5ebSCédric Le Goater  *       be dropped, but it's source state bits will still be
93923bcd5ebSCédric Le Goater  *       set. There is no race-free way of unmasking and restoring the
94023bcd5ebSCédric Le Goater  *       source. Thus this should only be used in interrupts that are
94123bcd5ebSCédric Le Goater  *       also masked at the source, and only in cases where the
94223bcd5ebSCédric Le Goater  *       interrupt is not meant to be used for a large amount of time
94323bcd5ebSCédric Le Goater  *       because no valid target exists for it for example
94423bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
94523bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
94623bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as returned by
94723bcd5ebSCédric Le Goater  *       the H_ALLOCATE_VAS_WINDOW hcall
94823bcd5ebSCédric Le Goater  * - R6: "target" is per "ibm,ppc-interrupt-server#s" or
94923bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
95023bcd5ebSCédric Le Goater  * - R7: "priority" is a valid priority not in
95123bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
95223bcd5ebSCédric Le Goater  * - R8: "eisn" is the guest EISN associated with the "lisn"
95323bcd5ebSCédric Le Goater  *
95423bcd5ebSCédric Le Goater  * Output:
95523bcd5ebSCédric Le Goater  * - None
95623bcd5ebSCédric Le Goater  */
95723bcd5ebSCédric Le Goater 
95823bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_SET_EISN PPC_BIT(62)
95923bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_MASK     PPC_BIT(63)
96023bcd5ebSCédric Le Goater 
96123bcd5ebSCédric Le Goater static target_ulong h_int_set_source_config(PowerPCCPU *cpu,
962ce2918cbSDavid Gibson                                             SpaprMachineState *spapr,
96323bcd5ebSCédric Le Goater                                             target_ulong opcode,
96423bcd5ebSCédric Le Goater                                             target_ulong *args)
96523bcd5ebSCédric Le Goater {
966ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
96723bcd5ebSCédric Le Goater     XiveEAS eas, new_eas;
96823bcd5ebSCédric Le Goater     target_ulong flags    = args[0];
96923bcd5ebSCédric Le Goater     target_ulong lisn     = args[1];
97023bcd5ebSCédric Le Goater     target_ulong target   = args[2];
97123bcd5ebSCédric Le Goater     target_ulong priority = args[3];
97223bcd5ebSCédric Le Goater     target_ulong eisn     = args[4];
97323bcd5ebSCédric Le Goater     uint8_t end_blk;
97423bcd5ebSCédric Le Goater     uint32_t end_idx;
97523bcd5ebSCédric Le Goater 
97623bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
97723bcd5ebSCédric Le Goater         return H_FUNCTION;
97823bcd5ebSCédric Le Goater     }
97923bcd5ebSCédric Le Goater 
98023bcd5ebSCédric Le Goater     if (flags & ~(SPAPR_XIVE_SRC_SET_EISN | SPAPR_XIVE_SRC_MASK)) {
98123bcd5ebSCédric Le Goater         return H_PARAMETER;
98223bcd5ebSCédric Le Goater     }
98323bcd5ebSCédric Le Goater 
98423bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
98523bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
98623bcd5ebSCédric Le Goater                       lisn);
98723bcd5ebSCédric Le Goater         return H_P2;
98823bcd5ebSCédric Le Goater     }
98923bcd5ebSCédric Le Goater 
99023bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
99123bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
99223bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
99323bcd5ebSCédric Le Goater                       lisn);
99423bcd5ebSCédric Le Goater         return H_P2;
99523bcd5ebSCédric Le Goater     }
99623bcd5ebSCédric Le Goater 
99723bcd5ebSCédric Le Goater     /* priority 0xff is used to reset the EAS */
99823bcd5ebSCédric Le Goater     if (priority == 0xff) {
99923bcd5ebSCédric Le Goater         new_eas.w = cpu_to_be64(EAS_VALID | EAS_MASKED);
100023bcd5ebSCédric Le Goater         goto out;
100123bcd5ebSCédric Le Goater     }
100223bcd5ebSCédric Le Goater 
100323bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_SRC_MASK) {
100423bcd5ebSCédric Le Goater         new_eas.w = eas.w | cpu_to_be64(EAS_MASKED);
100523bcd5ebSCédric Le Goater     } else {
100623bcd5ebSCédric Le Goater         new_eas.w = eas.w & cpu_to_be64(~EAS_MASKED);
100723bcd5ebSCédric Le Goater     }
100823bcd5ebSCédric Le Goater 
100923bcd5ebSCédric Le Goater     if (spapr_xive_priority_is_reserved(priority)) {
101023bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
101123bcd5ebSCédric Le Goater                       " is reserved\n", priority);
101223bcd5ebSCédric Le Goater         return H_P4;
101323bcd5ebSCédric Le Goater     }
101423bcd5ebSCédric Le Goater 
101523bcd5ebSCédric Le Goater     /*
101623bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
101723bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
101823bcd5ebSCédric Le Goater      * target.
101923bcd5ebSCédric Le Goater      */
102023bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
102123bcd5ebSCédric Le Goater         return H_P3;
102223bcd5ebSCédric Le Goater     }
102323bcd5ebSCédric Le Goater 
102423bcd5ebSCédric Le Goater     new_eas.w = xive_set_field64(EAS_END_BLOCK, new_eas.w, end_blk);
102523bcd5ebSCédric Le Goater     new_eas.w = xive_set_field64(EAS_END_INDEX, new_eas.w, end_idx);
102623bcd5ebSCédric Le Goater 
102723bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_SRC_SET_EISN) {
102823bcd5ebSCédric Le Goater         new_eas.w = xive_set_field64(EAS_END_DATA, new_eas.w, eisn);
102923bcd5ebSCédric Le Goater     }
103023bcd5ebSCédric Le Goater 
10310c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
10320c575703SCédric Le Goater         Error *local_err = NULL;
10330c575703SCédric Le Goater 
10340c575703SCédric Le Goater         kvmppc_xive_set_source_config(xive, lisn, &new_eas, &local_err);
10350c575703SCédric Le Goater         if (local_err) {
10360c575703SCédric Le Goater             error_report_err(local_err);
10370c575703SCédric Le Goater             return H_HARDWARE;
10380c575703SCédric Le Goater         }
10390c575703SCédric Le Goater     }
10400c575703SCédric Le Goater 
104123bcd5ebSCédric Le Goater out:
104223bcd5ebSCédric Le Goater     xive->eat[lisn] = new_eas;
104323bcd5ebSCédric Le Goater     return H_SUCCESS;
104423bcd5ebSCédric Le Goater }
104523bcd5ebSCédric Le Goater 
104623bcd5ebSCédric Le Goater /*
104723bcd5ebSCédric Le Goater  * The H_INT_GET_SOURCE_CONFIG hcall() is used to determine to which
104823bcd5ebSCédric Le Goater  * target/priority pair is assigned to the specified Logical Interrupt
104923bcd5ebSCédric Le Goater  * Source.
105023bcd5ebSCédric Le Goater  *
105123bcd5ebSCédric Le Goater  * Parameters:
105223bcd5ebSCédric Le Goater  * Input:
105323bcd5ebSCédric Le Goater  * - R4: "flags"
105423bcd5ebSCédric Le Goater  *         Bits 0-63 Reserved
105523bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
105623bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
105723bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as
105823bcd5ebSCédric Le Goater  *       returned by the H_ALLOCATE_VAS_WINDOW hcall
105923bcd5ebSCédric Le Goater  *
106023bcd5ebSCédric Le Goater  * Output:
106123bcd5ebSCédric Le Goater  * - R4: Target to which the specified Logical Interrupt Source is
106223bcd5ebSCédric Le Goater  *       assigned
106323bcd5ebSCédric Le Goater  * - R5: Priority to which the specified Logical Interrupt Source is
106423bcd5ebSCédric Le Goater  *       assigned
106523bcd5ebSCédric Le Goater  * - R6: EISN for the specified Logical Interrupt Source (this will be
106623bcd5ebSCédric Le Goater  *       equivalent to the LISN if not changed by H_INT_SET_SOURCE_CONFIG)
106723bcd5ebSCédric Le Goater  */
106823bcd5ebSCédric Le Goater static target_ulong h_int_get_source_config(PowerPCCPU *cpu,
1069ce2918cbSDavid Gibson                                             SpaprMachineState *spapr,
107023bcd5ebSCédric Le Goater                                             target_ulong opcode,
107123bcd5ebSCédric Le Goater                                             target_ulong *args)
107223bcd5ebSCédric Le Goater {
1073ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
107423bcd5ebSCédric Le Goater     target_ulong flags = args[0];
107523bcd5ebSCédric Le Goater     target_ulong lisn = args[1];
107623bcd5ebSCédric Le Goater     XiveEAS eas;
107723bcd5ebSCédric Le Goater     XiveEND *end;
107823bcd5ebSCédric Le Goater     uint8_t nvt_blk;
107923bcd5ebSCédric Le Goater     uint32_t end_idx, nvt_idx;
108023bcd5ebSCédric Le Goater 
108123bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
108223bcd5ebSCédric Le Goater         return H_FUNCTION;
108323bcd5ebSCédric Le Goater     }
108423bcd5ebSCédric Le Goater 
108523bcd5ebSCédric Le Goater     if (flags) {
108623bcd5ebSCédric Le Goater         return H_PARAMETER;
108723bcd5ebSCédric Le Goater     }
108823bcd5ebSCédric Le Goater 
108923bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
109023bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
109123bcd5ebSCédric Le Goater                       lisn);
109223bcd5ebSCédric Le Goater         return H_P2;
109323bcd5ebSCédric Le Goater     }
109423bcd5ebSCédric Le Goater 
109523bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
109623bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
109723bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
109823bcd5ebSCédric Le Goater                       lisn);
109923bcd5ebSCédric Le Goater         return H_P2;
110023bcd5ebSCédric Le Goater     }
110123bcd5ebSCédric Le Goater 
110223bcd5ebSCédric Le Goater     /* EAS_END_BLOCK is unused on sPAPR */
110323bcd5ebSCédric Le Goater     end_idx = xive_get_field64(EAS_END_INDEX, eas.w);
110423bcd5ebSCédric Le Goater 
110523bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
110623bcd5ebSCédric Le Goater     end = &xive->endt[end_idx];
110723bcd5ebSCédric Le Goater 
110823bcd5ebSCédric Le Goater     nvt_blk = xive_get_field32(END_W6_NVT_BLOCK, end->w6);
110923bcd5ebSCédric Le Goater     nvt_idx = xive_get_field32(END_W6_NVT_INDEX, end->w6);
111023bcd5ebSCédric Le Goater     args[0] = spapr_xive_nvt_to_target(nvt_blk, nvt_idx);
111123bcd5ebSCédric Le Goater 
111223bcd5ebSCédric Le Goater     if (xive_eas_is_masked(&eas)) {
111323bcd5ebSCédric Le Goater         args[1] = 0xff;
111423bcd5ebSCédric Le Goater     } else {
111523bcd5ebSCédric Le Goater         args[1] = xive_get_field32(END_W7_F0_PRIORITY, end->w7);
111623bcd5ebSCédric Le Goater     }
111723bcd5ebSCédric Le Goater 
111823bcd5ebSCédric Le Goater     args[2] = xive_get_field64(EAS_END_DATA, eas.w);
111923bcd5ebSCédric Le Goater 
112023bcd5ebSCédric Le Goater     return H_SUCCESS;
112123bcd5ebSCédric Le Goater }
112223bcd5ebSCédric Le Goater 
112323bcd5ebSCédric Le Goater /*
112423bcd5ebSCédric Le Goater  * The H_INT_GET_QUEUE_INFO hcall() is used to get the logical real
112523bcd5ebSCédric Le Goater  * address of the notification management page associated with the
112623bcd5ebSCédric Le Goater  * specified target and priority.
112723bcd5ebSCédric Le Goater  *
112823bcd5ebSCédric Le Goater  * Parameters:
112923bcd5ebSCédric Le Goater  * Input:
113023bcd5ebSCédric Le Goater  * - R4: "flags"
113123bcd5ebSCédric Le Goater  *         Bits 0-63 Reserved
113223bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
113323bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
113423bcd5ebSCédric Le Goater  * - R6: "priority" is a valid priority not in
113523bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
113623bcd5ebSCédric Le Goater  *
113723bcd5ebSCédric Le Goater  * Output:
113823bcd5ebSCédric Le Goater  * - R4: Logical real address of notification page
113923bcd5ebSCédric Le Goater  * - R5: Power of 2 page size of the notification page
114023bcd5ebSCédric Le Goater  */
114123bcd5ebSCédric Le Goater static target_ulong h_int_get_queue_info(PowerPCCPU *cpu,
1142ce2918cbSDavid Gibson                                          SpaprMachineState *spapr,
114323bcd5ebSCédric Le Goater                                          target_ulong opcode,
114423bcd5ebSCédric Le Goater                                          target_ulong *args)
114523bcd5ebSCédric Le Goater {
1146ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
114723bcd5ebSCédric Le Goater     XiveENDSource *end_xsrc = &xive->end_source;
114823bcd5ebSCédric Le Goater     target_ulong flags = args[0];
114923bcd5ebSCédric Le Goater     target_ulong target = args[1];
115023bcd5ebSCédric Le Goater     target_ulong priority = args[2];
115123bcd5ebSCédric Le Goater     XiveEND *end;
115223bcd5ebSCédric Le Goater     uint8_t end_blk;
115323bcd5ebSCédric Le Goater     uint32_t end_idx;
115423bcd5ebSCédric Le Goater 
115523bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
115623bcd5ebSCédric Le Goater         return H_FUNCTION;
115723bcd5ebSCédric Le Goater     }
115823bcd5ebSCédric Le Goater 
115923bcd5ebSCédric Le Goater     if (flags) {
116023bcd5ebSCédric Le Goater         return H_PARAMETER;
116123bcd5ebSCédric Le Goater     }
116223bcd5ebSCédric Le Goater 
116323bcd5ebSCédric Le Goater     /*
116423bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
116523bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
116623bcd5ebSCédric Le Goater      */
116723bcd5ebSCédric Le Goater 
116823bcd5ebSCédric Le Goater     if (spapr_xive_priority_is_reserved(priority)) {
116923bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
117023bcd5ebSCédric Le Goater                       " is reserved\n", priority);
117123bcd5ebSCédric Le Goater         return H_P3;
117223bcd5ebSCédric Le Goater     }
117323bcd5ebSCédric Le Goater 
117423bcd5ebSCédric Le Goater     /*
117523bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
117623bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
117723bcd5ebSCédric Le Goater      * target.
117823bcd5ebSCédric Le Goater      */
117923bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
118023bcd5ebSCédric Le Goater         return H_P2;
118123bcd5ebSCédric Le Goater     }
118223bcd5ebSCédric Le Goater 
118323bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
118423bcd5ebSCédric Le Goater     end = &xive->endt[end_idx];
118523bcd5ebSCédric Le Goater 
118623bcd5ebSCédric Le Goater     args[0] = xive->end_base + (1ull << (end_xsrc->esb_shift + 1)) * end_idx;
118723bcd5ebSCédric Le Goater     if (xive_end_is_enqueue(end)) {
118823bcd5ebSCédric Le Goater         args[1] = xive_get_field32(END_W0_QSIZE, end->w0) + 12;
118923bcd5ebSCédric Le Goater     } else {
119023bcd5ebSCédric Le Goater         args[1] = 0;
119123bcd5ebSCédric Le Goater     }
119223bcd5ebSCédric Le Goater 
119323bcd5ebSCédric Le Goater     return H_SUCCESS;
119423bcd5ebSCédric Le Goater }
119523bcd5ebSCédric Le Goater 
119623bcd5ebSCédric Le Goater /*
119723bcd5ebSCédric Le Goater  * The H_INT_SET_QUEUE_CONFIG hcall() is used to set or reset a EQ for
119823bcd5ebSCédric Le Goater  * a given "target" and "priority".  It is also used to set the
119923bcd5ebSCédric Le Goater  * notification config associated with the EQ.  An EQ size of 0 is
120023bcd5ebSCédric Le Goater  * used to reset the EQ config for a given target and priority. If
120123bcd5ebSCédric Le Goater  * resetting the EQ config, the END associated with the given "target"
120223bcd5ebSCédric Le Goater  * and "priority" will be changed to disable queueing.
120323bcd5ebSCédric Le Goater  *
120423bcd5ebSCédric Le Goater  * Upon return from the hcall(), no additional interrupts will be
120523bcd5ebSCédric Le Goater  * directed to the old EQ (if one was set). The old EQ (if one was
120623bcd5ebSCédric Le Goater  * set) should be investigated for interrupts that occurred prior to
120723bcd5ebSCédric Le Goater  * or during the hcall().
120823bcd5ebSCédric Le Goater  *
120923bcd5ebSCédric Le Goater  * Parameters:
121023bcd5ebSCédric Le Goater  * Input:
121123bcd5ebSCédric Le Goater  * - R4: "flags"
121223bcd5ebSCédric Le Goater  *         Bits 0-62: Reserved
121323bcd5ebSCédric Le Goater  *         Bit 63: Unconditional Notify (n) per the XIVE spec
121423bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
121523bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
121623bcd5ebSCédric Le Goater  * - R6: "priority" is a valid priority not in
121723bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
121823bcd5ebSCédric Le Goater  * - R7: "eventQueue": The logical real address of the start of the EQ
121923bcd5ebSCédric Le Goater  * - R8: "eventQueueSize": The power of 2 EQ size per "ibm,xive-eq-sizes"
122023bcd5ebSCédric Le Goater  *
122123bcd5ebSCédric Le Goater  * Output:
122223bcd5ebSCédric Le Goater  * - None
122323bcd5ebSCédric Le Goater  */
122423bcd5ebSCédric Le Goater 
122523bcd5ebSCédric Le Goater #define SPAPR_XIVE_END_ALWAYS_NOTIFY PPC_BIT(63)
122623bcd5ebSCédric Le Goater 
122723bcd5ebSCédric Le Goater static target_ulong h_int_set_queue_config(PowerPCCPU *cpu,
1228ce2918cbSDavid Gibson                                            SpaprMachineState *spapr,
122923bcd5ebSCédric Le Goater                                            target_ulong opcode,
123023bcd5ebSCédric Le Goater                                            target_ulong *args)
123123bcd5ebSCédric Le Goater {
1232ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
123323bcd5ebSCédric Le Goater     target_ulong flags = args[0];
123423bcd5ebSCédric Le Goater     target_ulong target = args[1];
123523bcd5ebSCédric Le Goater     target_ulong priority = args[2];
123623bcd5ebSCédric Le Goater     target_ulong qpage = args[3];
123723bcd5ebSCédric Le Goater     target_ulong qsize = args[4];
123823bcd5ebSCédric Le Goater     XiveEND end;
123923bcd5ebSCédric Le Goater     uint8_t end_blk, nvt_blk;
124023bcd5ebSCédric Le Goater     uint32_t end_idx, nvt_idx;
124123bcd5ebSCédric Le Goater 
124223bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
124323bcd5ebSCédric Le Goater         return H_FUNCTION;
124423bcd5ebSCédric Le Goater     }
124523bcd5ebSCédric Le Goater 
124623bcd5ebSCédric Le Goater     if (flags & ~SPAPR_XIVE_END_ALWAYS_NOTIFY) {
124723bcd5ebSCédric Le Goater         return H_PARAMETER;
124823bcd5ebSCédric Le Goater     }
124923bcd5ebSCédric Le Goater 
125023bcd5ebSCédric Le Goater     /*
125123bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
125223bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
125323bcd5ebSCédric Le Goater      */
125423bcd5ebSCédric Le Goater 
125523bcd5ebSCédric Le Goater     if (spapr_xive_priority_is_reserved(priority)) {
125623bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
125723bcd5ebSCédric Le Goater                       " is reserved\n", priority);
125823bcd5ebSCédric Le Goater         return H_P3;
125923bcd5ebSCédric Le Goater     }
126023bcd5ebSCédric Le Goater 
126123bcd5ebSCédric Le Goater     /*
126223bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
126323bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
126423bcd5ebSCédric Le Goater      * target.
126523bcd5ebSCédric Le Goater      */
126623bcd5ebSCédric Le Goater 
126723bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
126823bcd5ebSCédric Le Goater         return H_P2;
126923bcd5ebSCédric Le Goater     }
127023bcd5ebSCédric Le Goater 
127123bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
127223bcd5ebSCédric Le Goater     memcpy(&end, &xive->endt[end_idx], sizeof(XiveEND));
127323bcd5ebSCédric Le Goater 
127423bcd5ebSCédric Le Goater     switch (qsize) {
127523bcd5ebSCédric Le Goater     case 12:
127623bcd5ebSCédric Le Goater     case 16:
127723bcd5ebSCédric Le Goater     case 21:
127823bcd5ebSCédric Le Goater     case 24:
12797f9136f9SCédric Le Goater         if (!QEMU_IS_ALIGNED(qpage, 1ul << qsize)) {
12807f9136f9SCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "XIVE: EQ @0x%" HWADDR_PRIx
12817f9136f9SCédric Le Goater                           " is not naturally aligned with %" HWADDR_PRIx "\n",
12827f9136f9SCédric Le Goater                           qpage, (hwaddr)1 << qsize);
12837f9136f9SCédric Le Goater             return H_P4;
12847f9136f9SCédric Le Goater         }
128523bcd5ebSCédric Le Goater         end.w2 = cpu_to_be32((qpage >> 32) & 0x0fffffff);
128623bcd5ebSCédric Le Goater         end.w3 = cpu_to_be32(qpage & 0xffffffff);
128723bcd5ebSCédric Le Goater         end.w0 |= cpu_to_be32(END_W0_ENQUEUE);
128823bcd5ebSCédric Le Goater         end.w0 = xive_set_field32(END_W0_QSIZE, end.w0, qsize - 12);
128923bcd5ebSCédric Le Goater         break;
129023bcd5ebSCédric Le Goater     case 0:
129123bcd5ebSCédric Le Goater         /* reset queue and disable queueing */
129223bcd5ebSCédric Le Goater         spapr_xive_end_reset(&end);
129323bcd5ebSCédric Le Goater         goto out;
129423bcd5ebSCédric Le Goater 
129523bcd5ebSCédric Le Goater     default:
129623bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: invalid EQ size %"PRIx64"\n",
129723bcd5ebSCédric Le Goater                       qsize);
129823bcd5ebSCédric Le Goater         return H_P5;
129923bcd5ebSCédric Le Goater     }
130023bcd5ebSCédric Le Goater 
130123bcd5ebSCédric Le Goater     if (qsize) {
130223bcd5ebSCédric Le Goater         hwaddr plen = 1 << qsize;
130323bcd5ebSCédric Le Goater         void *eq;
130423bcd5ebSCédric Le Goater 
130523bcd5ebSCédric Le Goater         /*
130623bcd5ebSCédric Le Goater          * Validate the guest EQ. We should also check that the queue
130723bcd5ebSCédric Le Goater          * has been zeroed by the OS.
130823bcd5ebSCédric Le Goater          */
130923bcd5ebSCédric Le Goater         eq = address_space_map(CPU(cpu)->as, qpage, &plen, true,
131023bcd5ebSCédric Le Goater                                MEMTXATTRS_UNSPECIFIED);
131123bcd5ebSCédric Le Goater         if (plen != 1 << qsize) {
131223bcd5ebSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "XIVE: failed to map EQ @0x%"
131323bcd5ebSCédric Le Goater                           HWADDR_PRIx "\n", qpage);
131423bcd5ebSCédric Le Goater             return H_P4;
131523bcd5ebSCédric Le Goater         }
131623bcd5ebSCédric Le Goater         address_space_unmap(CPU(cpu)->as, eq, plen, true, plen);
131723bcd5ebSCédric Le Goater     }
131823bcd5ebSCédric Le Goater 
131923bcd5ebSCédric Le Goater     /* "target" should have been validated above */
132023bcd5ebSCédric Le Goater     if (spapr_xive_target_to_nvt(target, &nvt_blk, &nvt_idx)) {
132123bcd5ebSCédric Le Goater         g_assert_not_reached();
132223bcd5ebSCédric Le Goater     }
132323bcd5ebSCédric Le Goater 
132423bcd5ebSCédric Le Goater     /*
132523bcd5ebSCédric Le Goater      * Ensure the priority and target are correctly set (they will not
132623bcd5ebSCédric Le Goater      * be right after allocation)
132723bcd5ebSCédric Le Goater      */
132823bcd5ebSCédric Le Goater     end.w6 = xive_set_field32(END_W6_NVT_BLOCK, 0ul, nvt_blk) |
132923bcd5ebSCédric Le Goater         xive_set_field32(END_W6_NVT_INDEX, 0ul, nvt_idx);
133023bcd5ebSCédric Le Goater     end.w7 = xive_set_field32(END_W7_F0_PRIORITY, 0ul, priority);
133123bcd5ebSCédric Le Goater 
133223bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_END_ALWAYS_NOTIFY) {
133323bcd5ebSCédric Le Goater         end.w0 |= cpu_to_be32(END_W0_UCOND_NOTIFY);
133423bcd5ebSCédric Le Goater     } else {
133523bcd5ebSCédric Le Goater         end.w0 &= cpu_to_be32((uint32_t)~END_W0_UCOND_NOTIFY);
133623bcd5ebSCédric Le Goater     }
133723bcd5ebSCédric Le Goater 
133823bcd5ebSCédric Le Goater     /*
133923bcd5ebSCédric Le Goater      * The generation bit for the END starts at 1 and The END page
134023bcd5ebSCédric Le Goater      * offset counter starts at 0.
134123bcd5ebSCédric Le Goater      */
134223bcd5ebSCédric Le Goater     end.w1 = cpu_to_be32(END_W1_GENERATION) |
134323bcd5ebSCédric Le Goater         xive_set_field32(END_W1_PAGE_OFF, 0ul, 0ul);
134423bcd5ebSCédric Le Goater     end.w0 |= cpu_to_be32(END_W0_VALID);
134523bcd5ebSCédric Le Goater 
134623bcd5ebSCédric Le Goater     /*
134723bcd5ebSCédric Le Goater      * TODO: issue syncs required to ensure all in-flight interrupts
134823bcd5ebSCédric Le Goater      * are complete on the old END
134923bcd5ebSCédric Le Goater      */
135023bcd5ebSCédric Le Goater 
135123bcd5ebSCédric Le Goater out:
13520c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
13530c575703SCédric Le Goater         Error *local_err = NULL;
13540c575703SCédric Le Goater 
13550c575703SCédric Le Goater         kvmppc_xive_set_queue_config(xive, end_blk, end_idx, &end, &local_err);
13560c575703SCédric Le Goater         if (local_err) {
13570c575703SCédric Le Goater             error_report_err(local_err);
13580c575703SCédric Le Goater             return H_HARDWARE;
13590c575703SCédric Le Goater         }
13600c575703SCédric Le Goater     }
13610c575703SCédric Le Goater 
136223bcd5ebSCédric Le Goater     /* Update END */
136323bcd5ebSCédric Le Goater     memcpy(&xive->endt[end_idx], &end, sizeof(XiveEND));
136423bcd5ebSCédric Le Goater     return H_SUCCESS;
136523bcd5ebSCédric Le Goater }
136623bcd5ebSCédric Le Goater 
136723bcd5ebSCédric Le Goater /*
136823bcd5ebSCédric Le Goater  * The H_INT_GET_QUEUE_CONFIG hcall() is used to get a EQ for a given
136923bcd5ebSCédric Le Goater  * target and priority.
137023bcd5ebSCédric Le Goater  *
137123bcd5ebSCédric Le Goater  * Parameters:
137223bcd5ebSCédric Le Goater  * Input:
137323bcd5ebSCédric Le Goater  * - R4: "flags"
137423bcd5ebSCédric Le Goater  *         Bits 0-62: Reserved
137523bcd5ebSCédric Le Goater  *         Bit 63: Debug: Return debug data
137623bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
137723bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
137823bcd5ebSCédric Le Goater  * - R6: "priority" is a valid priority not in
137923bcd5ebSCédric Le Goater  *       "ibm,plat-res-int-priorities"
138023bcd5ebSCédric Le Goater  *
138123bcd5ebSCédric Le Goater  * Output:
138223bcd5ebSCédric Le Goater  * - R4: "flags":
138323bcd5ebSCédric Le Goater  *       Bits 0-61: Reserved
138423bcd5ebSCédric Le Goater  *       Bit 62: The value of Event Queue Generation Number (g) per
138523bcd5ebSCédric Le Goater  *              the XIVE spec if "Debug" = 1
138623bcd5ebSCédric Le Goater  *       Bit 63: The value of Unconditional Notify (n) per the XIVE spec
138723bcd5ebSCédric Le Goater  * - R5: The logical real address of the start of the EQ
138823bcd5ebSCédric Le Goater  * - R6: The power of 2 EQ size per "ibm,xive-eq-sizes"
138923bcd5ebSCédric Le Goater  * - R7: The value of Event Queue Offset Counter per XIVE spec
139023bcd5ebSCédric Le Goater  *       if "Debug" = 1, else 0
139123bcd5ebSCédric Le Goater  *
139223bcd5ebSCédric Le Goater  */
139323bcd5ebSCédric Le Goater 
139423bcd5ebSCédric Le Goater #define SPAPR_XIVE_END_DEBUG     PPC_BIT(63)
139523bcd5ebSCédric Le Goater 
139623bcd5ebSCédric Le Goater static target_ulong h_int_get_queue_config(PowerPCCPU *cpu,
1397ce2918cbSDavid Gibson                                            SpaprMachineState *spapr,
139823bcd5ebSCédric Le Goater                                            target_ulong opcode,
139923bcd5ebSCédric Le Goater                                            target_ulong *args)
140023bcd5ebSCédric Le Goater {
1401ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
140223bcd5ebSCédric Le Goater     target_ulong flags = args[0];
140323bcd5ebSCédric Le Goater     target_ulong target = args[1];
140423bcd5ebSCédric Le Goater     target_ulong priority = args[2];
140523bcd5ebSCédric Le Goater     XiveEND *end;
140623bcd5ebSCédric Le Goater     uint8_t end_blk;
140723bcd5ebSCédric Le Goater     uint32_t end_idx;
140823bcd5ebSCédric Le Goater 
140923bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
141023bcd5ebSCédric Le Goater         return H_FUNCTION;
141123bcd5ebSCédric Le Goater     }
141223bcd5ebSCédric Le Goater 
141323bcd5ebSCédric Le Goater     if (flags & ~SPAPR_XIVE_END_DEBUG) {
141423bcd5ebSCédric Le Goater         return H_PARAMETER;
141523bcd5ebSCédric Le Goater     }
141623bcd5ebSCédric Le Goater 
141723bcd5ebSCédric Le Goater     /*
141823bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
141923bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
142023bcd5ebSCédric Le Goater      */
142123bcd5ebSCédric Le Goater 
142223bcd5ebSCédric Le Goater     if (spapr_xive_priority_is_reserved(priority)) {
142323bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld
142423bcd5ebSCédric Le Goater                       " is reserved\n", priority);
142523bcd5ebSCédric Le Goater         return H_P3;
142623bcd5ebSCédric Le Goater     }
142723bcd5ebSCédric Le Goater 
142823bcd5ebSCédric Le Goater     /*
142923bcd5ebSCédric Le Goater      * Validate that "target" is part of the list of threads allocated
143023bcd5ebSCédric Le Goater      * to the partition. For that, find the END corresponding to the
143123bcd5ebSCédric Le Goater      * target.
143223bcd5ebSCédric Le Goater      */
143323bcd5ebSCédric Le Goater     if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) {
143423bcd5ebSCédric Le Goater         return H_P2;
143523bcd5ebSCédric Le Goater     }
143623bcd5ebSCédric Le Goater 
143723bcd5ebSCédric Le Goater     assert(end_idx < xive->nr_ends);
143823bcd5ebSCédric Le Goater     end = &xive->endt[end_idx];
143923bcd5ebSCédric Le Goater 
144023bcd5ebSCédric Le Goater     args[0] = 0;
144123bcd5ebSCédric Le Goater     if (xive_end_is_notify(end)) {
144223bcd5ebSCédric Le Goater         args[0] |= SPAPR_XIVE_END_ALWAYS_NOTIFY;
144323bcd5ebSCédric Le Goater     }
144423bcd5ebSCédric Le Goater 
144523bcd5ebSCédric Le Goater     if (xive_end_is_enqueue(end)) {
144613df9324SCédric Le Goater         args[1] = xive_end_qaddr(end);
144723bcd5ebSCédric Le Goater         args[2] = xive_get_field32(END_W0_QSIZE, end->w0) + 12;
144823bcd5ebSCédric Le Goater     } else {
144923bcd5ebSCédric Le Goater         args[1] = 0;
145023bcd5ebSCédric Le Goater         args[2] = 0;
145123bcd5ebSCédric Le Goater     }
145223bcd5ebSCédric Le Goater 
14530c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
14540c575703SCédric Le Goater         Error *local_err = NULL;
14550c575703SCédric Le Goater 
14560c575703SCédric Le Goater         kvmppc_xive_get_queue_config(xive, end_blk, end_idx, end, &local_err);
14570c575703SCédric Le Goater         if (local_err) {
14580c575703SCédric Le Goater             error_report_err(local_err);
14590c575703SCédric Le Goater             return H_HARDWARE;
14600c575703SCédric Le Goater         }
14610c575703SCédric Le Goater     }
14620c575703SCédric Le Goater 
146323bcd5ebSCédric Le Goater     /* TODO: do we need any locking on the END ? */
146423bcd5ebSCédric Le Goater     if (flags & SPAPR_XIVE_END_DEBUG) {
146523bcd5ebSCédric Le Goater         /* Load the event queue generation number into the return flags */
146623bcd5ebSCédric Le Goater         args[0] |= (uint64_t)xive_get_field32(END_W1_GENERATION, end->w1) << 62;
146723bcd5ebSCédric Le Goater 
146823bcd5ebSCédric Le Goater         /* Load R7 with the event queue offset counter */
146923bcd5ebSCédric Le Goater         args[3] = xive_get_field32(END_W1_PAGE_OFF, end->w1);
147023bcd5ebSCédric Le Goater     } else {
147123bcd5ebSCédric Le Goater         args[3] = 0;
147223bcd5ebSCédric Le Goater     }
147323bcd5ebSCédric Le Goater 
147423bcd5ebSCédric Le Goater     return H_SUCCESS;
147523bcd5ebSCédric Le Goater }
147623bcd5ebSCédric Le Goater 
147723bcd5ebSCédric Le Goater /*
147823bcd5ebSCédric Le Goater  * The H_INT_SET_OS_REPORTING_LINE hcall() is used to set the
147923bcd5ebSCédric Le Goater  * reporting cache line pair for the calling thread.  The reporting
148023bcd5ebSCédric Le Goater  * cache lines will contain the OS interrupt context when the OS
148123bcd5ebSCédric Le Goater  * issues a CI store byte to @TIMA+0xC10 to acknowledge the OS
148223bcd5ebSCédric Le Goater  * interrupt. The reporting cache lines can be reset by inputting -1
148323bcd5ebSCédric Le Goater  * in "reportingLine".  Issuing the CI store byte without reporting
148423bcd5ebSCédric Le Goater  * cache lines registered will result in the data not being accessible
148523bcd5ebSCédric Le Goater  * to the OS.
148623bcd5ebSCédric Le Goater  *
148723bcd5ebSCédric Le Goater  * Parameters:
148823bcd5ebSCédric Le Goater  * Input:
148923bcd5ebSCédric Le Goater  * - R4: "flags"
149023bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
149123bcd5ebSCédric Le Goater  * - R5: "reportingLine": The logical real address of the reporting cache
149223bcd5ebSCédric Le Goater  *       line pair
149323bcd5ebSCédric Le Goater  *
149423bcd5ebSCédric Le Goater  * Output:
149523bcd5ebSCédric Le Goater  * - None
149623bcd5ebSCédric Le Goater  */
149723bcd5ebSCédric Le Goater static target_ulong h_int_set_os_reporting_line(PowerPCCPU *cpu,
1498ce2918cbSDavid Gibson                                                 SpaprMachineState *spapr,
149923bcd5ebSCédric Le Goater                                                 target_ulong opcode,
150023bcd5ebSCédric Le Goater                                                 target_ulong *args)
150123bcd5ebSCédric Le Goater {
150223bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
150323bcd5ebSCédric Le Goater         return H_FUNCTION;
150423bcd5ebSCédric Le Goater     }
150523bcd5ebSCédric Le Goater 
150623bcd5ebSCédric Le Goater     /*
150723bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
150823bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
150923bcd5ebSCédric Le Goater      */
151023bcd5ebSCédric Le Goater 
151123bcd5ebSCédric Le Goater     /* TODO: H_INT_SET_OS_REPORTING_LINE */
151223bcd5ebSCédric Le Goater     return H_FUNCTION;
151323bcd5ebSCédric Le Goater }
151423bcd5ebSCédric Le Goater 
151523bcd5ebSCédric Le Goater /*
151623bcd5ebSCédric Le Goater  * The H_INT_GET_OS_REPORTING_LINE hcall() is used to get the logical
151723bcd5ebSCédric Le Goater  * real address of the reporting cache line pair set for the input
151823bcd5ebSCédric Le Goater  * "target".  If no reporting cache line pair has been set, -1 is
151923bcd5ebSCédric Le Goater  * returned.
152023bcd5ebSCédric Le Goater  *
152123bcd5ebSCédric Le Goater  * Parameters:
152223bcd5ebSCédric Le Goater  * Input:
152323bcd5ebSCédric Le Goater  * - R4: "flags"
152423bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
152523bcd5ebSCédric Le Goater  * - R5: "target" is per "ibm,ppc-interrupt-server#s" or
152623bcd5ebSCédric Le Goater  *       "ibm,ppc-interrupt-gserver#s"
152723bcd5ebSCédric Le Goater  * - R6: "reportingLine": The logical real address of the reporting
152823bcd5ebSCédric Le Goater  *        cache line pair
152923bcd5ebSCédric Le Goater  *
153023bcd5ebSCédric Le Goater  * Output:
153123bcd5ebSCédric Le Goater  * - R4: The logical real address of the reporting line if set, else -1
153223bcd5ebSCédric Le Goater  */
153323bcd5ebSCédric Le Goater static target_ulong h_int_get_os_reporting_line(PowerPCCPU *cpu,
1534ce2918cbSDavid Gibson                                                 SpaprMachineState *spapr,
153523bcd5ebSCédric Le Goater                                                 target_ulong opcode,
153623bcd5ebSCédric Le Goater                                                 target_ulong *args)
153723bcd5ebSCédric Le Goater {
153823bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
153923bcd5ebSCédric Le Goater         return H_FUNCTION;
154023bcd5ebSCédric Le Goater     }
154123bcd5ebSCédric Le Goater 
154223bcd5ebSCédric Le Goater     /*
154323bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
154423bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
154523bcd5ebSCédric Le Goater      */
154623bcd5ebSCédric Le Goater 
154723bcd5ebSCédric Le Goater     /* TODO: H_INT_GET_OS_REPORTING_LINE */
154823bcd5ebSCédric Le Goater     return H_FUNCTION;
154923bcd5ebSCédric Le Goater }
155023bcd5ebSCédric Le Goater 
155123bcd5ebSCédric Le Goater /*
155223bcd5ebSCédric Le Goater  * The H_INT_ESB hcall() is used to issue a load or store to the ESB
155323bcd5ebSCédric Le Goater  * page for the input "lisn".  This hcall is only supported for LISNs
155423bcd5ebSCédric Le Goater  * that have the ESB hcall flag set to 1 when returned from hcall()
155523bcd5ebSCédric Le Goater  * H_INT_GET_SOURCE_INFO.
155623bcd5ebSCédric Le Goater  *
155723bcd5ebSCédric Le Goater  * Parameters:
155823bcd5ebSCédric Le Goater  * Input:
155923bcd5ebSCédric Le Goater  * - R4: "flags"
156023bcd5ebSCédric Le Goater  *         Bits 0-62: Reserved
156123bcd5ebSCédric Le Goater  *         bit 63: Store: Store=1, store operation, else load operation
156223bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
156323bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
156423bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as
156523bcd5ebSCédric Le Goater  *       returned by the H_ALLOCATE_VAS_WINDOW hcall
156623bcd5ebSCédric Le Goater  * - R6: "esbOffset" is the offset into the ESB page for the load or
156723bcd5ebSCédric Le Goater  *       store operation
156823bcd5ebSCédric Le Goater  * - R7: "storeData" is the data to write for a store operation
156923bcd5ebSCédric Le Goater  *
157023bcd5ebSCédric Le Goater  * Output:
157123bcd5ebSCédric Le Goater  * - R4: The value of the load if load operation, else -1
157223bcd5ebSCédric Le Goater  */
157323bcd5ebSCédric Le Goater 
157423bcd5ebSCédric Le Goater #define SPAPR_XIVE_ESB_STORE PPC_BIT(63)
157523bcd5ebSCédric Le Goater 
157623bcd5ebSCédric Le Goater static target_ulong h_int_esb(PowerPCCPU *cpu,
1577ce2918cbSDavid Gibson                               SpaprMachineState *spapr,
157823bcd5ebSCédric Le Goater                               target_ulong opcode,
157923bcd5ebSCédric Le Goater                               target_ulong *args)
158023bcd5ebSCédric Le Goater {
1581ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
158223bcd5ebSCédric Le Goater     XiveEAS eas;
158323bcd5ebSCédric Le Goater     target_ulong flags  = args[0];
158423bcd5ebSCédric Le Goater     target_ulong lisn   = args[1];
158523bcd5ebSCédric Le Goater     target_ulong offset = args[2];
158623bcd5ebSCédric Le Goater     target_ulong data   = args[3];
158723bcd5ebSCédric Le Goater     hwaddr mmio_addr;
158823bcd5ebSCédric Le Goater     XiveSource *xsrc = &xive->source;
158923bcd5ebSCédric Le Goater 
159023bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
159123bcd5ebSCédric Le Goater         return H_FUNCTION;
159223bcd5ebSCédric Le Goater     }
159323bcd5ebSCédric Le Goater 
159423bcd5ebSCédric Le Goater     if (flags & ~SPAPR_XIVE_ESB_STORE) {
159523bcd5ebSCédric Le Goater         return H_PARAMETER;
159623bcd5ebSCédric Le Goater     }
159723bcd5ebSCédric Le Goater 
159823bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
159923bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
160023bcd5ebSCédric Le Goater                       lisn);
160123bcd5ebSCédric Le Goater         return H_P2;
160223bcd5ebSCédric Le Goater     }
160323bcd5ebSCédric Le Goater 
160423bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
160523bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
160623bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
160723bcd5ebSCédric Le Goater                       lisn);
160823bcd5ebSCédric Le Goater         return H_P2;
160923bcd5ebSCédric Le Goater     }
161023bcd5ebSCédric Le Goater 
161123bcd5ebSCédric Le Goater     if (offset > (1ull << xsrc->esb_shift)) {
161223bcd5ebSCédric Le Goater         return H_P3;
161323bcd5ebSCédric Le Goater     }
161423bcd5ebSCédric Le Goater 
16150c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
16160c575703SCédric Le Goater         args[0] = kvmppc_xive_esb_rw(xsrc, lisn, offset, data,
16170c575703SCédric Le Goater                                      flags & SPAPR_XIVE_ESB_STORE);
16180c575703SCédric Le Goater     } else {
161923bcd5ebSCédric Le Goater         mmio_addr = xive->vc_base + xive_source_esb_mgmt(xsrc, lisn) + offset;
162023bcd5ebSCédric Le Goater 
162123bcd5ebSCédric Le Goater         if (dma_memory_rw(&address_space_memory, mmio_addr, &data, 8,
162223bcd5ebSCédric Le Goater                           (flags & SPAPR_XIVE_ESB_STORE))) {
162323bcd5ebSCédric Le Goater             qemu_log_mask(LOG_GUEST_ERROR, "XIVE: failed to access ESB @0x%"
162423bcd5ebSCédric Le Goater                           HWADDR_PRIx "\n", mmio_addr);
162523bcd5ebSCédric Le Goater             return H_HARDWARE;
162623bcd5ebSCédric Le Goater         }
162723bcd5ebSCédric Le Goater         args[0] = (flags & SPAPR_XIVE_ESB_STORE) ? -1 : data;
16280c575703SCédric Le Goater     }
162923bcd5ebSCédric Le Goater     return H_SUCCESS;
163023bcd5ebSCédric Le Goater }
163123bcd5ebSCédric Le Goater 
163223bcd5ebSCédric Le Goater /*
163323bcd5ebSCédric Le Goater  * The H_INT_SYNC hcall() is used to issue hardware syncs that will
163423bcd5ebSCédric Le Goater  * ensure any in flight events for the input lisn are in the event
163523bcd5ebSCédric Le Goater  * queue.
163623bcd5ebSCédric Le Goater  *
163723bcd5ebSCédric Le Goater  * Parameters:
163823bcd5ebSCédric Le Goater  * Input:
163923bcd5ebSCédric Le Goater  * - R4: "flags"
164023bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
164123bcd5ebSCédric Le Goater  * - R5: "lisn" is per "interrupts", "interrupt-map", or
164223bcd5ebSCédric Le Goater  *       "ibm,xive-lisn-ranges" properties, or as returned by the
164323bcd5ebSCédric Le Goater  *       ibm,query-interrupt-source-number RTAS call, or as
164423bcd5ebSCédric Le Goater  *       returned by the H_ALLOCATE_VAS_WINDOW hcall
164523bcd5ebSCédric Le Goater  *
164623bcd5ebSCédric Le Goater  * Output:
164723bcd5ebSCédric Le Goater  * - None
164823bcd5ebSCédric Le Goater  */
164923bcd5ebSCédric Le Goater static target_ulong h_int_sync(PowerPCCPU *cpu,
1650ce2918cbSDavid Gibson                                SpaprMachineState *spapr,
165123bcd5ebSCédric Le Goater                                target_ulong opcode,
165223bcd5ebSCédric Le Goater                                target_ulong *args)
165323bcd5ebSCédric Le Goater {
1654ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
165523bcd5ebSCédric Le Goater     XiveEAS eas;
165623bcd5ebSCédric Le Goater     target_ulong flags = args[0];
165723bcd5ebSCédric Le Goater     target_ulong lisn = args[1];
165823bcd5ebSCédric Le Goater 
165923bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
166023bcd5ebSCédric Le Goater         return H_FUNCTION;
166123bcd5ebSCédric Le Goater     }
166223bcd5ebSCédric Le Goater 
166323bcd5ebSCédric Le Goater     if (flags) {
166423bcd5ebSCédric Le Goater         return H_PARAMETER;
166523bcd5ebSCédric Le Goater     }
166623bcd5ebSCédric Le Goater 
166723bcd5ebSCédric Le Goater     if (lisn >= xive->nr_irqs) {
166823bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n",
166923bcd5ebSCédric Le Goater                       lisn);
167023bcd5ebSCédric Le Goater         return H_P2;
167123bcd5ebSCédric Le Goater     }
167223bcd5ebSCédric Le Goater 
167323bcd5ebSCédric Le Goater     eas = xive->eat[lisn];
167423bcd5ebSCédric Le Goater     if (!xive_eas_is_valid(&eas)) {
167523bcd5ebSCédric Le Goater         qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n",
167623bcd5ebSCédric Le Goater                       lisn);
167723bcd5ebSCédric Le Goater         return H_P2;
167823bcd5ebSCédric Le Goater     }
167923bcd5ebSCédric Le Goater 
168023bcd5ebSCédric Le Goater     /*
168123bcd5ebSCédric Le Goater      * H_STATE should be returned if a H_INT_RESET is in progress.
168223bcd5ebSCédric Le Goater      * This is not needed when running the emulation under QEMU
168323bcd5ebSCédric Le Goater      */
168423bcd5ebSCédric Le Goater 
16850c575703SCédric Le Goater     /*
16860c575703SCédric Le Goater      * This is not real hardware. Nothing to be done unless when
16870c575703SCédric Le Goater      * under KVM
16880c575703SCédric Le Goater      */
16890c575703SCédric Le Goater 
16900c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
16910c575703SCédric Le Goater         Error *local_err = NULL;
16920c575703SCédric Le Goater 
16930c575703SCédric Le Goater         kvmppc_xive_sync_source(xive, lisn, &local_err);
16940c575703SCédric Le Goater         if (local_err) {
16950c575703SCédric Le Goater             error_report_err(local_err);
16960c575703SCédric Le Goater             return H_HARDWARE;
16970c575703SCédric Le Goater         }
16980c575703SCédric Le Goater     }
169923bcd5ebSCédric Le Goater     return H_SUCCESS;
170023bcd5ebSCédric Le Goater }
170123bcd5ebSCédric Le Goater 
170223bcd5ebSCédric Le Goater /*
170323bcd5ebSCédric Le Goater  * The H_INT_RESET hcall() is used to reset all of the partition's
170423bcd5ebSCédric Le Goater  * interrupt exploitation structures to their initial state.  This
170523bcd5ebSCédric Le Goater  * means losing all previously set interrupt state set via
170623bcd5ebSCédric Le Goater  * H_INT_SET_SOURCE_CONFIG and H_INT_SET_QUEUE_CONFIG.
170723bcd5ebSCédric Le Goater  *
170823bcd5ebSCédric Le Goater  * Parameters:
170923bcd5ebSCédric Le Goater  * Input:
171023bcd5ebSCédric Le Goater  * - R4: "flags"
171123bcd5ebSCédric Le Goater  *         Bits 0-63: Reserved
171223bcd5ebSCédric Le Goater  *
171323bcd5ebSCédric Le Goater  * Output:
171423bcd5ebSCédric Le Goater  * - None
171523bcd5ebSCédric Le Goater  */
171623bcd5ebSCédric Le Goater static target_ulong h_int_reset(PowerPCCPU *cpu,
1717ce2918cbSDavid Gibson                                 SpaprMachineState *spapr,
171823bcd5ebSCédric Le Goater                                 target_ulong opcode,
171923bcd5ebSCédric Le Goater                                 target_ulong *args)
172023bcd5ebSCédric Le Goater {
1721ce2918cbSDavid Gibson     SpaprXive *xive = spapr->xive;
172223bcd5ebSCédric Le Goater     target_ulong flags   = args[0];
172323bcd5ebSCédric Le Goater 
172423bcd5ebSCédric Le Goater     if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) {
172523bcd5ebSCédric Le Goater         return H_FUNCTION;
172623bcd5ebSCédric Le Goater     }
172723bcd5ebSCédric Le Goater 
172823bcd5ebSCédric Le Goater     if (flags) {
172923bcd5ebSCédric Le Goater         return H_PARAMETER;
173023bcd5ebSCédric Le Goater     }
173123bcd5ebSCédric Le Goater 
173223bcd5ebSCédric Le Goater     device_reset(DEVICE(xive));
17330c575703SCédric Le Goater 
17340c575703SCédric Le Goater     if (kvm_irqchip_in_kernel()) {
17350c575703SCédric Le Goater         Error *local_err = NULL;
17360c575703SCédric Le Goater 
17370c575703SCédric Le Goater         kvmppc_xive_reset(xive, &local_err);
17380c575703SCédric Le Goater         if (local_err) {
17390c575703SCédric Le Goater             error_report_err(local_err);
17400c575703SCédric Le Goater             return H_HARDWARE;
17410c575703SCédric Le Goater         }
17420c575703SCédric Le Goater     }
174323bcd5ebSCédric Le Goater     return H_SUCCESS;
174423bcd5ebSCédric Le Goater }
174523bcd5ebSCédric Le Goater 
1746ce2918cbSDavid Gibson void spapr_xive_hcall_init(SpaprMachineState *spapr)
174723bcd5ebSCédric Le Goater {
174823bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_SOURCE_INFO, h_int_get_source_info);
174923bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SET_SOURCE_CONFIG, h_int_set_source_config);
175023bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_SOURCE_CONFIG, h_int_get_source_config);
175123bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_QUEUE_INFO, h_int_get_queue_info);
175223bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SET_QUEUE_CONFIG, h_int_set_queue_config);
175323bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_QUEUE_CONFIG, h_int_get_queue_config);
175423bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SET_OS_REPORTING_LINE,
175523bcd5ebSCédric Le Goater                              h_int_set_os_reporting_line);
175623bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_GET_OS_REPORTING_LINE,
175723bcd5ebSCédric Le Goater                              h_int_get_os_reporting_line);
175823bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_ESB, h_int_esb);
175923bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_SYNC, h_int_sync);
176023bcd5ebSCédric Le Goater     spapr_register_hypercall(H_INT_RESET, h_int_reset);
176123bcd5ebSCédric Le Goater }
1762