13aa597f6SCédric Le Goater /* 23aa597f6SCédric Le Goater * QEMU PowerPC sPAPR XIVE interrupt controller model 33aa597f6SCédric Le Goater * 43aa597f6SCédric Le Goater * Copyright (c) 2017-2018, IBM Corporation. 53aa597f6SCédric Le Goater * 63aa597f6SCédric Le Goater * This code is licensed under the GPL version 2 or later. See the 73aa597f6SCédric Le Goater * COPYING file in the top-level directory. 83aa597f6SCédric Le Goater */ 93aa597f6SCédric Le Goater 103aa597f6SCédric Le Goater #include "qemu/osdep.h" 113aa597f6SCédric Le Goater #include "qemu/log.h" 120b8fa32fSMarkus Armbruster #include "qemu/module.h" 133aa597f6SCédric Le Goater #include "qapi/error.h" 143aa597f6SCédric Le Goater #include "qemu/error-report.h" 153aa597f6SCédric Le Goater #include "target/ppc/cpu.h" 163aa597f6SCédric Le Goater #include "sysemu/cpus.h" 1771e8a915SMarkus Armbruster #include "sysemu/reset.h" 18d6454270SMarkus Armbruster #include "migration/vmstate.h" 193aa597f6SCédric Le Goater #include "monitor/monitor.h" 206e21de4aSCédric Le Goater #include "hw/ppc/fdt.h" 213aa597f6SCédric Le Goater #include "hw/ppc/spapr.h" 22a28b9a5aSCédric Le Goater #include "hw/ppc/spapr_cpu_core.h" 233aa597f6SCédric Le Goater #include "hw/ppc/spapr_xive.h" 243aa597f6SCédric Le Goater #include "hw/ppc/xive.h" 253aa597f6SCédric Le Goater #include "hw/ppc/xive_regs.h" 26a27bd6c7SMarkus Armbruster #include "hw/qdev-properties.h" 27*4e960974SCédric Le Goater #include "trace.h" 283aa597f6SCédric Le Goater 293aa597f6SCédric Le Goater /* 303aa597f6SCédric Le Goater * XIVE Virtualization Controller BAR and Thread Managment BAR that we 313aa597f6SCédric Le Goater * use for the ESB pages and the TIMA pages 323aa597f6SCédric Le Goater */ 333aa597f6SCédric Le Goater #define SPAPR_XIVE_VC_BASE 0x0006010000000000ull 343aa597f6SCédric Le Goater #define SPAPR_XIVE_TM_BASE 0x0006030203180000ull 353aa597f6SCédric Le Goater 363aa597f6SCédric Le Goater /* 370cddee8dSCédric Le Goater * The allocation of VP blocks is a complex operation in OPAL and the 380cddee8dSCédric Le Goater * VP identifiers have a relation with the number of HW chips, the 390cddee8dSCédric Le Goater * size of the VP blocks, VP grouping, etc. The QEMU sPAPR XIVE 400cddee8dSCédric Le Goater * controller model does not have the same constraints and can use a 410cddee8dSCédric Le Goater * simple mapping scheme of the CPU vcpu_id 420cddee8dSCédric Le Goater * 430cddee8dSCédric Le Goater * These identifiers are never returned to the OS. 440cddee8dSCédric Le Goater */ 450cddee8dSCédric Le Goater 460cddee8dSCédric Le Goater #define SPAPR_XIVE_NVT_BASE 0x400 470cddee8dSCédric Le Goater 480cddee8dSCédric Le Goater /* 490cddee8dSCédric Le Goater * sPAPR NVT and END indexing helpers 500cddee8dSCédric Le Goater */ 510cddee8dSCédric Le Goater static uint32_t spapr_xive_nvt_to_target(uint8_t nvt_blk, uint32_t nvt_idx) 520cddee8dSCédric Le Goater { 530cddee8dSCédric Le Goater return nvt_idx - SPAPR_XIVE_NVT_BASE; 540cddee8dSCédric Le Goater } 550cddee8dSCédric Le Goater 5623bcd5ebSCédric Le Goater static void spapr_xive_cpu_to_nvt(PowerPCCPU *cpu, 5723bcd5ebSCédric Le Goater uint8_t *out_nvt_blk, uint32_t *out_nvt_idx) 5823bcd5ebSCédric Le Goater { 5923bcd5ebSCédric Le Goater assert(cpu); 6023bcd5ebSCédric Le Goater 6123bcd5ebSCédric Le Goater if (out_nvt_blk) { 6223bcd5ebSCédric Le Goater *out_nvt_blk = SPAPR_XIVE_BLOCK_ID; 6323bcd5ebSCédric Le Goater } 6423bcd5ebSCédric Le Goater 6523bcd5ebSCédric Le Goater if (out_nvt_blk) { 6623bcd5ebSCédric Le Goater *out_nvt_idx = SPAPR_XIVE_NVT_BASE + cpu->vcpu_id; 6723bcd5ebSCédric Le Goater } 6823bcd5ebSCédric Le Goater } 6923bcd5ebSCédric Le Goater 7023bcd5ebSCédric Le Goater static int spapr_xive_target_to_nvt(uint32_t target, 7123bcd5ebSCédric Le Goater uint8_t *out_nvt_blk, uint32_t *out_nvt_idx) 7223bcd5ebSCédric Le Goater { 7323bcd5ebSCédric Le Goater PowerPCCPU *cpu = spapr_find_cpu(target); 7423bcd5ebSCédric Le Goater 7523bcd5ebSCédric Le Goater if (!cpu) { 7623bcd5ebSCédric Le Goater return -1; 7723bcd5ebSCédric Le Goater } 7823bcd5ebSCédric Le Goater 7923bcd5ebSCédric Le Goater spapr_xive_cpu_to_nvt(cpu, out_nvt_blk, out_nvt_idx); 8023bcd5ebSCédric Le Goater return 0; 8123bcd5ebSCédric Le Goater } 8223bcd5ebSCédric Le Goater 8323bcd5ebSCédric Le Goater /* 8423bcd5ebSCédric Le Goater * sPAPR END indexing uses a simple mapping of the CPU vcpu_id, 8 8523bcd5ebSCédric Le Goater * priorities per CPU 8623bcd5ebSCédric Le Goater */ 870c575703SCédric Le Goater int spapr_xive_end_to_target(uint8_t end_blk, uint32_t end_idx, 880c575703SCédric Le Goater uint32_t *out_server, uint8_t *out_prio) 890c575703SCédric Le Goater { 900c575703SCédric Le Goater 910c575703SCédric Le Goater assert(end_blk == SPAPR_XIVE_BLOCK_ID); 920c575703SCédric Le Goater 930c575703SCédric Le Goater if (out_server) { 940c575703SCédric Le Goater *out_server = end_idx >> 3; 950c575703SCédric Le Goater } 960c575703SCédric Le Goater 970c575703SCédric Le Goater if (out_prio) { 980c575703SCédric Le Goater *out_prio = end_idx & 0x7; 990c575703SCédric Le Goater } 1000c575703SCédric Le Goater return 0; 1010c575703SCédric Le Goater } 1020c575703SCédric Le Goater 10323bcd5ebSCédric Le Goater static void spapr_xive_cpu_to_end(PowerPCCPU *cpu, uint8_t prio, 10423bcd5ebSCédric Le Goater uint8_t *out_end_blk, uint32_t *out_end_idx) 10523bcd5ebSCédric Le Goater { 10623bcd5ebSCédric Le Goater assert(cpu); 10723bcd5ebSCédric Le Goater 10823bcd5ebSCédric Le Goater if (out_end_blk) { 10923bcd5ebSCédric Le Goater *out_end_blk = SPAPR_XIVE_BLOCK_ID; 11023bcd5ebSCédric Le Goater } 11123bcd5ebSCédric Le Goater 11223bcd5ebSCédric Le Goater if (out_end_idx) { 11323bcd5ebSCédric Le Goater *out_end_idx = (cpu->vcpu_id << 3) + prio; 11423bcd5ebSCédric Le Goater } 11523bcd5ebSCédric Le Goater } 11623bcd5ebSCédric Le Goater 11723bcd5ebSCédric Le Goater static int spapr_xive_target_to_end(uint32_t target, uint8_t prio, 11823bcd5ebSCédric Le Goater uint8_t *out_end_blk, uint32_t *out_end_idx) 11923bcd5ebSCédric Le Goater { 12023bcd5ebSCédric Le Goater PowerPCCPU *cpu = spapr_find_cpu(target); 12123bcd5ebSCédric Le Goater 12223bcd5ebSCédric Le Goater if (!cpu) { 12323bcd5ebSCédric Le Goater return -1; 12423bcd5ebSCédric Le Goater } 12523bcd5ebSCédric Le Goater 12623bcd5ebSCédric Le Goater spapr_xive_cpu_to_end(cpu, prio, out_end_blk, out_end_idx); 12723bcd5ebSCédric Le Goater return 0; 12823bcd5ebSCédric Le Goater } 12923bcd5ebSCédric Le Goater 1300cddee8dSCédric Le Goater /* 1313aa597f6SCédric Le Goater * On sPAPR machines, use a simplified output for the XIVE END 1323aa597f6SCédric Le Goater * structure dumping only the information related to the OS EQ. 1333aa597f6SCédric Le Goater */ 134ce2918cbSDavid Gibson static void spapr_xive_end_pic_print_info(SpaprXive *xive, XiveEND *end, 1353aa597f6SCédric Le Goater Monitor *mon) 1363aa597f6SCédric Le Goater { 137fb2e8b51SCédric Le Goater uint64_t qaddr_base = xive_end_qaddr(end); 1383aa597f6SCédric Le Goater uint32_t qindex = xive_get_field32(END_W1_PAGE_OFF, end->w1); 1393aa597f6SCédric Le Goater uint32_t qgen = xive_get_field32(END_W1_GENERATION, end->w1); 1403aa597f6SCédric Le Goater uint32_t qsize = xive_get_field32(END_W0_QSIZE, end->w0); 1413aa597f6SCédric Le Goater uint32_t qentries = 1 << (qsize + 10); 1423aa597f6SCédric Le Goater uint32_t nvt = xive_get_field32(END_W6_NVT_INDEX, end->w6); 1433aa597f6SCédric Le Goater uint8_t priority = xive_get_field32(END_W7_F0_PRIORITY, end->w7); 1443aa597f6SCédric Le Goater 145fb2e8b51SCédric Le Goater monitor_printf(mon, "%3d/%d % 6d/%5d @%"PRIx64" ^%d", 1460cddee8dSCédric Le Goater spapr_xive_nvt_to_target(0, nvt), 147fb2e8b51SCédric Le Goater priority, qindex, qentries, qaddr_base, qgen); 1483aa597f6SCédric Le Goater 1493aa597f6SCédric Le Goater xive_end_queue_pic_print_info(end, 6, mon); 1503aa597f6SCédric Le Goater } 1513aa597f6SCédric Le Goater 152e519cdd9SGreg Kurz /* 153e519cdd9SGreg Kurz * kvm_irqchip_in_kernel() will cause the compiler to turn this 154e519cdd9SGreg Kurz * info a nop if CONFIG_KVM isn't defined. 155e519cdd9SGreg Kurz */ 156e519cdd9SGreg Kurz #define spapr_xive_in_kernel(xive) \ 157e519cdd9SGreg Kurz (kvm_irqchip_in_kernel() && (xive)->fd != -1) 158e519cdd9SGreg Kurz 159ce2918cbSDavid Gibson void spapr_xive_pic_print_info(SpaprXive *xive, Monitor *mon) 1603aa597f6SCédric Le Goater { 1613aa597f6SCédric Le Goater XiveSource *xsrc = &xive->source; 1623aa597f6SCédric Le Goater int i; 1633aa597f6SCédric Le Goater 164e519cdd9SGreg Kurz if (spapr_xive_in_kernel(xive)) { 1657bfc759cSCédric Le Goater Error *local_err = NULL; 1667bfc759cSCédric Le Goater 1677bfc759cSCédric Le Goater kvmppc_xive_synchronize_state(xive, &local_err); 1687bfc759cSCédric Le Goater if (local_err) { 1697bfc759cSCédric Le Goater error_report_err(local_err); 1707bfc759cSCédric Le Goater return; 1717bfc759cSCédric Le Goater } 1727bfc759cSCédric Le Goater } 1737bfc759cSCédric Le Goater 174f81d69fcSSatheesh Rajendran monitor_printf(mon, " LISN PQ EISN CPU/PRIO EQ\n"); 1753aa597f6SCédric Le Goater 1763aa597f6SCédric Le Goater for (i = 0; i < xive->nr_irqs; i++) { 1773aa597f6SCédric Le Goater uint8_t pq = xive_source_esb_get(xsrc, i); 1783aa597f6SCédric Le Goater XiveEAS *eas = &xive->eat[i]; 1793aa597f6SCédric Le Goater 1803aa597f6SCédric Le Goater if (!xive_eas_is_valid(eas)) { 1813aa597f6SCédric Le Goater continue; 1823aa597f6SCédric Le Goater } 1833aa597f6SCédric Le Goater 1843aa597f6SCédric Le Goater monitor_printf(mon, " %08x %s %c%c%c %s %08x ", i, 1853aa597f6SCédric Le Goater xive_source_irq_is_lsi(xsrc, i) ? "LSI" : "MSI", 1863aa597f6SCédric Le Goater pq & XIVE_ESB_VAL_P ? 'P' : '-', 1873aa597f6SCédric Le Goater pq & XIVE_ESB_VAL_Q ? 'Q' : '-', 1883aa597f6SCédric Le Goater xsrc->status[i] & XIVE_STATUS_ASSERTED ? 'A' : ' ', 1893aa597f6SCédric Le Goater xive_eas_is_masked(eas) ? "M" : " ", 1903aa597f6SCédric Le Goater (int) xive_get_field64(EAS_END_DATA, eas->w)); 1913aa597f6SCédric Le Goater 1923aa597f6SCédric Le Goater if (!xive_eas_is_masked(eas)) { 1933aa597f6SCédric Le Goater uint32_t end_idx = xive_get_field64(EAS_END_INDEX, eas->w); 1943aa597f6SCédric Le Goater XiveEND *end; 1953aa597f6SCédric Le Goater 1963aa597f6SCédric Le Goater assert(end_idx < xive->nr_ends); 1973aa597f6SCédric Le Goater end = &xive->endt[end_idx]; 1983aa597f6SCédric Le Goater 1993aa597f6SCédric Le Goater if (xive_end_is_valid(end)) { 2003aa597f6SCédric Le Goater spapr_xive_end_pic_print_info(xive, end, mon); 2013aa597f6SCédric Le Goater } 2023aa597f6SCédric Le Goater } 2033aa597f6SCédric Le Goater monitor_printf(mon, "\n"); 2043aa597f6SCédric Le Goater } 2053aa597f6SCédric Le Goater } 2063aa597f6SCédric Le Goater 207ce2918cbSDavid Gibson void spapr_xive_mmio_set_enabled(SpaprXive *xive, bool enable) 2083a8eb78eSCédric Le Goater { 2093a8eb78eSCédric Le Goater memory_region_set_enabled(&xive->source.esb_mmio, enable); 2103a8eb78eSCédric Le Goater memory_region_set_enabled(&xive->tm_mmio, enable); 2113a8eb78eSCédric Le Goater 2123a8eb78eSCédric Le Goater /* Disable the END ESBs until a guest OS makes use of them */ 2133a8eb78eSCédric Le Goater memory_region_set_enabled(&xive->end_source.esb_mmio, false); 2143a8eb78eSCédric Le Goater } 2153a8eb78eSCédric Le Goater 216d024a2c1SCédric Le Goater static void spapr_xive_tm_write(void *opaque, hwaddr offset, 217d024a2c1SCédric Le Goater uint64_t value, unsigned size) 218d024a2c1SCédric Le Goater { 219d024a2c1SCédric Le Goater XiveTCTX *tctx = spapr_cpu_state(POWERPC_CPU(current_cpu))->tctx; 220d024a2c1SCédric Le Goater 221d024a2c1SCédric Le Goater xive_tctx_tm_write(XIVE_PRESENTER(opaque), tctx, offset, value, size); 222d024a2c1SCédric Le Goater } 223d024a2c1SCédric Le Goater 224d024a2c1SCédric Le Goater static uint64_t spapr_xive_tm_read(void *opaque, hwaddr offset, unsigned size) 225d024a2c1SCédric Le Goater { 226d024a2c1SCédric Le Goater XiveTCTX *tctx = spapr_cpu_state(POWERPC_CPU(current_cpu))->tctx; 227d024a2c1SCédric Le Goater 228d024a2c1SCédric Le Goater return xive_tctx_tm_read(XIVE_PRESENTER(opaque), tctx, offset, size); 229d024a2c1SCédric Le Goater } 230d024a2c1SCédric Le Goater 231d024a2c1SCédric Le Goater const MemoryRegionOps spapr_xive_tm_ops = { 232d024a2c1SCédric Le Goater .read = spapr_xive_tm_read, 233d024a2c1SCédric Le Goater .write = spapr_xive_tm_write, 234d024a2c1SCédric Le Goater .endianness = DEVICE_BIG_ENDIAN, 235d024a2c1SCédric Le Goater .valid = { 236d024a2c1SCédric Le Goater .min_access_size = 1, 237d024a2c1SCédric Le Goater .max_access_size = 8, 238d024a2c1SCédric Le Goater }, 239d024a2c1SCédric Le Goater .impl = { 240d024a2c1SCédric Le Goater .min_access_size = 1, 241d024a2c1SCédric Le Goater .max_access_size = 8, 242d024a2c1SCédric Le Goater }, 243d024a2c1SCédric Le Goater }; 244d024a2c1SCédric Le Goater 2453aa597f6SCédric Le Goater static void spapr_xive_end_reset(XiveEND *end) 2463aa597f6SCédric Le Goater { 2473aa597f6SCédric Le Goater memset(end, 0, sizeof(*end)); 2483aa597f6SCédric Le Goater 2493aa597f6SCédric Le Goater /* switch off the escalation and notification ESBs */ 2503aa597f6SCédric Le Goater end->w1 = cpu_to_be32(END_W1_ESe_Q | END_W1_ESn_Q); 2513aa597f6SCédric Le Goater } 2523aa597f6SCédric Le Goater 2533aa597f6SCédric Le Goater static void spapr_xive_reset(void *dev) 2543aa597f6SCédric Le Goater { 255ce2918cbSDavid Gibson SpaprXive *xive = SPAPR_XIVE(dev); 2563aa597f6SCédric Le Goater int i; 2573aa597f6SCédric Le Goater 2583aa597f6SCédric Le Goater /* 2593aa597f6SCédric Le Goater * The XiveSource has its own reset handler, which mask off all 2603aa597f6SCédric Le Goater * IRQs (!P|Q) 2613aa597f6SCédric Le Goater */ 2623aa597f6SCédric Le Goater 2633aa597f6SCédric Le Goater /* Mask all valid EASs in the IRQ number space. */ 2643aa597f6SCédric Le Goater for (i = 0; i < xive->nr_irqs; i++) { 2653aa597f6SCédric Le Goater XiveEAS *eas = &xive->eat[i]; 2663aa597f6SCédric Le Goater if (xive_eas_is_valid(eas)) { 2673aa597f6SCédric Le Goater eas->w = cpu_to_be64(EAS_VALID | EAS_MASKED); 2683aa597f6SCédric Le Goater } else { 2693aa597f6SCédric Le Goater eas->w = 0; 2703aa597f6SCédric Le Goater } 2713aa597f6SCédric Le Goater } 2723aa597f6SCédric Le Goater 2733aa597f6SCédric Le Goater /* Clear all ENDs */ 2743aa597f6SCédric Le Goater for (i = 0; i < xive->nr_ends; i++) { 2753aa597f6SCédric Le Goater spapr_xive_end_reset(&xive->endt[i]); 2763aa597f6SCédric Le Goater } 2773aa597f6SCédric Le Goater } 2783aa597f6SCédric Le Goater 2793aa597f6SCédric Le Goater static void spapr_xive_instance_init(Object *obj) 2803aa597f6SCédric Le Goater { 281ce2918cbSDavid Gibson SpaprXive *xive = SPAPR_XIVE(obj); 2823aa597f6SCédric Le Goater 2839fc7fc4dSMarkus Armbruster object_initialize_child(obj, "source", &xive->source, TYPE_XIVE_SOURCE); 2843aa597f6SCédric Le Goater 285f6d4dca8SThomas Huth object_initialize_child(obj, "end_source", &xive->end_source, 2869fc7fc4dSMarkus Armbruster TYPE_XIVE_END_SOURCE); 28738afd772SCédric Le Goater 28838afd772SCédric Le Goater /* Not connected to the KVM XIVE device */ 28938afd772SCédric Le Goater xive->fd = -1; 2903aa597f6SCédric Le Goater } 2913aa597f6SCédric Le Goater 2923aa597f6SCédric Le Goater static void spapr_xive_realize(DeviceState *dev, Error **errp) 2933aa597f6SCédric Le Goater { 294ce2918cbSDavid Gibson SpaprXive *xive = SPAPR_XIVE(dev); 2956cc64796SGreg Kurz SpaprXiveClass *sxc = SPAPR_XIVE_GET_CLASS(xive); 2963aa597f6SCédric Le Goater XiveSource *xsrc = &xive->source; 2973aa597f6SCédric Le Goater XiveENDSource *end_xsrc = &xive->end_source; 2983aa597f6SCédric Le Goater Error *local_err = NULL; 2993aa597f6SCédric Le Goater 300484d774cSGreg Kurz /* Set by spapr_irq_init() */ 301484d774cSGreg Kurz g_assert(xive->nr_irqs); 302484d774cSGreg Kurz g_assert(xive->nr_ends); 303484d774cSGreg Kurz 3046cc64796SGreg Kurz sxc->parent_realize(dev, &local_err); 3056cc64796SGreg Kurz if (local_err) { 3066cc64796SGreg Kurz error_propagate(errp, local_err); 3076cc64796SGreg Kurz return; 3086cc64796SGreg Kurz } 3096cc64796SGreg Kurz 3103aa597f6SCédric Le Goater /* 3113aa597f6SCédric Le Goater * Initialize the internal sources, for IPIs and virtual devices. 3123aa597f6SCédric Le Goater */ 3135325cc34SMarkus Armbruster object_property_set_int(OBJECT(xsrc), "nr-irqs", xive->nr_irqs, 3143aa597f6SCédric Le Goater &error_fatal); 3155325cc34SMarkus Armbruster object_property_set_link(OBJECT(xsrc), "xive", OBJECT(xive), &error_abort); 316668f62ecSMarkus Armbruster if (!qdev_realize(DEVICE(xsrc), NULL, errp)) { 3173aa597f6SCédric Le Goater return; 3183aa597f6SCédric Le Goater } 319981b1c62SCédric Le Goater sysbus_init_mmio(SYS_BUS_DEVICE(xive), &xsrc->esb_mmio); 3203aa597f6SCédric Le Goater 3213aa597f6SCédric Le Goater /* 3223aa597f6SCédric Le Goater * Initialize the END ESB source 3233aa597f6SCédric Le Goater */ 3245325cc34SMarkus Armbruster object_property_set_int(OBJECT(end_xsrc), "nr-ends", xive->nr_irqs, 3253aa597f6SCédric Le Goater &error_fatal); 3265325cc34SMarkus Armbruster object_property_set_link(OBJECT(end_xsrc), "xive", OBJECT(xive), 3270ab2316eSGreg Kurz &error_abort); 328668f62ecSMarkus Armbruster if (!qdev_realize(DEVICE(end_xsrc), NULL, errp)) { 3293aa597f6SCédric Le Goater return; 3303aa597f6SCédric Le Goater } 331981b1c62SCédric Le Goater sysbus_init_mmio(SYS_BUS_DEVICE(xive), &end_xsrc->esb_mmio); 3323aa597f6SCédric Le Goater 3333aa597f6SCédric Le Goater /* Set the mapping address of the END ESB pages after the source ESBs */ 3343110f0eeSGreg Kurz xive->end_base = xive->vc_base + xive_source_esb_len(xsrc); 3353aa597f6SCédric Le Goater 3363aa597f6SCédric Le Goater /* 3373aa597f6SCédric Le Goater * Allocate the routing tables 3383aa597f6SCédric Le Goater */ 3393aa597f6SCédric Le Goater xive->eat = g_new0(XiveEAS, xive->nr_irqs); 3403aa597f6SCédric Le Goater xive->endt = g_new0(XiveEND, xive->nr_ends); 3413aa597f6SCédric Le Goater 34238afd772SCédric Le Goater xive->nodename = g_strdup_printf("interrupt-controller@%" PRIx64, 34338afd772SCédric Le Goater xive->tm_base + XIVE_TM_USER_PAGE * (1 << TM_SHIFT)); 34438afd772SCédric Le Goater 34538afd772SCédric Le Goater qemu_register_reset(spapr_xive_reset, dev); 346cdd71c8eSCédric Le Goater 3473aa597f6SCédric Le Goater /* TIMA initialization */ 348d024a2c1SCédric Le Goater memory_region_init_io(&xive->tm_mmio, OBJECT(xive), &spapr_xive_tm_ops, 349d024a2c1SCédric Le Goater xive, "xive.tima", 4ull << TM_SHIFT); 350981b1c62SCédric Le Goater sysbus_init_mmio(SYS_BUS_DEVICE(xive), &xive->tm_mmio); 3513aa597f6SCédric Le Goater 352981b1c62SCédric Le Goater /* 353981b1c62SCédric Le Goater * Map all regions. These will be enabled or disabled at reset and 354981b1c62SCédric Le Goater * can also be overridden by KVM memory regions if active 355981b1c62SCédric Le Goater */ 356981b1c62SCédric Le Goater sysbus_mmio_map(SYS_BUS_DEVICE(xive), 0, xive->vc_base); 357981b1c62SCédric Le Goater sysbus_mmio_map(SYS_BUS_DEVICE(xive), 1, xive->end_base); 358981b1c62SCédric Le Goater sysbus_mmio_map(SYS_BUS_DEVICE(xive), 2, xive->tm_base); 3593aa597f6SCédric Le Goater } 3603aa597f6SCédric Le Goater 3613aa597f6SCédric Le Goater static int spapr_xive_get_eas(XiveRouter *xrtr, uint8_t eas_blk, 3623aa597f6SCédric Le Goater uint32_t eas_idx, XiveEAS *eas) 3633aa597f6SCédric Le Goater { 364ce2918cbSDavid Gibson SpaprXive *xive = SPAPR_XIVE(xrtr); 3653aa597f6SCédric Le Goater 3663aa597f6SCédric Le Goater if (eas_idx >= xive->nr_irqs) { 3673aa597f6SCédric Le Goater return -1; 3683aa597f6SCédric Le Goater } 3693aa597f6SCédric Le Goater 3703aa597f6SCédric Le Goater *eas = xive->eat[eas_idx]; 3713aa597f6SCédric Le Goater return 0; 3723aa597f6SCédric Le Goater } 3733aa597f6SCédric Le Goater 3743aa597f6SCédric Le Goater static int spapr_xive_get_end(XiveRouter *xrtr, 3753aa597f6SCédric Le Goater uint8_t end_blk, uint32_t end_idx, XiveEND *end) 3763aa597f6SCédric Le Goater { 377ce2918cbSDavid Gibson SpaprXive *xive = SPAPR_XIVE(xrtr); 3783aa597f6SCédric Le Goater 3793aa597f6SCédric Le Goater if (end_idx >= xive->nr_ends) { 3803aa597f6SCédric Le Goater return -1; 3813aa597f6SCédric Le Goater } 3823aa597f6SCédric Le Goater 3833aa597f6SCédric Le Goater memcpy(end, &xive->endt[end_idx], sizeof(XiveEND)); 3843aa597f6SCédric Le Goater return 0; 3853aa597f6SCédric Le Goater } 3863aa597f6SCédric Le Goater 3873aa597f6SCédric Le Goater static int spapr_xive_write_end(XiveRouter *xrtr, uint8_t end_blk, 3883aa597f6SCédric Le Goater uint32_t end_idx, XiveEND *end, 3893aa597f6SCédric Le Goater uint8_t word_number) 3903aa597f6SCédric Le Goater { 391ce2918cbSDavid Gibson SpaprXive *xive = SPAPR_XIVE(xrtr); 3923aa597f6SCédric Le Goater 3933aa597f6SCédric Le Goater if (end_idx >= xive->nr_ends) { 3943aa597f6SCédric Le Goater return -1; 3953aa597f6SCédric Le Goater } 3963aa597f6SCédric Le Goater 3973aa597f6SCédric Le Goater memcpy(&xive->endt[end_idx], end, sizeof(XiveEND)); 3983aa597f6SCédric Le Goater return 0; 3993aa597f6SCédric Le Goater } 4003aa597f6SCédric Le Goater 4010cddee8dSCédric Le Goater static int spapr_xive_get_nvt(XiveRouter *xrtr, 4020cddee8dSCédric Le Goater uint8_t nvt_blk, uint32_t nvt_idx, XiveNVT *nvt) 4030cddee8dSCédric Le Goater { 4040cddee8dSCédric Le Goater uint32_t vcpu_id = spapr_xive_nvt_to_target(nvt_blk, nvt_idx); 4050cddee8dSCédric Le Goater PowerPCCPU *cpu = spapr_find_cpu(vcpu_id); 4060cddee8dSCédric Le Goater 4070cddee8dSCédric Le Goater if (!cpu) { 4080cddee8dSCédric Le Goater /* TODO: should we assert() if we can find a NVT ? */ 4090cddee8dSCédric Le Goater return -1; 4100cddee8dSCédric Le Goater } 4110cddee8dSCédric Le Goater 4120cddee8dSCédric Le Goater /* 4130cddee8dSCédric Le Goater * sPAPR does not maintain a NVT table. Return that the NVT is 4140cddee8dSCédric Le Goater * valid if we have found a matching CPU 4150cddee8dSCédric Le Goater */ 4160cddee8dSCédric Le Goater nvt->w0 = cpu_to_be32(NVT_W0_VALID); 4170cddee8dSCédric Le Goater return 0; 4180cddee8dSCédric Le Goater } 4190cddee8dSCédric Le Goater 4200cddee8dSCédric Le Goater static int spapr_xive_write_nvt(XiveRouter *xrtr, uint8_t nvt_blk, 4210cddee8dSCédric Le Goater uint32_t nvt_idx, XiveNVT *nvt, 4220cddee8dSCédric Le Goater uint8_t word_number) 4230cddee8dSCédric Le Goater { 4240cddee8dSCédric Le Goater /* 4250cddee8dSCédric Le Goater * We don't need to write back to the NVTs because the sPAPR 4260cddee8dSCédric Le Goater * machine should never hit a non-scheduled NVT. It should never 4270cddee8dSCédric Le Goater * get called. 4280cddee8dSCédric Le Goater */ 4290cddee8dSCédric Le Goater g_assert_not_reached(); 4300cddee8dSCédric Le Goater } 4310cddee8dSCédric Le Goater 432f87dae18SCédric Le Goater static int spapr_xive_match_nvt(XivePresenter *xptr, uint8_t format, 433f87dae18SCédric Le Goater uint8_t nvt_blk, uint32_t nvt_idx, 434f87dae18SCédric Le Goater bool cam_ignore, uint8_t priority, 435f87dae18SCédric Le Goater uint32_t logic_serv, XiveTCTXMatch *match) 436f87dae18SCédric Le Goater { 437f87dae18SCédric Le Goater CPUState *cs; 438f87dae18SCédric Le Goater int count = 0; 439f87dae18SCédric Le Goater 440f87dae18SCédric Le Goater CPU_FOREACH(cs) { 441f87dae18SCédric Le Goater PowerPCCPU *cpu = POWERPC_CPU(cs); 442f87dae18SCédric Le Goater XiveTCTX *tctx = spapr_cpu_state(cpu)->tctx; 443f87dae18SCédric Le Goater int ring; 444f87dae18SCédric Le Goater 445f87dae18SCédric Le Goater /* 446f87dae18SCédric Le Goater * Skip partially initialized vCPUs. This can happen when 447f87dae18SCédric Le Goater * vCPUs are hotplugged. 448f87dae18SCédric Le Goater */ 449f87dae18SCédric Le Goater if (!tctx) { 450f87dae18SCédric Le Goater continue; 451f87dae18SCédric Le Goater } 452f87dae18SCédric Le Goater 453f87dae18SCédric Le Goater /* 454f87dae18SCédric Le Goater * Check the thread context CAM lines and record matches. 455f87dae18SCédric Le Goater */ 456f87dae18SCédric Le Goater ring = xive_presenter_tctx_match(xptr, tctx, format, nvt_blk, nvt_idx, 457f87dae18SCédric Le Goater cam_ignore, logic_serv); 458f87dae18SCédric Le Goater /* 459f87dae18SCédric Le Goater * Save the matching thread interrupt context and follow on to 460f87dae18SCédric Le Goater * check for duplicates which are invalid. 461f87dae18SCédric Le Goater */ 462f87dae18SCédric Le Goater if (ring != -1) { 463f87dae18SCédric Le Goater if (match->tctx) { 464f87dae18SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: already found a thread " 465f87dae18SCédric Le Goater "context NVT %x/%x\n", nvt_blk, nvt_idx); 466f87dae18SCédric Le Goater return -1; 467f87dae18SCédric Le Goater } 468f87dae18SCédric Le Goater 469f87dae18SCédric Le Goater match->ring = ring; 470f87dae18SCédric Le Goater match->tctx = tctx; 471f87dae18SCédric Le Goater count++; 472f87dae18SCédric Le Goater } 473f87dae18SCédric Le Goater } 474f87dae18SCédric Le Goater 475f87dae18SCédric Le Goater return count; 476f87dae18SCédric Le Goater } 477f87dae18SCédric Le Goater 478f22f56ddSCédric Le Goater static uint8_t spapr_xive_get_block_id(XiveRouter *xrtr) 479f22f56ddSCédric Le Goater { 480f22f56ddSCédric Le Goater return SPAPR_XIVE_BLOCK_ID; 481f22f56ddSCédric Le Goater } 482f22f56ddSCédric Le Goater 4833aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive_end = { 4843aa597f6SCédric Le Goater .name = TYPE_SPAPR_XIVE "/end", 4853aa597f6SCédric Le Goater .version_id = 1, 4863aa597f6SCédric Le Goater .minimum_version_id = 1, 4873aa597f6SCédric Le Goater .fields = (VMStateField []) { 4883aa597f6SCédric Le Goater VMSTATE_UINT32(w0, XiveEND), 4893aa597f6SCédric Le Goater VMSTATE_UINT32(w1, XiveEND), 4903aa597f6SCédric Le Goater VMSTATE_UINT32(w2, XiveEND), 4913aa597f6SCédric Le Goater VMSTATE_UINT32(w3, XiveEND), 4923aa597f6SCédric Le Goater VMSTATE_UINT32(w4, XiveEND), 4933aa597f6SCédric Le Goater VMSTATE_UINT32(w5, XiveEND), 4943aa597f6SCédric Le Goater VMSTATE_UINT32(w6, XiveEND), 4953aa597f6SCédric Le Goater VMSTATE_UINT32(w7, XiveEND), 4963aa597f6SCédric Le Goater VMSTATE_END_OF_LIST() 4973aa597f6SCédric Le Goater }, 4983aa597f6SCédric Le Goater }; 4993aa597f6SCédric Le Goater 5003aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive_eas = { 5013aa597f6SCédric Le Goater .name = TYPE_SPAPR_XIVE "/eas", 5023aa597f6SCédric Le Goater .version_id = 1, 5033aa597f6SCédric Le Goater .minimum_version_id = 1, 5043aa597f6SCédric Le Goater .fields = (VMStateField []) { 5053aa597f6SCédric Le Goater VMSTATE_UINT64(w, XiveEAS), 5063aa597f6SCédric Le Goater VMSTATE_END_OF_LIST() 5073aa597f6SCédric Le Goater }, 5083aa597f6SCédric Le Goater }; 5093aa597f6SCédric Le Goater 510277dd3d7SCédric Le Goater static int vmstate_spapr_xive_pre_save(void *opaque) 511277dd3d7SCédric Le Goater { 512e519cdd9SGreg Kurz SpaprXive *xive = SPAPR_XIVE(opaque); 513e519cdd9SGreg Kurz 514e519cdd9SGreg Kurz if (spapr_xive_in_kernel(xive)) { 515e519cdd9SGreg Kurz return kvmppc_xive_pre_save(xive); 516277dd3d7SCédric Le Goater } 517277dd3d7SCédric Le Goater 518277dd3d7SCédric Le Goater return 0; 519277dd3d7SCédric Le Goater } 520277dd3d7SCédric Le Goater 521277dd3d7SCédric Le Goater /* 522277dd3d7SCédric Le Goater * Called by the sPAPR IRQ backend 'post_load' method at the machine 523277dd3d7SCédric Le Goater * level. 524277dd3d7SCédric Le Goater */ 525605994e5SDavid Gibson static int spapr_xive_post_load(SpaprInterruptController *intc, int version_id) 526277dd3d7SCédric Le Goater { 527e519cdd9SGreg Kurz SpaprXive *xive = SPAPR_XIVE(intc); 528e519cdd9SGreg Kurz 529e519cdd9SGreg Kurz if (spapr_xive_in_kernel(xive)) { 530e519cdd9SGreg Kurz return kvmppc_xive_post_load(xive, version_id); 531277dd3d7SCédric Le Goater } 532277dd3d7SCédric Le Goater 533277dd3d7SCédric Le Goater return 0; 534277dd3d7SCédric Le Goater } 535277dd3d7SCédric Le Goater 5363aa597f6SCédric Le Goater static const VMStateDescription vmstate_spapr_xive = { 5373aa597f6SCédric Le Goater .name = TYPE_SPAPR_XIVE, 5383aa597f6SCédric Le Goater .version_id = 1, 5393aa597f6SCédric Le Goater .minimum_version_id = 1, 540277dd3d7SCédric Le Goater .pre_save = vmstate_spapr_xive_pre_save, 541277dd3d7SCédric Le Goater .post_load = NULL, /* handled at the machine level */ 5423aa597f6SCédric Le Goater .fields = (VMStateField[]) { 543ce2918cbSDavid Gibson VMSTATE_UINT32_EQUAL(nr_irqs, SpaprXive, NULL), 544ce2918cbSDavid Gibson VMSTATE_STRUCT_VARRAY_POINTER_UINT32(eat, SpaprXive, nr_irqs, 5453aa597f6SCédric Le Goater vmstate_spapr_xive_eas, XiveEAS), 546ce2918cbSDavid Gibson VMSTATE_STRUCT_VARRAY_POINTER_UINT32(endt, SpaprXive, nr_ends, 5473aa597f6SCédric Le Goater vmstate_spapr_xive_end, XiveEND), 5483aa597f6SCédric Le Goater VMSTATE_END_OF_LIST() 5493aa597f6SCédric Le Goater }, 5503aa597f6SCédric Le Goater }; 5513aa597f6SCédric Le Goater 5520b0e52b1SDavid Gibson static int spapr_xive_claim_irq(SpaprInterruptController *intc, int lisn, 5530b0e52b1SDavid Gibson bool lsi, Error **errp) 5540b0e52b1SDavid Gibson { 5550b0e52b1SDavid Gibson SpaprXive *xive = SPAPR_XIVE(intc); 5560b0e52b1SDavid Gibson XiveSource *xsrc = &xive->source; 5570b0e52b1SDavid Gibson 5580b0e52b1SDavid Gibson assert(lisn < xive->nr_irqs); 5590b0e52b1SDavid Gibson 560*4e960974SCédric Le Goater trace_spapr_xive_claim_irq(lisn, lsi); 561*4e960974SCédric Le Goater 5620b0e52b1SDavid Gibson if (xive_eas_is_valid(&xive->eat[lisn])) { 5630b0e52b1SDavid Gibson error_setg(errp, "IRQ %d is not free", lisn); 5640b0e52b1SDavid Gibson return -EBUSY; 5650b0e52b1SDavid Gibson } 5660b0e52b1SDavid Gibson 5670b0e52b1SDavid Gibson /* 5680b0e52b1SDavid Gibson * Set default values when allocating an IRQ number 5690b0e52b1SDavid Gibson */ 5700b0e52b1SDavid Gibson xive->eat[lisn].w |= cpu_to_be64(EAS_VALID | EAS_MASKED); 5710b0e52b1SDavid Gibson if (lsi) { 5720b0e52b1SDavid Gibson xive_source_irq_set_lsi(xsrc, lisn); 5730b0e52b1SDavid Gibson } 5740b0e52b1SDavid Gibson 575e519cdd9SGreg Kurz if (spapr_xive_in_kernel(xive)) { 5760b0e52b1SDavid Gibson return kvmppc_xive_source_reset_one(xsrc, lisn, errp); 5770b0e52b1SDavid Gibson } 5780b0e52b1SDavid Gibson 5790b0e52b1SDavid Gibson return 0; 5800b0e52b1SDavid Gibson } 5810b0e52b1SDavid Gibson 5820b0e52b1SDavid Gibson static void spapr_xive_free_irq(SpaprInterruptController *intc, int lisn) 5830b0e52b1SDavid Gibson { 5840b0e52b1SDavid Gibson SpaprXive *xive = SPAPR_XIVE(intc); 5850b0e52b1SDavid Gibson assert(lisn < xive->nr_irqs); 5860b0e52b1SDavid Gibson 587*4e960974SCédric Le Goater trace_spapr_xive_free_irq(lisn); 588*4e960974SCédric Le Goater 5890b0e52b1SDavid Gibson xive->eat[lisn].w &= cpu_to_be64(~EAS_VALID); 5900b0e52b1SDavid Gibson } 5910b0e52b1SDavid Gibson 5923aa597f6SCédric Le Goater static Property spapr_xive_properties[] = { 593ce2918cbSDavid Gibson DEFINE_PROP_UINT32("nr-irqs", SpaprXive, nr_irqs, 0), 594ce2918cbSDavid Gibson DEFINE_PROP_UINT32("nr-ends", SpaprXive, nr_ends, 0), 595ce2918cbSDavid Gibson DEFINE_PROP_UINT64("vc-base", SpaprXive, vc_base, SPAPR_XIVE_VC_BASE), 596ce2918cbSDavid Gibson DEFINE_PROP_UINT64("tm-base", SpaprXive, tm_base, SPAPR_XIVE_TM_BASE), 5974f311a70SCédric Le Goater DEFINE_PROP_UINT8("hv-prio", SpaprXive, hv_prio, 7), 5983aa597f6SCédric Le Goater DEFINE_PROP_END_OF_LIST(), 5993aa597f6SCédric Le Goater }; 6003aa597f6SCédric Le Goater 601ebd6be08SDavid Gibson static int spapr_xive_cpu_intc_create(SpaprInterruptController *intc, 602ebd6be08SDavid Gibson PowerPCCPU *cpu, Error **errp) 603ebd6be08SDavid Gibson { 604ebd6be08SDavid Gibson SpaprXive *xive = SPAPR_XIVE(intc); 605ebd6be08SDavid Gibson Object *obj; 606ebd6be08SDavid Gibson SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 607ebd6be08SDavid Gibson 60847950946SCédric Le Goater obj = xive_tctx_create(OBJECT(cpu), XIVE_PRESENTER(xive), errp); 609ebd6be08SDavid Gibson if (!obj) { 610ebd6be08SDavid Gibson return -1; 611ebd6be08SDavid Gibson } 612ebd6be08SDavid Gibson 613ebd6be08SDavid Gibson spapr_cpu->tctx = XIVE_TCTX(obj); 614ebd6be08SDavid Gibson return 0; 615ebd6be08SDavid Gibson } 616ebd6be08SDavid Gibson 61797c00c54SCédric Le Goater static void xive_tctx_set_os_cam(XiveTCTX *tctx, uint32_t os_cam) 61897c00c54SCédric Le Goater { 61997c00c54SCédric Le Goater uint32_t qw1w2 = cpu_to_be32(TM_QW1W2_VO | os_cam); 62097c00c54SCédric Le Goater memcpy(&tctx->regs[TM_QW1_OS + TM_WORD2], &qw1w2, 4); 62197c00c54SCédric Le Goater } 62297c00c54SCédric Le Goater 623d49e8a9bSCédric Le Goater static void spapr_xive_cpu_intc_reset(SpaprInterruptController *intc, 624d49e8a9bSCédric Le Goater PowerPCCPU *cpu) 625d49e8a9bSCédric Le Goater { 626d49e8a9bSCédric Le Goater XiveTCTX *tctx = spapr_cpu_state(cpu)->tctx; 62797c00c54SCédric Le Goater uint8_t nvt_blk; 62897c00c54SCédric Le Goater uint32_t nvt_idx; 629d49e8a9bSCédric Le Goater 630d49e8a9bSCédric Le Goater xive_tctx_reset(tctx); 63197c00c54SCédric Le Goater 63297c00c54SCédric Le Goater /* 63397c00c54SCédric Le Goater * When a Virtual Processor is scheduled to run on a HW thread, 63497c00c54SCédric Le Goater * the hypervisor pushes its identifier in the OS CAM line. 63597c00c54SCédric Le Goater * Emulate the same behavior under QEMU. 63697c00c54SCédric Le Goater */ 63797c00c54SCédric Le Goater spapr_xive_cpu_to_nvt(cpu, &nvt_blk, &nvt_idx); 63897c00c54SCédric Le Goater 63997c00c54SCédric Le Goater xive_tctx_set_os_cam(tctx, xive_nvt_cam_line(nvt_blk, nvt_idx)); 640d49e8a9bSCédric Le Goater } 641d49e8a9bSCédric Le Goater 6420990ce6aSGreg Kurz static void spapr_xive_cpu_intc_destroy(SpaprInterruptController *intc, 6430990ce6aSGreg Kurz PowerPCCPU *cpu) 6440990ce6aSGreg Kurz { 6450990ce6aSGreg Kurz SpaprCpuState *spapr_cpu = spapr_cpu_state(cpu); 6460990ce6aSGreg Kurz 6470990ce6aSGreg Kurz xive_tctx_destroy(spapr_cpu->tctx); 6480990ce6aSGreg Kurz spapr_cpu->tctx = NULL; 6490990ce6aSGreg Kurz } 6500990ce6aSGreg Kurz 6517bcdbccaSDavid Gibson static void spapr_xive_set_irq(SpaprInterruptController *intc, int irq, int val) 6527bcdbccaSDavid Gibson { 6537bcdbccaSDavid Gibson SpaprXive *xive = SPAPR_XIVE(intc); 6547bcdbccaSDavid Gibson 655*4e960974SCédric Le Goater trace_spapr_xive_set_irq(irq, val); 656*4e960974SCédric Le Goater 657e519cdd9SGreg Kurz if (spapr_xive_in_kernel(xive)) { 6587bcdbccaSDavid Gibson kvmppc_xive_source_set_irq(&xive->source, irq, val); 6597bcdbccaSDavid Gibson } else { 6607bcdbccaSDavid Gibson xive_source_set_irq(&xive->source, irq, val); 6617bcdbccaSDavid Gibson } 6627bcdbccaSDavid Gibson } 6637bcdbccaSDavid Gibson 664328d8eb2SDavid Gibson static void spapr_xive_print_info(SpaprInterruptController *intc, Monitor *mon) 665328d8eb2SDavid Gibson { 666328d8eb2SDavid Gibson SpaprXive *xive = SPAPR_XIVE(intc); 667328d8eb2SDavid Gibson CPUState *cs; 668328d8eb2SDavid Gibson 669328d8eb2SDavid Gibson CPU_FOREACH(cs) { 670328d8eb2SDavid Gibson PowerPCCPU *cpu = POWERPC_CPU(cs); 671328d8eb2SDavid Gibson 672328d8eb2SDavid Gibson xive_tctx_pic_print_info(spapr_cpu_state(cpu)->tctx, mon); 673328d8eb2SDavid Gibson } 674328d8eb2SDavid Gibson 675328d8eb2SDavid Gibson spapr_xive_pic_print_info(xive, mon); 676328d8eb2SDavid Gibson } 677328d8eb2SDavid Gibson 67805289273SDavid Gibson static void spapr_xive_dt(SpaprInterruptController *intc, uint32_t nr_servers, 67905289273SDavid Gibson void *fdt, uint32_t phandle) 68005289273SDavid Gibson { 68105289273SDavid Gibson SpaprXive *xive = SPAPR_XIVE(intc); 68205289273SDavid Gibson int node; 68305289273SDavid Gibson uint64_t timas[2 * 2]; 68405289273SDavid Gibson /* Interrupt number ranges for the IPIs */ 68505289273SDavid Gibson uint32_t lisn_ranges[] = { 68652d3403dSCédric Le Goater cpu_to_be32(SPAPR_IRQ_IPI), 68752d3403dSCédric Le Goater cpu_to_be32(SPAPR_IRQ_IPI + nr_servers), 68805289273SDavid Gibson }; 68905289273SDavid Gibson /* 69005289273SDavid Gibson * EQ size - the sizes of pages supported by the system 4K, 64K, 69105289273SDavid Gibson * 2M, 16M. We only advertise 64K for the moment. 69205289273SDavid Gibson */ 69305289273SDavid Gibson uint32_t eq_sizes[] = { 69405289273SDavid Gibson cpu_to_be32(16), /* 64K */ 69505289273SDavid Gibson }; 69605289273SDavid Gibson /* 6974f311a70SCédric Le Goater * QEMU/KVM only needs to define a single range to reserve the 6984f311a70SCédric Le Goater * escalation priority. A priority bitmask would have been more 6994f311a70SCédric Le Goater * appropriate. 70005289273SDavid Gibson */ 70105289273SDavid Gibson uint32_t plat_res_int_priorities[] = { 7024f311a70SCédric Le Goater cpu_to_be32(xive->hv_prio), /* start */ 7034f311a70SCédric Le Goater cpu_to_be32(0xff - xive->hv_prio), /* count */ 70405289273SDavid Gibson }; 70505289273SDavid Gibson 70605289273SDavid Gibson /* Thread Interrupt Management Area : User (ring 3) and OS (ring 2) */ 70705289273SDavid Gibson timas[0] = cpu_to_be64(xive->tm_base + 70805289273SDavid Gibson XIVE_TM_USER_PAGE * (1ull << TM_SHIFT)); 70905289273SDavid Gibson timas[1] = cpu_to_be64(1ull << TM_SHIFT); 71005289273SDavid Gibson timas[2] = cpu_to_be64(xive->tm_base + 71105289273SDavid Gibson XIVE_TM_OS_PAGE * (1ull << TM_SHIFT)); 71205289273SDavid Gibson timas[3] = cpu_to_be64(1ull << TM_SHIFT); 71305289273SDavid Gibson 71405289273SDavid Gibson _FDT(node = fdt_add_subnode(fdt, 0, xive->nodename)); 71505289273SDavid Gibson 71605289273SDavid Gibson _FDT(fdt_setprop_string(fdt, node, "device_type", "power-ivpe")); 71705289273SDavid Gibson _FDT(fdt_setprop(fdt, node, "reg", timas, sizeof(timas))); 71805289273SDavid Gibson 71905289273SDavid Gibson _FDT(fdt_setprop_string(fdt, node, "compatible", "ibm,power-ivpe")); 72005289273SDavid Gibson _FDT(fdt_setprop(fdt, node, "ibm,xive-eq-sizes", eq_sizes, 72105289273SDavid Gibson sizeof(eq_sizes))); 72205289273SDavid Gibson _FDT(fdt_setprop(fdt, node, "ibm,xive-lisn-ranges", lisn_ranges, 72305289273SDavid Gibson sizeof(lisn_ranges))); 72405289273SDavid Gibson 72505289273SDavid Gibson /* For Linux to link the LSIs to the interrupt controller. */ 72605289273SDavid Gibson _FDT(fdt_setprop(fdt, node, "interrupt-controller", NULL, 0)); 72705289273SDavid Gibson _FDT(fdt_setprop_cell(fdt, node, "#interrupt-cells", 2)); 72805289273SDavid Gibson 72905289273SDavid Gibson /* For SLOF */ 73005289273SDavid Gibson _FDT(fdt_setprop_cell(fdt, node, "linux,phandle", phandle)); 73105289273SDavid Gibson _FDT(fdt_setprop_cell(fdt, node, "phandle", phandle)); 73205289273SDavid Gibson 73305289273SDavid Gibson /* 73405289273SDavid Gibson * The "ibm,plat-res-int-priorities" property defines the priority 73505289273SDavid Gibson * ranges reserved by the hypervisor 73605289273SDavid Gibson */ 73705289273SDavid Gibson _FDT(fdt_setprop(fdt, 0, "ibm,plat-res-int-priorities", 73805289273SDavid Gibson plat_res_int_priorities, sizeof(plat_res_int_priorities))); 73905289273SDavid Gibson } 74005289273SDavid Gibson 7414ffb7496SGreg Kurz static int spapr_xive_activate(SpaprInterruptController *intc, 7424ffb7496SGreg Kurz uint32_t nr_servers, Error **errp) 743567192d4SDavid Gibson { 744567192d4SDavid Gibson SpaprXive *xive = SPAPR_XIVE(intc); 745567192d4SDavid Gibson 746567192d4SDavid Gibson if (kvm_enabled()) { 7474ffb7496SGreg Kurz int rc = spapr_irq_init_kvm(kvmppc_xive_connect, intc, nr_servers, 7484ffb7496SGreg Kurz errp); 749567192d4SDavid Gibson if (rc < 0) { 750567192d4SDavid Gibson return rc; 751567192d4SDavid Gibson } 752567192d4SDavid Gibson } 753567192d4SDavid Gibson 754567192d4SDavid Gibson /* Activate the XIVE MMIOs */ 755567192d4SDavid Gibson spapr_xive_mmio_set_enabled(xive, true); 756567192d4SDavid Gibson 757567192d4SDavid Gibson return 0; 758567192d4SDavid Gibson } 759567192d4SDavid Gibson 760567192d4SDavid Gibson static void spapr_xive_deactivate(SpaprInterruptController *intc) 761567192d4SDavid Gibson { 762567192d4SDavid Gibson SpaprXive *xive = SPAPR_XIVE(intc); 763567192d4SDavid Gibson 764567192d4SDavid Gibson spapr_xive_mmio_set_enabled(xive, false); 765567192d4SDavid Gibson 766e519cdd9SGreg Kurz if (spapr_xive_in_kernel(xive)) { 767567192d4SDavid Gibson kvmppc_xive_disconnect(intc); 768567192d4SDavid Gibson } 769567192d4SDavid Gibson } 770567192d4SDavid Gibson 771e519cdd9SGreg Kurz static bool spapr_xive_in_kernel_xptr(const XivePresenter *xptr) 772e519cdd9SGreg Kurz { 773e519cdd9SGreg Kurz return spapr_xive_in_kernel(SPAPR_XIVE(xptr)); 774e519cdd9SGreg Kurz } 775e519cdd9SGreg Kurz 7763aa597f6SCédric Le Goater static void spapr_xive_class_init(ObjectClass *klass, void *data) 7773aa597f6SCédric Le Goater { 7783aa597f6SCédric Le Goater DeviceClass *dc = DEVICE_CLASS(klass); 7793aa597f6SCédric Le Goater XiveRouterClass *xrc = XIVE_ROUTER_CLASS(klass); 780ebd6be08SDavid Gibson SpaprInterruptControllerClass *sicc = SPAPR_INTC_CLASS(klass); 781f87dae18SCédric Le Goater XivePresenterClass *xpc = XIVE_PRESENTER_CLASS(klass); 7826cc64796SGreg Kurz SpaprXiveClass *sxc = SPAPR_XIVE_CLASS(klass); 7833aa597f6SCédric Le Goater 7843aa597f6SCédric Le Goater dc->desc = "sPAPR XIVE Interrupt Controller"; 7854f67d30bSMarc-André Lureau device_class_set_props(dc, spapr_xive_properties); 7866cc64796SGreg Kurz device_class_set_parent_realize(dc, spapr_xive_realize, 7876cc64796SGreg Kurz &sxc->parent_realize); 7883aa597f6SCédric Le Goater dc->vmsd = &vmstate_spapr_xive; 7893aa597f6SCédric Le Goater 7903aa597f6SCédric Le Goater xrc->get_eas = spapr_xive_get_eas; 7913aa597f6SCédric Le Goater xrc->get_end = spapr_xive_get_end; 7923aa597f6SCédric Le Goater xrc->write_end = spapr_xive_write_end; 7930cddee8dSCédric Le Goater xrc->get_nvt = spapr_xive_get_nvt; 7940cddee8dSCédric Le Goater xrc->write_nvt = spapr_xive_write_nvt; 795f22f56ddSCédric Le Goater xrc->get_block_id = spapr_xive_get_block_id; 796ebd6be08SDavid Gibson 797567192d4SDavid Gibson sicc->activate = spapr_xive_activate; 798567192d4SDavid Gibson sicc->deactivate = spapr_xive_deactivate; 799ebd6be08SDavid Gibson sicc->cpu_intc_create = spapr_xive_cpu_intc_create; 800d49e8a9bSCédric Le Goater sicc->cpu_intc_reset = spapr_xive_cpu_intc_reset; 8010990ce6aSGreg Kurz sicc->cpu_intc_destroy = spapr_xive_cpu_intc_destroy; 8020b0e52b1SDavid Gibson sicc->claim_irq = spapr_xive_claim_irq; 8030b0e52b1SDavid Gibson sicc->free_irq = spapr_xive_free_irq; 8047bcdbccaSDavid Gibson sicc->set_irq = spapr_xive_set_irq; 805328d8eb2SDavid Gibson sicc->print_info = spapr_xive_print_info; 80605289273SDavid Gibson sicc->dt = spapr_xive_dt; 807605994e5SDavid Gibson sicc->post_load = spapr_xive_post_load; 808f87dae18SCédric Le Goater 809f87dae18SCédric Le Goater xpc->match_nvt = spapr_xive_match_nvt; 810e519cdd9SGreg Kurz xpc->in_kernel = spapr_xive_in_kernel_xptr; 8113aa597f6SCédric Le Goater } 8123aa597f6SCédric Le Goater 8133aa597f6SCédric Le Goater static const TypeInfo spapr_xive_info = { 8143aa597f6SCédric Le Goater .name = TYPE_SPAPR_XIVE, 8153aa597f6SCédric Le Goater .parent = TYPE_XIVE_ROUTER, 8163aa597f6SCédric Le Goater .instance_init = spapr_xive_instance_init, 817ce2918cbSDavid Gibson .instance_size = sizeof(SpaprXive), 8183aa597f6SCédric Le Goater .class_init = spapr_xive_class_init, 8196cc64796SGreg Kurz .class_size = sizeof(SpaprXiveClass), 820150e25f8SDavid Gibson .interfaces = (InterfaceInfo[]) { 821150e25f8SDavid Gibson { TYPE_SPAPR_INTC }, 822150e25f8SDavid Gibson { } 823150e25f8SDavid Gibson }, 8243aa597f6SCédric Le Goater }; 8253aa597f6SCédric Le Goater 8263aa597f6SCédric Le Goater static void spapr_xive_register_types(void) 8273aa597f6SCédric Le Goater { 8283aa597f6SCédric Le Goater type_register_static(&spapr_xive_info); 8293aa597f6SCédric Le Goater } 8303aa597f6SCédric Le Goater 8313aa597f6SCédric Le Goater type_init(spapr_xive_register_types) 8323aa597f6SCédric Le Goater 83323bcd5ebSCédric Le Goater /* 83423bcd5ebSCédric Le Goater * XIVE hcalls 83523bcd5ebSCédric Le Goater * 83623bcd5ebSCédric Le Goater * The terminology used by the XIVE hcalls is the following : 83723bcd5ebSCédric Le Goater * 83823bcd5ebSCédric Le Goater * TARGET vCPU number 83923bcd5ebSCédric Le Goater * EQ Event Queue assigned by OS to receive event data 84023bcd5ebSCédric Le Goater * ESB page for source interrupt management 84123bcd5ebSCédric Le Goater * LISN Logical Interrupt Source Number identifying a source in the 84223bcd5ebSCédric Le Goater * machine 84323bcd5ebSCédric Le Goater * EISN Effective Interrupt Source Number used by guest OS to 84423bcd5ebSCédric Le Goater * identify source in the guest 84523bcd5ebSCédric Le Goater * 84623bcd5ebSCédric Le Goater * The EAS, END, NVT structures are not exposed. 84723bcd5ebSCédric Le Goater */ 84823bcd5ebSCédric Le Goater 84923bcd5ebSCédric Le Goater /* 8504f311a70SCédric Le Goater * On POWER9, the KVM XIVE device uses priority 7 for the escalation 8514f311a70SCédric Le Goater * interrupts. So we only allow the guest to use priorities [0..6]. 85223bcd5ebSCédric Le Goater */ 8534f311a70SCédric Le Goater static bool spapr_xive_priority_is_reserved(SpaprXive *xive, uint8_t priority) 85423bcd5ebSCédric Le Goater { 8554f311a70SCédric Le Goater return priority >= xive->hv_prio; 85623bcd5ebSCédric Le Goater } 85723bcd5ebSCédric Le Goater 85823bcd5ebSCédric Le Goater /* 85923bcd5ebSCédric Le Goater * The H_INT_GET_SOURCE_INFO hcall() is used to obtain the logical 86023bcd5ebSCédric Le Goater * real address of the MMIO page through which the Event State Buffer 86123bcd5ebSCédric Le Goater * entry associated with the value of the "lisn" parameter is managed. 86223bcd5ebSCédric Le Goater * 86323bcd5ebSCédric Le Goater * Parameters: 86423bcd5ebSCédric Le Goater * Input 86523bcd5ebSCédric Le Goater * - R4: "flags" 86623bcd5ebSCédric Le Goater * Bits 0-63 reserved 86723bcd5ebSCédric Le Goater * - R5: "lisn" is per "interrupts", "interrupt-map", or 86823bcd5ebSCédric Le Goater * "ibm,xive-lisn-ranges" properties, or as returned by the 86923bcd5ebSCédric Le Goater * ibm,query-interrupt-source-number RTAS call, or as returned 87023bcd5ebSCédric Le Goater * by the H_ALLOCATE_VAS_WINDOW hcall 87123bcd5ebSCédric Le Goater * 87223bcd5ebSCédric Le Goater * Output 87323bcd5ebSCédric Le Goater * - R4: "flags" 87423bcd5ebSCédric Le Goater * Bits 0-59: Reserved 87523bcd5ebSCédric Le Goater * Bit 60: H_INT_ESB must be used for Event State Buffer 87623bcd5ebSCédric Le Goater * management 87723bcd5ebSCédric Le Goater * Bit 61: 1 == LSI 0 == MSI 87823bcd5ebSCédric Le Goater * Bit 62: the full function page supports trigger 87923bcd5ebSCédric Le Goater * Bit 63: Store EOI Supported 88023bcd5ebSCédric Le Goater * - R5: Logical Real address of full function Event State Buffer 88123bcd5ebSCédric Le Goater * management page, -1 if H_INT_ESB hcall flag is set to 1. 88223bcd5ebSCédric Le Goater * - R6: Logical Real Address of trigger only Event State Buffer 88323bcd5ebSCédric Le Goater * management page or -1. 88423bcd5ebSCédric Le Goater * - R7: Power of 2 page size for the ESB management pages returned in 88523bcd5ebSCédric Le Goater * R5 and R6. 88623bcd5ebSCédric Le Goater */ 88723bcd5ebSCédric Le Goater 88823bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_H_INT_ESB PPC_BIT(60) /* ESB manage with H_INT_ESB */ 88923bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_LSI PPC_BIT(61) /* Virtual LSI type */ 89023bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_TRIGGER PPC_BIT(62) /* Trigger and management 89123bcd5ebSCédric Le Goater on same page */ 89223bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_STORE_EOI PPC_BIT(63) /* Store EOI support */ 89323bcd5ebSCédric Le Goater 89423bcd5ebSCédric Le Goater static target_ulong h_int_get_source_info(PowerPCCPU *cpu, 895ce2918cbSDavid Gibson SpaprMachineState *spapr, 89623bcd5ebSCédric Le Goater target_ulong opcode, 89723bcd5ebSCédric Le Goater target_ulong *args) 89823bcd5ebSCédric Le Goater { 899ce2918cbSDavid Gibson SpaprXive *xive = spapr->xive; 90023bcd5ebSCédric Le Goater XiveSource *xsrc = &xive->source; 90123bcd5ebSCédric Le Goater target_ulong flags = args[0]; 90223bcd5ebSCédric Le Goater target_ulong lisn = args[1]; 90323bcd5ebSCédric Le Goater 904*4e960974SCédric Le Goater trace_spapr_xive_get_source_info(flags, lisn); 905*4e960974SCédric Le Goater 90623bcd5ebSCédric Le Goater if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 90723bcd5ebSCédric Le Goater return H_FUNCTION; 90823bcd5ebSCédric Le Goater } 90923bcd5ebSCédric Le Goater 91023bcd5ebSCédric Le Goater if (flags) { 91123bcd5ebSCédric Le Goater return H_PARAMETER; 91223bcd5ebSCédric Le Goater } 91323bcd5ebSCédric Le Goater 91423bcd5ebSCédric Le Goater if (lisn >= xive->nr_irqs) { 91523bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n", 91623bcd5ebSCédric Le Goater lisn); 91723bcd5ebSCédric Le Goater return H_P2; 91823bcd5ebSCédric Le Goater } 91923bcd5ebSCédric Le Goater 92023bcd5ebSCédric Le Goater if (!xive_eas_is_valid(&xive->eat[lisn])) { 92123bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n", 92223bcd5ebSCédric Le Goater lisn); 92323bcd5ebSCédric Le Goater return H_P2; 92423bcd5ebSCédric Le Goater } 92523bcd5ebSCédric Le Goater 92623bcd5ebSCédric Le Goater /* 92723bcd5ebSCédric Le Goater * All sources are emulated under the main XIVE object and share 92823bcd5ebSCédric Le Goater * the same characteristics. 92923bcd5ebSCédric Le Goater */ 93023bcd5ebSCédric Le Goater args[0] = 0; 93123bcd5ebSCédric Le Goater if (!xive_source_esb_has_2page(xsrc)) { 93223bcd5ebSCédric Le Goater args[0] |= SPAPR_XIVE_SRC_TRIGGER; 93323bcd5ebSCédric Le Goater } 93423bcd5ebSCédric Le Goater if (xsrc->esb_flags & XIVE_SRC_STORE_EOI) { 93523bcd5ebSCédric Le Goater args[0] |= SPAPR_XIVE_SRC_STORE_EOI; 93623bcd5ebSCédric Le Goater } 93723bcd5ebSCédric Le Goater 93823bcd5ebSCédric Le Goater /* 93923bcd5ebSCédric Le Goater * Force the use of the H_INT_ESB hcall in case of an LSI 94023bcd5ebSCédric Le Goater * interrupt. This is necessary under KVM to re-trigger the 94123bcd5ebSCédric Le Goater * interrupt if the level is still asserted 94223bcd5ebSCédric Le Goater */ 94323bcd5ebSCédric Le Goater if (xive_source_irq_is_lsi(xsrc, lisn)) { 94423bcd5ebSCédric Le Goater args[0] |= SPAPR_XIVE_SRC_H_INT_ESB | SPAPR_XIVE_SRC_LSI; 94523bcd5ebSCédric Le Goater } 94623bcd5ebSCédric Le Goater 94723bcd5ebSCédric Le Goater if (!(args[0] & SPAPR_XIVE_SRC_H_INT_ESB)) { 94823bcd5ebSCédric Le Goater args[1] = xive->vc_base + xive_source_esb_mgmt(xsrc, lisn); 94923bcd5ebSCédric Le Goater } else { 95023bcd5ebSCédric Le Goater args[1] = -1; 95123bcd5ebSCédric Le Goater } 95223bcd5ebSCédric Le Goater 95323bcd5ebSCédric Le Goater if (xive_source_esb_has_2page(xsrc) && 95423bcd5ebSCédric Le Goater !(args[0] & SPAPR_XIVE_SRC_H_INT_ESB)) { 95523bcd5ebSCédric Le Goater args[2] = xive->vc_base + xive_source_esb_page(xsrc, lisn); 95623bcd5ebSCédric Le Goater } else { 95723bcd5ebSCédric Le Goater args[2] = -1; 95823bcd5ebSCédric Le Goater } 95923bcd5ebSCédric Le Goater 96023bcd5ebSCédric Le Goater if (xive_source_esb_has_2page(xsrc)) { 96123bcd5ebSCédric Le Goater args[3] = xsrc->esb_shift - 1; 96223bcd5ebSCédric Le Goater } else { 96323bcd5ebSCédric Le Goater args[3] = xsrc->esb_shift; 96423bcd5ebSCédric Le Goater } 96523bcd5ebSCédric Le Goater 96623bcd5ebSCédric Le Goater return H_SUCCESS; 96723bcd5ebSCédric Le Goater } 96823bcd5ebSCédric Le Goater 96923bcd5ebSCédric Le Goater /* 97023bcd5ebSCédric Le Goater * The H_INT_SET_SOURCE_CONFIG hcall() is used to assign a Logical 97123bcd5ebSCédric Le Goater * Interrupt Source to a target. The Logical Interrupt Source is 97223bcd5ebSCédric Le Goater * designated with the "lisn" parameter and the target is designated 97323bcd5ebSCédric Le Goater * with the "target" and "priority" parameters. Upon return from the 97423bcd5ebSCédric Le Goater * hcall(), no additional interrupts will be directed to the old EQ. 97523bcd5ebSCédric Le Goater * 97623bcd5ebSCédric Le Goater * Parameters: 97723bcd5ebSCédric Le Goater * Input: 97823bcd5ebSCédric Le Goater * - R4: "flags" 97923bcd5ebSCédric Le Goater * Bits 0-61: Reserved 98023bcd5ebSCédric Le Goater * Bit 62: set the "eisn" in the EAS 98123bcd5ebSCédric Le Goater * Bit 63: masks the interrupt source in the hardware interrupt 98223bcd5ebSCédric Le Goater * control structure. An interrupt masked by this mechanism will 98323bcd5ebSCédric Le Goater * be dropped, but it's source state bits will still be 98423bcd5ebSCédric Le Goater * set. There is no race-free way of unmasking and restoring the 98523bcd5ebSCédric Le Goater * source. Thus this should only be used in interrupts that are 98623bcd5ebSCédric Le Goater * also masked at the source, and only in cases where the 98723bcd5ebSCédric Le Goater * interrupt is not meant to be used for a large amount of time 98823bcd5ebSCédric Le Goater * because no valid target exists for it for example 98923bcd5ebSCédric Le Goater * - R5: "lisn" is per "interrupts", "interrupt-map", or 99023bcd5ebSCédric Le Goater * "ibm,xive-lisn-ranges" properties, or as returned by the 99123bcd5ebSCédric Le Goater * ibm,query-interrupt-source-number RTAS call, or as returned by 99223bcd5ebSCédric Le Goater * the H_ALLOCATE_VAS_WINDOW hcall 99323bcd5ebSCédric Le Goater * - R6: "target" is per "ibm,ppc-interrupt-server#s" or 99423bcd5ebSCédric Le Goater * "ibm,ppc-interrupt-gserver#s" 99523bcd5ebSCédric Le Goater * - R7: "priority" is a valid priority not in 99623bcd5ebSCédric Le Goater * "ibm,plat-res-int-priorities" 99723bcd5ebSCédric Le Goater * - R8: "eisn" is the guest EISN associated with the "lisn" 99823bcd5ebSCédric Le Goater * 99923bcd5ebSCédric Le Goater * Output: 100023bcd5ebSCédric Le Goater * - None 100123bcd5ebSCédric Le Goater */ 100223bcd5ebSCédric Le Goater 100323bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_SET_EISN PPC_BIT(62) 100423bcd5ebSCédric Le Goater #define SPAPR_XIVE_SRC_MASK PPC_BIT(63) 100523bcd5ebSCédric Le Goater 100623bcd5ebSCédric Le Goater static target_ulong h_int_set_source_config(PowerPCCPU *cpu, 1007ce2918cbSDavid Gibson SpaprMachineState *spapr, 100823bcd5ebSCédric Le Goater target_ulong opcode, 100923bcd5ebSCédric Le Goater target_ulong *args) 101023bcd5ebSCédric Le Goater { 1011ce2918cbSDavid Gibson SpaprXive *xive = spapr->xive; 101223bcd5ebSCédric Le Goater XiveEAS eas, new_eas; 101323bcd5ebSCédric Le Goater target_ulong flags = args[0]; 101423bcd5ebSCédric Le Goater target_ulong lisn = args[1]; 101523bcd5ebSCédric Le Goater target_ulong target = args[2]; 101623bcd5ebSCédric Le Goater target_ulong priority = args[3]; 101723bcd5ebSCédric Le Goater target_ulong eisn = args[4]; 101823bcd5ebSCédric Le Goater uint8_t end_blk; 101923bcd5ebSCédric Le Goater uint32_t end_idx; 102023bcd5ebSCédric Le Goater 1021*4e960974SCédric Le Goater trace_spapr_xive_set_source_config(flags, lisn, target, priority, eisn); 1022*4e960974SCédric Le Goater 102323bcd5ebSCédric Le Goater if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 102423bcd5ebSCédric Le Goater return H_FUNCTION; 102523bcd5ebSCédric Le Goater } 102623bcd5ebSCédric Le Goater 102723bcd5ebSCédric Le Goater if (flags & ~(SPAPR_XIVE_SRC_SET_EISN | SPAPR_XIVE_SRC_MASK)) { 102823bcd5ebSCédric Le Goater return H_PARAMETER; 102923bcd5ebSCédric Le Goater } 103023bcd5ebSCédric Le Goater 103123bcd5ebSCédric Le Goater if (lisn >= xive->nr_irqs) { 103223bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n", 103323bcd5ebSCédric Le Goater lisn); 103423bcd5ebSCédric Le Goater return H_P2; 103523bcd5ebSCédric Le Goater } 103623bcd5ebSCédric Le Goater 103723bcd5ebSCédric Le Goater eas = xive->eat[lisn]; 103823bcd5ebSCédric Le Goater if (!xive_eas_is_valid(&eas)) { 103923bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n", 104023bcd5ebSCédric Le Goater lisn); 104123bcd5ebSCédric Le Goater return H_P2; 104223bcd5ebSCédric Le Goater } 104323bcd5ebSCédric Le Goater 104423bcd5ebSCédric Le Goater /* priority 0xff is used to reset the EAS */ 104523bcd5ebSCédric Le Goater if (priority == 0xff) { 104623bcd5ebSCédric Le Goater new_eas.w = cpu_to_be64(EAS_VALID | EAS_MASKED); 104723bcd5ebSCédric Le Goater goto out; 104823bcd5ebSCédric Le Goater } 104923bcd5ebSCédric Le Goater 105023bcd5ebSCédric Le Goater if (flags & SPAPR_XIVE_SRC_MASK) { 105123bcd5ebSCédric Le Goater new_eas.w = eas.w | cpu_to_be64(EAS_MASKED); 105223bcd5ebSCédric Le Goater } else { 105323bcd5ebSCédric Le Goater new_eas.w = eas.w & cpu_to_be64(~EAS_MASKED); 105423bcd5ebSCédric Le Goater } 105523bcd5ebSCédric Le Goater 10564f311a70SCédric Le Goater if (spapr_xive_priority_is_reserved(xive, priority)) { 105723bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld 105823bcd5ebSCédric Le Goater " is reserved\n", priority); 105923bcd5ebSCédric Le Goater return H_P4; 106023bcd5ebSCédric Le Goater } 106123bcd5ebSCédric Le Goater 106223bcd5ebSCédric Le Goater /* 106323bcd5ebSCédric Le Goater * Validate that "target" is part of the list of threads allocated 106423bcd5ebSCédric Le Goater * to the partition. For that, find the END corresponding to the 106523bcd5ebSCédric Le Goater * target. 106623bcd5ebSCédric Le Goater */ 106723bcd5ebSCédric Le Goater if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) { 106823bcd5ebSCédric Le Goater return H_P3; 106923bcd5ebSCédric Le Goater } 107023bcd5ebSCédric Le Goater 107123bcd5ebSCédric Le Goater new_eas.w = xive_set_field64(EAS_END_BLOCK, new_eas.w, end_blk); 107223bcd5ebSCédric Le Goater new_eas.w = xive_set_field64(EAS_END_INDEX, new_eas.w, end_idx); 107323bcd5ebSCédric Le Goater 107423bcd5ebSCédric Le Goater if (flags & SPAPR_XIVE_SRC_SET_EISN) { 107523bcd5ebSCédric Le Goater new_eas.w = xive_set_field64(EAS_END_DATA, new_eas.w, eisn); 107623bcd5ebSCédric Le Goater } 107723bcd5ebSCédric Le Goater 1078e519cdd9SGreg Kurz if (spapr_xive_in_kernel(xive)) { 10790c575703SCédric Le Goater Error *local_err = NULL; 10800c575703SCédric Le Goater 10810c575703SCédric Le Goater kvmppc_xive_set_source_config(xive, lisn, &new_eas, &local_err); 10820c575703SCédric Le Goater if (local_err) { 10830c575703SCédric Le Goater error_report_err(local_err); 10840c575703SCédric Le Goater return H_HARDWARE; 10850c575703SCédric Le Goater } 10860c575703SCédric Le Goater } 10870c575703SCédric Le Goater 108823bcd5ebSCédric Le Goater out: 108923bcd5ebSCédric Le Goater xive->eat[lisn] = new_eas; 109023bcd5ebSCédric Le Goater return H_SUCCESS; 109123bcd5ebSCédric Le Goater } 109223bcd5ebSCédric Le Goater 109323bcd5ebSCédric Le Goater /* 109423bcd5ebSCédric Le Goater * The H_INT_GET_SOURCE_CONFIG hcall() is used to determine to which 109523bcd5ebSCédric Le Goater * target/priority pair is assigned to the specified Logical Interrupt 109623bcd5ebSCédric Le Goater * Source. 109723bcd5ebSCédric Le Goater * 109823bcd5ebSCédric Le Goater * Parameters: 109923bcd5ebSCédric Le Goater * Input: 110023bcd5ebSCédric Le Goater * - R4: "flags" 110123bcd5ebSCédric Le Goater * Bits 0-63 Reserved 110223bcd5ebSCédric Le Goater * - R5: "lisn" is per "interrupts", "interrupt-map", or 110323bcd5ebSCédric Le Goater * "ibm,xive-lisn-ranges" properties, or as returned by the 110423bcd5ebSCédric Le Goater * ibm,query-interrupt-source-number RTAS call, or as 110523bcd5ebSCédric Le Goater * returned by the H_ALLOCATE_VAS_WINDOW hcall 110623bcd5ebSCédric Le Goater * 110723bcd5ebSCédric Le Goater * Output: 110823bcd5ebSCédric Le Goater * - R4: Target to which the specified Logical Interrupt Source is 110923bcd5ebSCédric Le Goater * assigned 111023bcd5ebSCédric Le Goater * - R5: Priority to which the specified Logical Interrupt Source is 111123bcd5ebSCédric Le Goater * assigned 111223bcd5ebSCédric Le Goater * - R6: EISN for the specified Logical Interrupt Source (this will be 111323bcd5ebSCédric Le Goater * equivalent to the LISN if not changed by H_INT_SET_SOURCE_CONFIG) 111423bcd5ebSCédric Le Goater */ 111523bcd5ebSCédric Le Goater static target_ulong h_int_get_source_config(PowerPCCPU *cpu, 1116ce2918cbSDavid Gibson SpaprMachineState *spapr, 111723bcd5ebSCédric Le Goater target_ulong opcode, 111823bcd5ebSCédric Le Goater target_ulong *args) 111923bcd5ebSCédric Le Goater { 1120ce2918cbSDavid Gibson SpaprXive *xive = spapr->xive; 112123bcd5ebSCédric Le Goater target_ulong flags = args[0]; 112223bcd5ebSCédric Le Goater target_ulong lisn = args[1]; 112323bcd5ebSCédric Le Goater XiveEAS eas; 112423bcd5ebSCédric Le Goater XiveEND *end; 112523bcd5ebSCédric Le Goater uint8_t nvt_blk; 112623bcd5ebSCédric Le Goater uint32_t end_idx, nvt_idx; 112723bcd5ebSCédric Le Goater 1128*4e960974SCédric Le Goater trace_spapr_xive_get_source_config(flags, lisn); 1129*4e960974SCédric Le Goater 113023bcd5ebSCédric Le Goater if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 113123bcd5ebSCédric Le Goater return H_FUNCTION; 113223bcd5ebSCédric Le Goater } 113323bcd5ebSCédric Le Goater 113423bcd5ebSCédric Le Goater if (flags) { 113523bcd5ebSCédric Le Goater return H_PARAMETER; 113623bcd5ebSCédric Le Goater } 113723bcd5ebSCédric Le Goater 113823bcd5ebSCédric Le Goater if (lisn >= xive->nr_irqs) { 113923bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n", 114023bcd5ebSCédric Le Goater lisn); 114123bcd5ebSCédric Le Goater return H_P2; 114223bcd5ebSCédric Le Goater } 114323bcd5ebSCédric Le Goater 114423bcd5ebSCédric Le Goater eas = xive->eat[lisn]; 114523bcd5ebSCédric Le Goater if (!xive_eas_is_valid(&eas)) { 114623bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n", 114723bcd5ebSCédric Le Goater lisn); 114823bcd5ebSCédric Le Goater return H_P2; 114923bcd5ebSCédric Le Goater } 115023bcd5ebSCédric Le Goater 115123bcd5ebSCédric Le Goater /* EAS_END_BLOCK is unused on sPAPR */ 115223bcd5ebSCédric Le Goater end_idx = xive_get_field64(EAS_END_INDEX, eas.w); 115323bcd5ebSCédric Le Goater 115423bcd5ebSCédric Le Goater assert(end_idx < xive->nr_ends); 115523bcd5ebSCédric Le Goater end = &xive->endt[end_idx]; 115623bcd5ebSCédric Le Goater 115723bcd5ebSCédric Le Goater nvt_blk = xive_get_field32(END_W6_NVT_BLOCK, end->w6); 115823bcd5ebSCédric Le Goater nvt_idx = xive_get_field32(END_W6_NVT_INDEX, end->w6); 115923bcd5ebSCédric Le Goater args[0] = spapr_xive_nvt_to_target(nvt_blk, nvt_idx); 116023bcd5ebSCédric Le Goater 116123bcd5ebSCédric Le Goater if (xive_eas_is_masked(&eas)) { 116223bcd5ebSCédric Le Goater args[1] = 0xff; 116323bcd5ebSCédric Le Goater } else { 116423bcd5ebSCédric Le Goater args[1] = xive_get_field32(END_W7_F0_PRIORITY, end->w7); 116523bcd5ebSCédric Le Goater } 116623bcd5ebSCédric Le Goater 116723bcd5ebSCédric Le Goater args[2] = xive_get_field64(EAS_END_DATA, eas.w); 116823bcd5ebSCédric Le Goater 116923bcd5ebSCédric Le Goater return H_SUCCESS; 117023bcd5ebSCédric Le Goater } 117123bcd5ebSCédric Le Goater 117223bcd5ebSCédric Le Goater /* 117323bcd5ebSCédric Le Goater * The H_INT_GET_QUEUE_INFO hcall() is used to get the logical real 117423bcd5ebSCédric Le Goater * address of the notification management page associated with the 117523bcd5ebSCédric Le Goater * specified target and priority. 117623bcd5ebSCédric Le Goater * 117723bcd5ebSCédric Le Goater * Parameters: 117823bcd5ebSCédric Le Goater * Input: 117923bcd5ebSCédric Le Goater * - R4: "flags" 118023bcd5ebSCédric Le Goater * Bits 0-63 Reserved 118123bcd5ebSCédric Le Goater * - R5: "target" is per "ibm,ppc-interrupt-server#s" or 118223bcd5ebSCédric Le Goater * "ibm,ppc-interrupt-gserver#s" 118323bcd5ebSCédric Le Goater * - R6: "priority" is a valid priority not in 118423bcd5ebSCédric Le Goater * "ibm,plat-res-int-priorities" 118523bcd5ebSCédric Le Goater * 118623bcd5ebSCédric Le Goater * Output: 118723bcd5ebSCédric Le Goater * - R4: Logical real address of notification page 118823bcd5ebSCédric Le Goater * - R5: Power of 2 page size of the notification page 118923bcd5ebSCédric Le Goater */ 119023bcd5ebSCédric Le Goater static target_ulong h_int_get_queue_info(PowerPCCPU *cpu, 1191ce2918cbSDavid Gibson SpaprMachineState *spapr, 119223bcd5ebSCédric Le Goater target_ulong opcode, 119323bcd5ebSCédric Le Goater target_ulong *args) 119423bcd5ebSCédric Le Goater { 1195ce2918cbSDavid Gibson SpaprXive *xive = spapr->xive; 119623bcd5ebSCédric Le Goater XiveENDSource *end_xsrc = &xive->end_source; 119723bcd5ebSCédric Le Goater target_ulong flags = args[0]; 119823bcd5ebSCédric Le Goater target_ulong target = args[1]; 119923bcd5ebSCédric Le Goater target_ulong priority = args[2]; 120023bcd5ebSCédric Le Goater XiveEND *end; 120123bcd5ebSCédric Le Goater uint8_t end_blk; 120223bcd5ebSCédric Le Goater uint32_t end_idx; 120323bcd5ebSCédric Le Goater 1204*4e960974SCédric Le Goater trace_spapr_xive_get_queue_info(flags, target, priority); 1205*4e960974SCédric Le Goater 120623bcd5ebSCédric Le Goater if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 120723bcd5ebSCédric Le Goater return H_FUNCTION; 120823bcd5ebSCédric Le Goater } 120923bcd5ebSCédric Le Goater 121023bcd5ebSCédric Le Goater if (flags) { 121123bcd5ebSCédric Le Goater return H_PARAMETER; 121223bcd5ebSCédric Le Goater } 121323bcd5ebSCédric Le Goater 121423bcd5ebSCédric Le Goater /* 121523bcd5ebSCédric Le Goater * H_STATE should be returned if a H_INT_RESET is in progress. 121623bcd5ebSCédric Le Goater * This is not needed when running the emulation under QEMU 121723bcd5ebSCédric Le Goater */ 121823bcd5ebSCédric Le Goater 12194f311a70SCédric Le Goater if (spapr_xive_priority_is_reserved(xive, priority)) { 122023bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld 122123bcd5ebSCédric Le Goater " is reserved\n", priority); 122223bcd5ebSCédric Le Goater return H_P3; 122323bcd5ebSCédric Le Goater } 122423bcd5ebSCédric Le Goater 122523bcd5ebSCédric Le Goater /* 122623bcd5ebSCédric Le Goater * Validate that "target" is part of the list of threads allocated 122723bcd5ebSCédric Le Goater * to the partition. For that, find the END corresponding to the 122823bcd5ebSCédric Le Goater * target. 122923bcd5ebSCédric Le Goater */ 123023bcd5ebSCédric Le Goater if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) { 123123bcd5ebSCédric Le Goater return H_P2; 123223bcd5ebSCédric Le Goater } 123323bcd5ebSCédric Le Goater 123423bcd5ebSCédric Le Goater assert(end_idx < xive->nr_ends); 123523bcd5ebSCédric Le Goater end = &xive->endt[end_idx]; 123623bcd5ebSCédric Le Goater 123723bcd5ebSCédric Le Goater args[0] = xive->end_base + (1ull << (end_xsrc->esb_shift + 1)) * end_idx; 123823bcd5ebSCédric Le Goater if (xive_end_is_enqueue(end)) { 123923bcd5ebSCédric Le Goater args[1] = xive_get_field32(END_W0_QSIZE, end->w0) + 12; 124023bcd5ebSCédric Le Goater } else { 124123bcd5ebSCédric Le Goater args[1] = 0; 124223bcd5ebSCédric Le Goater } 124323bcd5ebSCédric Le Goater 124423bcd5ebSCédric Le Goater return H_SUCCESS; 124523bcd5ebSCédric Le Goater } 124623bcd5ebSCédric Le Goater 124723bcd5ebSCédric Le Goater /* 124823bcd5ebSCédric Le Goater * The H_INT_SET_QUEUE_CONFIG hcall() is used to set or reset a EQ for 124923bcd5ebSCédric Le Goater * a given "target" and "priority". It is also used to set the 125023bcd5ebSCédric Le Goater * notification config associated with the EQ. An EQ size of 0 is 125123bcd5ebSCédric Le Goater * used to reset the EQ config for a given target and priority. If 125223bcd5ebSCédric Le Goater * resetting the EQ config, the END associated with the given "target" 125323bcd5ebSCédric Le Goater * and "priority" will be changed to disable queueing. 125423bcd5ebSCédric Le Goater * 125523bcd5ebSCédric Le Goater * Upon return from the hcall(), no additional interrupts will be 125623bcd5ebSCédric Le Goater * directed to the old EQ (if one was set). The old EQ (if one was 125723bcd5ebSCédric Le Goater * set) should be investigated for interrupts that occurred prior to 125823bcd5ebSCédric Le Goater * or during the hcall(). 125923bcd5ebSCédric Le Goater * 126023bcd5ebSCédric Le Goater * Parameters: 126123bcd5ebSCédric Le Goater * Input: 126223bcd5ebSCédric Le Goater * - R4: "flags" 126323bcd5ebSCédric Le Goater * Bits 0-62: Reserved 126423bcd5ebSCédric Le Goater * Bit 63: Unconditional Notify (n) per the XIVE spec 126523bcd5ebSCédric Le Goater * - R5: "target" is per "ibm,ppc-interrupt-server#s" or 126623bcd5ebSCédric Le Goater * "ibm,ppc-interrupt-gserver#s" 126723bcd5ebSCédric Le Goater * - R6: "priority" is a valid priority not in 126823bcd5ebSCédric Le Goater * "ibm,plat-res-int-priorities" 126923bcd5ebSCédric Le Goater * - R7: "eventQueue": The logical real address of the start of the EQ 127023bcd5ebSCédric Le Goater * - R8: "eventQueueSize": The power of 2 EQ size per "ibm,xive-eq-sizes" 127123bcd5ebSCédric Le Goater * 127223bcd5ebSCédric Le Goater * Output: 127323bcd5ebSCédric Le Goater * - None 127423bcd5ebSCédric Le Goater */ 127523bcd5ebSCédric Le Goater 127623bcd5ebSCédric Le Goater #define SPAPR_XIVE_END_ALWAYS_NOTIFY PPC_BIT(63) 127723bcd5ebSCédric Le Goater 127823bcd5ebSCédric Le Goater static target_ulong h_int_set_queue_config(PowerPCCPU *cpu, 1279ce2918cbSDavid Gibson SpaprMachineState *spapr, 128023bcd5ebSCédric Le Goater target_ulong opcode, 128123bcd5ebSCédric Le Goater target_ulong *args) 128223bcd5ebSCédric Le Goater { 1283ce2918cbSDavid Gibson SpaprXive *xive = spapr->xive; 128423bcd5ebSCédric Le Goater target_ulong flags = args[0]; 128523bcd5ebSCédric Le Goater target_ulong target = args[1]; 128623bcd5ebSCédric Le Goater target_ulong priority = args[2]; 128723bcd5ebSCédric Le Goater target_ulong qpage = args[3]; 128823bcd5ebSCédric Le Goater target_ulong qsize = args[4]; 128923bcd5ebSCédric Le Goater XiveEND end; 129023bcd5ebSCédric Le Goater uint8_t end_blk, nvt_blk; 129123bcd5ebSCédric Le Goater uint32_t end_idx, nvt_idx; 129223bcd5ebSCédric Le Goater 1293*4e960974SCédric Le Goater trace_spapr_xive_set_queue_config(flags, target, priority, qpage, qsize); 1294*4e960974SCédric Le Goater 129523bcd5ebSCédric Le Goater if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 129623bcd5ebSCédric Le Goater return H_FUNCTION; 129723bcd5ebSCédric Le Goater } 129823bcd5ebSCédric Le Goater 129923bcd5ebSCédric Le Goater if (flags & ~SPAPR_XIVE_END_ALWAYS_NOTIFY) { 130023bcd5ebSCédric Le Goater return H_PARAMETER; 130123bcd5ebSCédric Le Goater } 130223bcd5ebSCédric Le Goater 130323bcd5ebSCédric Le Goater /* 130423bcd5ebSCédric Le Goater * H_STATE should be returned if a H_INT_RESET is in progress. 130523bcd5ebSCédric Le Goater * This is not needed when running the emulation under QEMU 130623bcd5ebSCédric Le Goater */ 130723bcd5ebSCédric Le Goater 13084f311a70SCédric Le Goater if (spapr_xive_priority_is_reserved(xive, priority)) { 130923bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld 131023bcd5ebSCédric Le Goater " is reserved\n", priority); 131123bcd5ebSCédric Le Goater return H_P3; 131223bcd5ebSCédric Le Goater } 131323bcd5ebSCédric Le Goater 131423bcd5ebSCédric Le Goater /* 131523bcd5ebSCédric Le Goater * Validate that "target" is part of the list of threads allocated 131623bcd5ebSCédric Le Goater * to the partition. For that, find the END corresponding to the 131723bcd5ebSCédric Le Goater * target. 131823bcd5ebSCédric Le Goater */ 131923bcd5ebSCédric Le Goater 132023bcd5ebSCédric Le Goater if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) { 132123bcd5ebSCédric Le Goater return H_P2; 132223bcd5ebSCédric Le Goater } 132323bcd5ebSCédric Le Goater 132423bcd5ebSCédric Le Goater assert(end_idx < xive->nr_ends); 132523bcd5ebSCédric Le Goater memcpy(&end, &xive->endt[end_idx], sizeof(XiveEND)); 132623bcd5ebSCédric Le Goater 132723bcd5ebSCédric Le Goater switch (qsize) { 132823bcd5ebSCédric Le Goater case 12: 132923bcd5ebSCédric Le Goater case 16: 133023bcd5ebSCédric Le Goater case 21: 133123bcd5ebSCédric Le Goater case 24: 13327f9136f9SCédric Le Goater if (!QEMU_IS_ALIGNED(qpage, 1ul << qsize)) { 13337f9136f9SCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: EQ @0x%" HWADDR_PRIx 13347f9136f9SCédric Le Goater " is not naturally aligned with %" HWADDR_PRIx "\n", 13357f9136f9SCédric Le Goater qpage, (hwaddr)1 << qsize); 13367f9136f9SCédric Le Goater return H_P4; 13377f9136f9SCédric Le Goater } 133823bcd5ebSCédric Le Goater end.w2 = cpu_to_be32((qpage >> 32) & 0x0fffffff); 133923bcd5ebSCédric Le Goater end.w3 = cpu_to_be32(qpage & 0xffffffff); 134023bcd5ebSCédric Le Goater end.w0 |= cpu_to_be32(END_W0_ENQUEUE); 134123bcd5ebSCédric Le Goater end.w0 = xive_set_field32(END_W0_QSIZE, end.w0, qsize - 12); 134223bcd5ebSCédric Le Goater break; 134323bcd5ebSCédric Le Goater case 0: 134423bcd5ebSCédric Le Goater /* reset queue and disable queueing */ 134523bcd5ebSCédric Le Goater spapr_xive_end_reset(&end); 134623bcd5ebSCédric Le Goater goto out; 134723bcd5ebSCédric Le Goater 134823bcd5ebSCédric Le Goater default: 134923bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: invalid EQ size %"PRIx64"\n", 135023bcd5ebSCédric Le Goater qsize); 135123bcd5ebSCédric Le Goater return H_P5; 135223bcd5ebSCédric Le Goater } 135323bcd5ebSCédric Le Goater 135423bcd5ebSCédric Le Goater if (qsize) { 135523bcd5ebSCédric Le Goater hwaddr plen = 1 << qsize; 135623bcd5ebSCédric Le Goater void *eq; 135723bcd5ebSCédric Le Goater 135823bcd5ebSCédric Le Goater /* 135923bcd5ebSCédric Le Goater * Validate the guest EQ. We should also check that the queue 136023bcd5ebSCédric Le Goater * has been zeroed by the OS. 136123bcd5ebSCédric Le Goater */ 136223bcd5ebSCédric Le Goater eq = address_space_map(CPU(cpu)->as, qpage, &plen, true, 136323bcd5ebSCédric Le Goater MEMTXATTRS_UNSPECIFIED); 136423bcd5ebSCédric Le Goater if (plen != 1 << qsize) { 136523bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: failed to map EQ @0x%" 136623bcd5ebSCédric Le Goater HWADDR_PRIx "\n", qpage); 136723bcd5ebSCédric Le Goater return H_P4; 136823bcd5ebSCédric Le Goater } 136923bcd5ebSCédric Le Goater address_space_unmap(CPU(cpu)->as, eq, plen, true, plen); 137023bcd5ebSCédric Le Goater } 137123bcd5ebSCédric Le Goater 137223bcd5ebSCédric Le Goater /* "target" should have been validated above */ 137323bcd5ebSCédric Le Goater if (spapr_xive_target_to_nvt(target, &nvt_blk, &nvt_idx)) { 137423bcd5ebSCédric Le Goater g_assert_not_reached(); 137523bcd5ebSCédric Le Goater } 137623bcd5ebSCédric Le Goater 137723bcd5ebSCédric Le Goater /* 137823bcd5ebSCédric Le Goater * Ensure the priority and target are correctly set (they will not 137923bcd5ebSCédric Le Goater * be right after allocation) 138023bcd5ebSCédric Le Goater */ 138123bcd5ebSCédric Le Goater end.w6 = xive_set_field32(END_W6_NVT_BLOCK, 0ul, nvt_blk) | 138223bcd5ebSCédric Le Goater xive_set_field32(END_W6_NVT_INDEX, 0ul, nvt_idx); 138323bcd5ebSCédric Le Goater end.w7 = xive_set_field32(END_W7_F0_PRIORITY, 0ul, priority); 138423bcd5ebSCédric Le Goater 138523bcd5ebSCédric Le Goater if (flags & SPAPR_XIVE_END_ALWAYS_NOTIFY) { 138623bcd5ebSCédric Le Goater end.w0 |= cpu_to_be32(END_W0_UCOND_NOTIFY); 138723bcd5ebSCédric Le Goater } else { 138823bcd5ebSCédric Le Goater end.w0 &= cpu_to_be32((uint32_t)~END_W0_UCOND_NOTIFY); 138923bcd5ebSCédric Le Goater } 139023bcd5ebSCédric Le Goater 139123bcd5ebSCédric Le Goater /* 139223bcd5ebSCédric Le Goater * The generation bit for the END starts at 1 and The END page 139323bcd5ebSCédric Le Goater * offset counter starts at 0. 139423bcd5ebSCédric Le Goater */ 139523bcd5ebSCédric Le Goater end.w1 = cpu_to_be32(END_W1_GENERATION) | 139623bcd5ebSCédric Le Goater xive_set_field32(END_W1_PAGE_OFF, 0ul, 0ul); 139723bcd5ebSCédric Le Goater end.w0 |= cpu_to_be32(END_W0_VALID); 139823bcd5ebSCédric Le Goater 139923bcd5ebSCédric Le Goater /* 140023bcd5ebSCédric Le Goater * TODO: issue syncs required to ensure all in-flight interrupts 140123bcd5ebSCédric Le Goater * are complete on the old END 140223bcd5ebSCédric Le Goater */ 140323bcd5ebSCédric Le Goater 140423bcd5ebSCédric Le Goater out: 1405e519cdd9SGreg Kurz if (spapr_xive_in_kernel(xive)) { 14060c575703SCédric Le Goater Error *local_err = NULL; 14070c575703SCédric Le Goater 14080c575703SCédric Le Goater kvmppc_xive_set_queue_config(xive, end_blk, end_idx, &end, &local_err); 14090c575703SCédric Le Goater if (local_err) { 14100c575703SCédric Le Goater error_report_err(local_err); 14110c575703SCédric Le Goater return H_HARDWARE; 14120c575703SCédric Le Goater } 14130c575703SCédric Le Goater } 14140c575703SCédric Le Goater 141523bcd5ebSCédric Le Goater /* Update END */ 141623bcd5ebSCédric Le Goater memcpy(&xive->endt[end_idx], &end, sizeof(XiveEND)); 141723bcd5ebSCédric Le Goater return H_SUCCESS; 141823bcd5ebSCédric Le Goater } 141923bcd5ebSCédric Le Goater 142023bcd5ebSCédric Le Goater /* 142123bcd5ebSCédric Le Goater * The H_INT_GET_QUEUE_CONFIG hcall() is used to get a EQ for a given 142223bcd5ebSCédric Le Goater * target and priority. 142323bcd5ebSCédric Le Goater * 142423bcd5ebSCédric Le Goater * Parameters: 142523bcd5ebSCédric Le Goater * Input: 142623bcd5ebSCédric Le Goater * - R4: "flags" 142723bcd5ebSCédric Le Goater * Bits 0-62: Reserved 142823bcd5ebSCédric Le Goater * Bit 63: Debug: Return debug data 142923bcd5ebSCédric Le Goater * - R5: "target" is per "ibm,ppc-interrupt-server#s" or 143023bcd5ebSCédric Le Goater * "ibm,ppc-interrupt-gserver#s" 143123bcd5ebSCédric Le Goater * - R6: "priority" is a valid priority not in 143223bcd5ebSCédric Le Goater * "ibm,plat-res-int-priorities" 143323bcd5ebSCédric Le Goater * 143423bcd5ebSCédric Le Goater * Output: 143523bcd5ebSCédric Le Goater * - R4: "flags": 143623bcd5ebSCédric Le Goater * Bits 0-61: Reserved 143723bcd5ebSCédric Le Goater * Bit 62: The value of Event Queue Generation Number (g) per 143823bcd5ebSCédric Le Goater * the XIVE spec if "Debug" = 1 143923bcd5ebSCédric Le Goater * Bit 63: The value of Unconditional Notify (n) per the XIVE spec 144023bcd5ebSCédric Le Goater * - R5: The logical real address of the start of the EQ 144123bcd5ebSCédric Le Goater * - R6: The power of 2 EQ size per "ibm,xive-eq-sizes" 144223bcd5ebSCédric Le Goater * - R7: The value of Event Queue Offset Counter per XIVE spec 144323bcd5ebSCédric Le Goater * if "Debug" = 1, else 0 144423bcd5ebSCédric Le Goater * 144523bcd5ebSCédric Le Goater */ 144623bcd5ebSCédric Le Goater 144723bcd5ebSCédric Le Goater #define SPAPR_XIVE_END_DEBUG PPC_BIT(63) 144823bcd5ebSCédric Le Goater 144923bcd5ebSCédric Le Goater static target_ulong h_int_get_queue_config(PowerPCCPU *cpu, 1450ce2918cbSDavid Gibson SpaprMachineState *spapr, 145123bcd5ebSCédric Le Goater target_ulong opcode, 145223bcd5ebSCédric Le Goater target_ulong *args) 145323bcd5ebSCédric Le Goater { 1454ce2918cbSDavid Gibson SpaprXive *xive = spapr->xive; 145523bcd5ebSCédric Le Goater target_ulong flags = args[0]; 145623bcd5ebSCédric Le Goater target_ulong target = args[1]; 145723bcd5ebSCédric Le Goater target_ulong priority = args[2]; 145823bcd5ebSCédric Le Goater XiveEND *end; 145923bcd5ebSCédric Le Goater uint8_t end_blk; 146023bcd5ebSCédric Le Goater uint32_t end_idx; 146123bcd5ebSCédric Le Goater 1462*4e960974SCédric Le Goater trace_spapr_xive_get_queue_config(flags, target, priority); 1463*4e960974SCédric Le Goater 146423bcd5ebSCédric Le Goater if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 146523bcd5ebSCédric Le Goater return H_FUNCTION; 146623bcd5ebSCédric Le Goater } 146723bcd5ebSCédric Le Goater 146823bcd5ebSCédric Le Goater if (flags & ~SPAPR_XIVE_END_DEBUG) { 146923bcd5ebSCédric Le Goater return H_PARAMETER; 147023bcd5ebSCédric Le Goater } 147123bcd5ebSCédric Le Goater 147223bcd5ebSCédric Le Goater /* 147323bcd5ebSCédric Le Goater * H_STATE should be returned if a H_INT_RESET is in progress. 147423bcd5ebSCédric Le Goater * This is not needed when running the emulation under QEMU 147523bcd5ebSCédric Le Goater */ 147623bcd5ebSCédric Le Goater 14774f311a70SCédric Le Goater if (spapr_xive_priority_is_reserved(xive, priority)) { 147823bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: priority " TARGET_FMT_ld 147923bcd5ebSCédric Le Goater " is reserved\n", priority); 148023bcd5ebSCédric Le Goater return H_P3; 148123bcd5ebSCédric Le Goater } 148223bcd5ebSCédric Le Goater 148323bcd5ebSCédric Le Goater /* 148423bcd5ebSCédric Le Goater * Validate that "target" is part of the list of threads allocated 148523bcd5ebSCédric Le Goater * to the partition. For that, find the END corresponding to the 148623bcd5ebSCédric Le Goater * target. 148723bcd5ebSCédric Le Goater */ 148823bcd5ebSCédric Le Goater if (spapr_xive_target_to_end(target, priority, &end_blk, &end_idx)) { 148923bcd5ebSCédric Le Goater return H_P2; 149023bcd5ebSCédric Le Goater } 149123bcd5ebSCédric Le Goater 149223bcd5ebSCédric Le Goater assert(end_idx < xive->nr_ends); 149323bcd5ebSCédric Le Goater end = &xive->endt[end_idx]; 149423bcd5ebSCédric Le Goater 149523bcd5ebSCédric Le Goater args[0] = 0; 149623bcd5ebSCédric Le Goater if (xive_end_is_notify(end)) { 149723bcd5ebSCédric Le Goater args[0] |= SPAPR_XIVE_END_ALWAYS_NOTIFY; 149823bcd5ebSCédric Le Goater } 149923bcd5ebSCédric Le Goater 150023bcd5ebSCédric Le Goater if (xive_end_is_enqueue(end)) { 150113df9324SCédric Le Goater args[1] = xive_end_qaddr(end); 150223bcd5ebSCédric Le Goater args[2] = xive_get_field32(END_W0_QSIZE, end->w0) + 12; 150323bcd5ebSCédric Le Goater } else { 150423bcd5ebSCédric Le Goater args[1] = 0; 150523bcd5ebSCédric Le Goater args[2] = 0; 150623bcd5ebSCédric Le Goater } 150723bcd5ebSCédric Le Goater 1508e519cdd9SGreg Kurz if (spapr_xive_in_kernel(xive)) { 15090c575703SCédric Le Goater Error *local_err = NULL; 15100c575703SCédric Le Goater 15110c575703SCédric Le Goater kvmppc_xive_get_queue_config(xive, end_blk, end_idx, end, &local_err); 15120c575703SCédric Le Goater if (local_err) { 15130c575703SCédric Le Goater error_report_err(local_err); 15140c575703SCédric Le Goater return H_HARDWARE; 15150c575703SCédric Le Goater } 15160c575703SCédric Le Goater } 15170c575703SCédric Le Goater 151823bcd5ebSCédric Le Goater /* TODO: do we need any locking on the END ? */ 151923bcd5ebSCédric Le Goater if (flags & SPAPR_XIVE_END_DEBUG) { 152023bcd5ebSCédric Le Goater /* Load the event queue generation number into the return flags */ 152123bcd5ebSCédric Le Goater args[0] |= (uint64_t)xive_get_field32(END_W1_GENERATION, end->w1) << 62; 152223bcd5ebSCédric Le Goater 152323bcd5ebSCédric Le Goater /* Load R7 with the event queue offset counter */ 152423bcd5ebSCédric Le Goater args[3] = xive_get_field32(END_W1_PAGE_OFF, end->w1); 152523bcd5ebSCédric Le Goater } else { 152623bcd5ebSCédric Le Goater args[3] = 0; 152723bcd5ebSCédric Le Goater } 152823bcd5ebSCédric Le Goater 152923bcd5ebSCédric Le Goater return H_SUCCESS; 153023bcd5ebSCédric Le Goater } 153123bcd5ebSCédric Le Goater 153223bcd5ebSCédric Le Goater /* 153323bcd5ebSCédric Le Goater * The H_INT_SET_OS_REPORTING_LINE hcall() is used to set the 153423bcd5ebSCédric Le Goater * reporting cache line pair for the calling thread. The reporting 153523bcd5ebSCédric Le Goater * cache lines will contain the OS interrupt context when the OS 153623bcd5ebSCédric Le Goater * issues a CI store byte to @TIMA+0xC10 to acknowledge the OS 153723bcd5ebSCédric Le Goater * interrupt. The reporting cache lines can be reset by inputting -1 153823bcd5ebSCédric Le Goater * in "reportingLine". Issuing the CI store byte without reporting 153923bcd5ebSCédric Le Goater * cache lines registered will result in the data not being accessible 154023bcd5ebSCédric Le Goater * to the OS. 154123bcd5ebSCédric Le Goater * 154223bcd5ebSCédric Le Goater * Parameters: 154323bcd5ebSCédric Le Goater * Input: 154423bcd5ebSCédric Le Goater * - R4: "flags" 154523bcd5ebSCédric Le Goater * Bits 0-63: Reserved 154623bcd5ebSCédric Le Goater * - R5: "reportingLine": The logical real address of the reporting cache 154723bcd5ebSCédric Le Goater * line pair 154823bcd5ebSCédric Le Goater * 154923bcd5ebSCédric Le Goater * Output: 155023bcd5ebSCédric Le Goater * - None 155123bcd5ebSCédric Le Goater */ 155223bcd5ebSCédric Le Goater static target_ulong h_int_set_os_reporting_line(PowerPCCPU *cpu, 1553ce2918cbSDavid Gibson SpaprMachineState *spapr, 155423bcd5ebSCédric Le Goater target_ulong opcode, 155523bcd5ebSCédric Le Goater target_ulong *args) 155623bcd5ebSCédric Le Goater { 1557*4e960974SCédric Le Goater target_ulong flags = args[0]; 1558*4e960974SCédric Le Goater 1559*4e960974SCédric Le Goater trace_spapr_xive_set_os_reporting_line(flags); 1560*4e960974SCédric Le Goater 156123bcd5ebSCédric Le Goater if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 156223bcd5ebSCédric Le Goater return H_FUNCTION; 156323bcd5ebSCédric Le Goater } 156423bcd5ebSCédric Le Goater 156523bcd5ebSCédric Le Goater /* 156623bcd5ebSCédric Le Goater * H_STATE should be returned if a H_INT_RESET is in progress. 156723bcd5ebSCédric Le Goater * This is not needed when running the emulation under QEMU 156823bcd5ebSCédric Le Goater */ 156923bcd5ebSCédric Le Goater 157023bcd5ebSCédric Le Goater /* TODO: H_INT_SET_OS_REPORTING_LINE */ 157123bcd5ebSCédric Le Goater return H_FUNCTION; 157223bcd5ebSCédric Le Goater } 157323bcd5ebSCédric Le Goater 157423bcd5ebSCédric Le Goater /* 157523bcd5ebSCédric Le Goater * The H_INT_GET_OS_REPORTING_LINE hcall() is used to get the logical 157623bcd5ebSCédric Le Goater * real address of the reporting cache line pair set for the input 157723bcd5ebSCédric Le Goater * "target". If no reporting cache line pair has been set, -1 is 157823bcd5ebSCédric Le Goater * returned. 157923bcd5ebSCédric Le Goater * 158023bcd5ebSCédric Le Goater * Parameters: 158123bcd5ebSCédric Le Goater * Input: 158223bcd5ebSCédric Le Goater * - R4: "flags" 158323bcd5ebSCédric Le Goater * Bits 0-63: Reserved 158423bcd5ebSCédric Le Goater * - R5: "target" is per "ibm,ppc-interrupt-server#s" or 158523bcd5ebSCédric Le Goater * "ibm,ppc-interrupt-gserver#s" 158623bcd5ebSCédric Le Goater * - R6: "reportingLine": The logical real address of the reporting 158723bcd5ebSCédric Le Goater * cache line pair 158823bcd5ebSCédric Le Goater * 158923bcd5ebSCédric Le Goater * Output: 159023bcd5ebSCédric Le Goater * - R4: The logical real address of the reporting line if set, else -1 159123bcd5ebSCédric Le Goater */ 159223bcd5ebSCédric Le Goater static target_ulong h_int_get_os_reporting_line(PowerPCCPU *cpu, 1593ce2918cbSDavid Gibson SpaprMachineState *spapr, 159423bcd5ebSCédric Le Goater target_ulong opcode, 159523bcd5ebSCédric Le Goater target_ulong *args) 159623bcd5ebSCédric Le Goater { 1597*4e960974SCédric Le Goater target_ulong flags = args[0]; 1598*4e960974SCédric Le Goater 1599*4e960974SCédric Le Goater trace_spapr_xive_get_os_reporting_line(flags); 1600*4e960974SCédric Le Goater 160123bcd5ebSCédric Le Goater if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 160223bcd5ebSCédric Le Goater return H_FUNCTION; 160323bcd5ebSCédric Le Goater } 160423bcd5ebSCédric Le Goater 160523bcd5ebSCédric Le Goater /* 160623bcd5ebSCédric Le Goater * H_STATE should be returned if a H_INT_RESET is in progress. 160723bcd5ebSCédric Le Goater * This is not needed when running the emulation under QEMU 160823bcd5ebSCédric Le Goater */ 160923bcd5ebSCédric Le Goater 161023bcd5ebSCédric Le Goater /* TODO: H_INT_GET_OS_REPORTING_LINE */ 161123bcd5ebSCédric Le Goater return H_FUNCTION; 161223bcd5ebSCédric Le Goater } 161323bcd5ebSCédric Le Goater 161423bcd5ebSCédric Le Goater /* 161523bcd5ebSCédric Le Goater * The H_INT_ESB hcall() is used to issue a load or store to the ESB 161623bcd5ebSCédric Le Goater * page for the input "lisn". This hcall is only supported for LISNs 161723bcd5ebSCédric Le Goater * that have the ESB hcall flag set to 1 when returned from hcall() 161823bcd5ebSCédric Le Goater * H_INT_GET_SOURCE_INFO. 161923bcd5ebSCédric Le Goater * 162023bcd5ebSCédric Le Goater * Parameters: 162123bcd5ebSCédric Le Goater * Input: 162223bcd5ebSCédric Le Goater * - R4: "flags" 162323bcd5ebSCédric Le Goater * Bits 0-62: Reserved 162423bcd5ebSCédric Le Goater * bit 63: Store: Store=1, store operation, else load operation 162523bcd5ebSCédric Le Goater * - R5: "lisn" is per "interrupts", "interrupt-map", or 162623bcd5ebSCédric Le Goater * "ibm,xive-lisn-ranges" properties, or as returned by the 162723bcd5ebSCédric Le Goater * ibm,query-interrupt-source-number RTAS call, or as 162823bcd5ebSCédric Le Goater * returned by the H_ALLOCATE_VAS_WINDOW hcall 162923bcd5ebSCédric Le Goater * - R6: "esbOffset" is the offset into the ESB page for the load or 163023bcd5ebSCédric Le Goater * store operation 163123bcd5ebSCédric Le Goater * - R7: "storeData" is the data to write for a store operation 163223bcd5ebSCédric Le Goater * 163323bcd5ebSCédric Le Goater * Output: 163423bcd5ebSCédric Le Goater * - R4: The value of the load if load operation, else -1 163523bcd5ebSCédric Le Goater */ 163623bcd5ebSCédric Le Goater 163723bcd5ebSCédric Le Goater #define SPAPR_XIVE_ESB_STORE PPC_BIT(63) 163823bcd5ebSCédric Le Goater 163923bcd5ebSCédric Le Goater static target_ulong h_int_esb(PowerPCCPU *cpu, 1640ce2918cbSDavid Gibson SpaprMachineState *spapr, 164123bcd5ebSCédric Le Goater target_ulong opcode, 164223bcd5ebSCédric Le Goater target_ulong *args) 164323bcd5ebSCédric Le Goater { 1644ce2918cbSDavid Gibson SpaprXive *xive = spapr->xive; 164523bcd5ebSCédric Le Goater XiveEAS eas; 164623bcd5ebSCédric Le Goater target_ulong flags = args[0]; 164723bcd5ebSCédric Le Goater target_ulong lisn = args[1]; 164823bcd5ebSCédric Le Goater target_ulong offset = args[2]; 164923bcd5ebSCédric Le Goater target_ulong data = args[3]; 165023bcd5ebSCédric Le Goater hwaddr mmio_addr; 165123bcd5ebSCédric Le Goater XiveSource *xsrc = &xive->source; 165223bcd5ebSCédric Le Goater 1653*4e960974SCédric Le Goater trace_spapr_xive_esb(flags, lisn, offset, data); 1654*4e960974SCédric Le Goater 165523bcd5ebSCédric Le Goater if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 165623bcd5ebSCédric Le Goater return H_FUNCTION; 165723bcd5ebSCédric Le Goater } 165823bcd5ebSCédric Le Goater 165923bcd5ebSCédric Le Goater if (flags & ~SPAPR_XIVE_ESB_STORE) { 166023bcd5ebSCédric Le Goater return H_PARAMETER; 166123bcd5ebSCédric Le Goater } 166223bcd5ebSCédric Le Goater 166323bcd5ebSCédric Le Goater if (lisn >= xive->nr_irqs) { 166423bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n", 166523bcd5ebSCédric Le Goater lisn); 166623bcd5ebSCédric Le Goater return H_P2; 166723bcd5ebSCédric Le Goater } 166823bcd5ebSCédric Le Goater 166923bcd5ebSCédric Le Goater eas = xive->eat[lisn]; 167023bcd5ebSCédric Le Goater if (!xive_eas_is_valid(&eas)) { 167123bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n", 167223bcd5ebSCédric Le Goater lisn); 167323bcd5ebSCédric Le Goater return H_P2; 167423bcd5ebSCédric Le Goater } 167523bcd5ebSCédric Le Goater 167623bcd5ebSCédric Le Goater if (offset > (1ull << xsrc->esb_shift)) { 167723bcd5ebSCédric Le Goater return H_P3; 167823bcd5ebSCédric Le Goater } 167923bcd5ebSCédric Le Goater 1680e519cdd9SGreg Kurz if (spapr_xive_in_kernel(xive)) { 16810c575703SCédric Le Goater args[0] = kvmppc_xive_esb_rw(xsrc, lisn, offset, data, 16820c575703SCédric Le Goater flags & SPAPR_XIVE_ESB_STORE); 16830c575703SCédric Le Goater } else { 168423bcd5ebSCédric Le Goater mmio_addr = xive->vc_base + xive_source_esb_mgmt(xsrc, lisn) + offset; 168523bcd5ebSCédric Le Goater 168623bcd5ebSCédric Le Goater if (dma_memory_rw(&address_space_memory, mmio_addr, &data, 8, 168723bcd5ebSCédric Le Goater (flags & SPAPR_XIVE_ESB_STORE))) { 168823bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: failed to access ESB @0x%" 168923bcd5ebSCédric Le Goater HWADDR_PRIx "\n", mmio_addr); 169023bcd5ebSCédric Le Goater return H_HARDWARE; 169123bcd5ebSCédric Le Goater } 169223bcd5ebSCédric Le Goater args[0] = (flags & SPAPR_XIVE_ESB_STORE) ? -1 : data; 16930c575703SCédric Le Goater } 169423bcd5ebSCédric Le Goater return H_SUCCESS; 169523bcd5ebSCédric Le Goater } 169623bcd5ebSCédric Le Goater 169723bcd5ebSCédric Le Goater /* 169823bcd5ebSCédric Le Goater * The H_INT_SYNC hcall() is used to issue hardware syncs that will 169923bcd5ebSCédric Le Goater * ensure any in flight events for the input lisn are in the event 170023bcd5ebSCédric Le Goater * queue. 170123bcd5ebSCédric Le Goater * 170223bcd5ebSCédric Le Goater * Parameters: 170323bcd5ebSCédric Le Goater * Input: 170423bcd5ebSCédric Le Goater * - R4: "flags" 170523bcd5ebSCédric Le Goater * Bits 0-63: Reserved 170623bcd5ebSCédric Le Goater * - R5: "lisn" is per "interrupts", "interrupt-map", or 170723bcd5ebSCédric Le Goater * "ibm,xive-lisn-ranges" properties, or as returned by the 170823bcd5ebSCédric Le Goater * ibm,query-interrupt-source-number RTAS call, or as 170923bcd5ebSCédric Le Goater * returned by the H_ALLOCATE_VAS_WINDOW hcall 171023bcd5ebSCédric Le Goater * 171123bcd5ebSCédric Le Goater * Output: 171223bcd5ebSCédric Le Goater * - None 171323bcd5ebSCédric Le Goater */ 171423bcd5ebSCédric Le Goater static target_ulong h_int_sync(PowerPCCPU *cpu, 1715ce2918cbSDavid Gibson SpaprMachineState *spapr, 171623bcd5ebSCédric Le Goater target_ulong opcode, 171723bcd5ebSCédric Le Goater target_ulong *args) 171823bcd5ebSCédric Le Goater { 1719ce2918cbSDavid Gibson SpaprXive *xive = spapr->xive; 172023bcd5ebSCédric Le Goater XiveEAS eas; 172123bcd5ebSCédric Le Goater target_ulong flags = args[0]; 172223bcd5ebSCédric Le Goater target_ulong lisn = args[1]; 172323bcd5ebSCédric Le Goater 1724*4e960974SCédric Le Goater trace_spapr_xive_sync(flags, lisn); 1725*4e960974SCédric Le Goater 172623bcd5ebSCédric Le Goater if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 172723bcd5ebSCédric Le Goater return H_FUNCTION; 172823bcd5ebSCédric Le Goater } 172923bcd5ebSCédric Le Goater 173023bcd5ebSCédric Le Goater if (flags) { 173123bcd5ebSCédric Le Goater return H_PARAMETER; 173223bcd5ebSCédric Le Goater } 173323bcd5ebSCédric Le Goater 173423bcd5ebSCédric Le Goater if (lisn >= xive->nr_irqs) { 173523bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Unknown LISN " TARGET_FMT_lx "\n", 173623bcd5ebSCédric Le Goater lisn); 173723bcd5ebSCédric Le Goater return H_P2; 173823bcd5ebSCédric Le Goater } 173923bcd5ebSCédric Le Goater 174023bcd5ebSCédric Le Goater eas = xive->eat[lisn]; 174123bcd5ebSCédric Le Goater if (!xive_eas_is_valid(&eas)) { 174223bcd5ebSCédric Le Goater qemu_log_mask(LOG_GUEST_ERROR, "XIVE: Invalid LISN " TARGET_FMT_lx "\n", 174323bcd5ebSCédric Le Goater lisn); 174423bcd5ebSCédric Le Goater return H_P2; 174523bcd5ebSCédric Le Goater } 174623bcd5ebSCédric Le Goater 174723bcd5ebSCédric Le Goater /* 174823bcd5ebSCédric Le Goater * H_STATE should be returned if a H_INT_RESET is in progress. 174923bcd5ebSCédric Le Goater * This is not needed when running the emulation under QEMU 175023bcd5ebSCédric Le Goater */ 175123bcd5ebSCédric Le Goater 17520c575703SCédric Le Goater /* 17530c575703SCédric Le Goater * This is not real hardware. Nothing to be done unless when 17540c575703SCédric Le Goater * under KVM 17550c575703SCédric Le Goater */ 17560c575703SCédric Le Goater 1757e519cdd9SGreg Kurz if (spapr_xive_in_kernel(xive)) { 17580c575703SCédric Le Goater Error *local_err = NULL; 17590c575703SCédric Le Goater 17600c575703SCédric Le Goater kvmppc_xive_sync_source(xive, lisn, &local_err); 17610c575703SCédric Le Goater if (local_err) { 17620c575703SCédric Le Goater error_report_err(local_err); 17630c575703SCédric Le Goater return H_HARDWARE; 17640c575703SCédric Le Goater } 17650c575703SCédric Le Goater } 176623bcd5ebSCédric Le Goater return H_SUCCESS; 176723bcd5ebSCédric Le Goater } 176823bcd5ebSCédric Le Goater 176923bcd5ebSCédric Le Goater /* 177023bcd5ebSCédric Le Goater * The H_INT_RESET hcall() is used to reset all of the partition's 177123bcd5ebSCédric Le Goater * interrupt exploitation structures to their initial state. This 177223bcd5ebSCédric Le Goater * means losing all previously set interrupt state set via 177323bcd5ebSCédric Le Goater * H_INT_SET_SOURCE_CONFIG and H_INT_SET_QUEUE_CONFIG. 177423bcd5ebSCédric Le Goater * 177523bcd5ebSCédric Le Goater * Parameters: 177623bcd5ebSCédric Le Goater * Input: 177723bcd5ebSCédric Le Goater * - R4: "flags" 177823bcd5ebSCédric Le Goater * Bits 0-63: Reserved 177923bcd5ebSCédric Le Goater * 178023bcd5ebSCédric Le Goater * Output: 178123bcd5ebSCédric Le Goater * - None 178223bcd5ebSCédric Le Goater */ 178323bcd5ebSCédric Le Goater static target_ulong h_int_reset(PowerPCCPU *cpu, 1784ce2918cbSDavid Gibson SpaprMachineState *spapr, 178523bcd5ebSCédric Le Goater target_ulong opcode, 178623bcd5ebSCédric Le Goater target_ulong *args) 178723bcd5ebSCédric Le Goater { 1788ce2918cbSDavid Gibson SpaprXive *xive = spapr->xive; 178923bcd5ebSCédric Le Goater target_ulong flags = args[0]; 179023bcd5ebSCédric Le Goater 1791*4e960974SCédric Le Goater trace_spapr_xive_reset(flags); 1792*4e960974SCédric Le Goater 179323bcd5ebSCédric Le Goater if (!spapr_ovec_test(spapr->ov5_cas, OV5_XIVE_EXPLOIT)) { 179423bcd5ebSCédric Le Goater return H_FUNCTION; 179523bcd5ebSCédric Le Goater } 179623bcd5ebSCédric Le Goater 179723bcd5ebSCédric Le Goater if (flags) { 179823bcd5ebSCédric Le Goater return H_PARAMETER; 179923bcd5ebSCédric Le Goater } 180023bcd5ebSCédric Le Goater 1801f703a04cSDamien Hedde device_legacy_reset(DEVICE(xive)); 18020c575703SCédric Le Goater 1803e519cdd9SGreg Kurz if (spapr_xive_in_kernel(xive)) { 18040c575703SCédric Le Goater Error *local_err = NULL; 18050c575703SCédric Le Goater 18060c575703SCédric Le Goater kvmppc_xive_reset(xive, &local_err); 18070c575703SCédric Le Goater if (local_err) { 18080c575703SCédric Le Goater error_report_err(local_err); 18090c575703SCédric Le Goater return H_HARDWARE; 18100c575703SCédric Le Goater } 18110c575703SCédric Le Goater } 181223bcd5ebSCédric Le Goater return H_SUCCESS; 181323bcd5ebSCédric Le Goater } 181423bcd5ebSCédric Le Goater 1815ce2918cbSDavid Gibson void spapr_xive_hcall_init(SpaprMachineState *spapr) 181623bcd5ebSCédric Le Goater { 181723bcd5ebSCédric Le Goater spapr_register_hypercall(H_INT_GET_SOURCE_INFO, h_int_get_source_info); 181823bcd5ebSCédric Le Goater spapr_register_hypercall(H_INT_SET_SOURCE_CONFIG, h_int_set_source_config); 181923bcd5ebSCédric Le Goater spapr_register_hypercall(H_INT_GET_SOURCE_CONFIG, h_int_get_source_config); 182023bcd5ebSCédric Le Goater spapr_register_hypercall(H_INT_GET_QUEUE_INFO, h_int_get_queue_info); 182123bcd5ebSCédric Le Goater spapr_register_hypercall(H_INT_SET_QUEUE_CONFIG, h_int_set_queue_config); 182223bcd5ebSCédric Le Goater spapr_register_hypercall(H_INT_GET_QUEUE_CONFIG, h_int_get_queue_config); 182323bcd5ebSCédric Le Goater spapr_register_hypercall(H_INT_SET_OS_REPORTING_LINE, 182423bcd5ebSCédric Le Goater h_int_set_os_reporting_line); 182523bcd5ebSCédric Le Goater spapr_register_hypercall(H_INT_GET_OS_REPORTING_LINE, 182623bcd5ebSCédric Le Goater h_int_get_os_reporting_line); 182723bcd5ebSCédric Le Goater spapr_register_hypercall(H_INT_ESB, h_int_esb); 182823bcd5ebSCédric Le Goater spapr_register_hypercall(H_INT_SYNC, h_int_sync); 182923bcd5ebSCédric Le Goater spapr_register_hypercall(H_INT_RESET, h_int_reset); 183023bcd5ebSCédric Le Goater } 1831