1ca033107SNinad Palsule /* 2ca033107SNinad Palsule * SPDX-License-Identifier: GPL-2.0-or-later 3ca033107SNinad Palsule * Copyright (C) 2024 IBM Corp. 4ca033107SNinad Palsule * 5ca033107SNinad Palsule * IBM Flexible Service Interface master 6ca033107SNinad Palsule */ 7ca033107SNinad Palsule 8ca033107SNinad Palsule #include "qemu/osdep.h" 9ca033107SNinad Palsule #include "qapi/error.h" 10ca033107SNinad Palsule #include "qemu/log.h" 11ca033107SNinad Palsule #include "trace.h" 12ca033107SNinad Palsule 13ca033107SNinad Palsule #include "hw/fsi/fsi-master.h" 14ca033107SNinad Palsule 15ca033107SNinad Palsule #define TYPE_OP_BUS "opb" 16ca033107SNinad Palsule 17ca033107SNinad Palsule #define TO_REG(x) ((x) >> 2) 18ca033107SNinad Palsule 19ca033107SNinad Palsule #define FSI_MENP0 TO_REG(0x010) 20ca033107SNinad Palsule #define FSI_MENP32 TO_REG(0x014) 21ca033107SNinad Palsule #define FSI_MSENP0 TO_REG(0x018) 22ca033107SNinad Palsule #define FSI_MLEVP0 TO_REG(0x018) 23ca033107SNinad Palsule #define FSI_MSENP32 TO_REG(0x01c) 24ca033107SNinad Palsule #define FSI_MLEVP32 TO_REG(0x01c) 25ca033107SNinad Palsule #define FSI_MCENP0 TO_REG(0x020) 26ca033107SNinad Palsule #define FSI_MREFP0 TO_REG(0x020) 27ca033107SNinad Palsule #define FSI_MCENP32 TO_REG(0x024) 28ca033107SNinad Palsule #define FSI_MREFP32 TO_REG(0x024) 29ca033107SNinad Palsule 30ca033107SNinad Palsule #define FSI_MVER TO_REG(0x074) 31ca033107SNinad Palsule #define FSI_MRESP0 TO_REG(0x0d0) 32ca033107SNinad Palsule 33ca033107SNinad Palsule #define FSI_MRESB0 TO_REG(0x1d0) 34ca033107SNinad Palsule #define FSI_MRESB0_RESET_GENERAL BIT(31) 35ca033107SNinad Palsule #define FSI_MRESB0_RESET_ERROR BIT(30) 36ca033107SNinad Palsule 37ca033107SNinad Palsule static uint64_t fsi_master_read(void *opaque, hwaddr addr, unsigned size) 38ca033107SNinad Palsule { 39ca033107SNinad Palsule FSIMasterState *s = FSI_MASTER(opaque); 40ca033107SNinad Palsule int reg = TO_REG(addr); 41ca033107SNinad Palsule 42ca033107SNinad Palsule trace_fsi_master_read(addr, size); 43ca033107SNinad Palsule 44ca033107SNinad Palsule if (reg >= FSI_MASTER_NR_REGS) { 45ca033107SNinad Palsule qemu_log_mask(LOG_GUEST_ERROR, 46ca033107SNinad Palsule "%s: Out of bounds read: 0x%"HWADDR_PRIx" for %u\n", 47ca033107SNinad Palsule __func__, addr, size); 48ca033107SNinad Palsule return 0; 49ca033107SNinad Palsule } 50ca033107SNinad Palsule 51ca033107SNinad Palsule return s->regs[reg]; 52ca033107SNinad Palsule } 53ca033107SNinad Palsule 54ca033107SNinad Palsule static void fsi_master_write(void *opaque, hwaddr addr, uint64_t data, 55ca033107SNinad Palsule unsigned size) 56ca033107SNinad Palsule { 57ca033107SNinad Palsule FSIMasterState *s = FSI_MASTER(opaque); 58ca033107SNinad Palsule int reg = TO_REG(addr); 59ca033107SNinad Palsule 60ca033107SNinad Palsule trace_fsi_master_write(addr, size, data); 61ca033107SNinad Palsule 62ca033107SNinad Palsule if (reg >= FSI_MASTER_NR_REGS) { 63ca033107SNinad Palsule qemu_log_mask(LOG_GUEST_ERROR, 64ca033107SNinad Palsule "%s: Out of bounds write: %"HWADDR_PRIx" for %u\n", 65ca033107SNinad Palsule __func__, addr, size); 66ca033107SNinad Palsule return; 67ca033107SNinad Palsule } 68ca033107SNinad Palsule 69ca033107SNinad Palsule switch (reg) { 70ca033107SNinad Palsule case FSI_MENP0: 71ca033107SNinad Palsule s->regs[FSI_MENP0] = data; 72ca033107SNinad Palsule break; 73ca033107SNinad Palsule case FSI_MENP32: 74ca033107SNinad Palsule s->regs[FSI_MENP32] = data; 75ca033107SNinad Palsule break; 76ca033107SNinad Palsule case FSI_MSENP0: 77ca033107SNinad Palsule s->regs[FSI_MENP0] |= data; 78ca033107SNinad Palsule break; 79ca033107SNinad Palsule case FSI_MSENP32: 80ca033107SNinad Palsule s->regs[FSI_MENP32] |= data; 81ca033107SNinad Palsule break; 82ca033107SNinad Palsule case FSI_MCENP0: 83ca033107SNinad Palsule s->regs[FSI_MENP0] &= ~data; 84ca033107SNinad Palsule break; 85ca033107SNinad Palsule case FSI_MCENP32: 86ca033107SNinad Palsule s->regs[FSI_MENP32] &= ~data; 87ca033107SNinad Palsule break; 88ca033107SNinad Palsule case FSI_MRESP0: 89ca033107SNinad Palsule /* Perform necessary resets leave register 0 to indicate no errors */ 90ca033107SNinad Palsule break; 91ca033107SNinad Palsule case FSI_MRESB0: 92ca033107SNinad Palsule if (data & FSI_MRESB0_RESET_GENERAL) { 93ca033107SNinad Palsule device_cold_reset(DEVICE(opaque)); 94ca033107SNinad Palsule } 95ca033107SNinad Palsule if (data & FSI_MRESB0_RESET_ERROR) { 96ca033107SNinad Palsule /* FIXME: this seems dubious */ 97ca033107SNinad Palsule device_cold_reset(DEVICE(opaque)); 98ca033107SNinad Palsule } 99ca033107SNinad Palsule break; 100ca033107SNinad Palsule default: 101ca033107SNinad Palsule s->regs[reg] = data; 102ca033107SNinad Palsule } 103ca033107SNinad Palsule } 104ca033107SNinad Palsule 105ca033107SNinad Palsule static const struct MemoryRegionOps fsi_master_ops = { 106ca033107SNinad Palsule .read = fsi_master_read, 107ca033107SNinad Palsule .write = fsi_master_write, 108ca033107SNinad Palsule .endianness = DEVICE_BIG_ENDIAN, 109ca033107SNinad Palsule }; 110ca033107SNinad Palsule 111ca033107SNinad Palsule static void fsi_master_init(Object *o) 112ca033107SNinad Palsule { 113ca033107SNinad Palsule FSIMasterState *s = FSI_MASTER(o); 114ca033107SNinad Palsule 115ca033107SNinad Palsule object_initialize_child(o, "cfam", &s->cfam, TYPE_FSI_CFAM); 116ca033107SNinad Palsule 117ca033107SNinad Palsule qbus_init(&s->bus, sizeof(s->bus), TYPE_FSI_BUS, DEVICE(s), NULL); 118ca033107SNinad Palsule 119ca033107SNinad Palsule memory_region_init_io(&s->iomem, OBJECT(s), &fsi_master_ops, s, 120ca033107SNinad Palsule TYPE_FSI_MASTER, 0x10000000); 121ca033107SNinad Palsule memory_region_init(&s->opb2fsi, OBJECT(s), "fsi.opb2fsi", 0x10000000); 122ca033107SNinad Palsule } 123ca033107SNinad Palsule 124ca033107SNinad Palsule static void fsi_master_realize(DeviceState *dev, Error **errp) 125ca033107SNinad Palsule { 126ca033107SNinad Palsule FSIMasterState *s = FSI_MASTER(dev); 127ca033107SNinad Palsule 128ca033107SNinad Palsule if (!qdev_realize(DEVICE(&s->cfam), BUS(&s->bus), errp)) { 129ca033107SNinad Palsule return; 130ca033107SNinad Palsule } 131ca033107SNinad Palsule 132ca033107SNinad Palsule /* address ? */ 133ca033107SNinad Palsule memory_region_add_subregion(&s->opb2fsi, 0, &s->cfam.mr); 134ca033107SNinad Palsule } 135ca033107SNinad Palsule 136ca033107SNinad Palsule static void fsi_master_reset(DeviceState *dev) 137ca033107SNinad Palsule { 138ca033107SNinad Palsule FSIMasterState *s = FSI_MASTER(dev); 139ca033107SNinad Palsule 140ca033107SNinad Palsule /* Initialize registers */ 141ca033107SNinad Palsule memset(s->regs, 0, sizeof(s->regs)); 142ca033107SNinad Palsule 143ca033107SNinad Palsule /* ASPEED default */ 144ca033107SNinad Palsule s->regs[FSI_MVER] = 0xe0050101; 145ca033107SNinad Palsule } 146ca033107SNinad Palsule 147ca033107SNinad Palsule static void fsi_master_class_init(ObjectClass *klass, void *data) 148ca033107SNinad Palsule { 149ca033107SNinad Palsule DeviceClass *dc = DEVICE_CLASS(klass); 150ca033107SNinad Palsule 151ca033107SNinad Palsule dc->bus_type = TYPE_OP_BUS; 152ca033107SNinad Palsule dc->desc = "FSI Master"; 153ca033107SNinad Palsule dc->realize = fsi_master_realize; 154*e3d08143SPeter Maydell device_class_set_legacy_reset(dc, fsi_master_reset); 155ca033107SNinad Palsule } 156ca033107SNinad Palsule 157ca033107SNinad Palsule static const TypeInfo fsi_master_info = { 158ca033107SNinad Palsule .name = TYPE_FSI_MASTER, 159ca033107SNinad Palsule .parent = TYPE_DEVICE, 160ca033107SNinad Palsule .instance_init = fsi_master_init, 161ca033107SNinad Palsule .instance_size = sizeof(FSIMasterState), 162ca033107SNinad Palsule .class_init = fsi_master_class_init, 163ca033107SNinad Palsule }; 164ca033107SNinad Palsule 165ca033107SNinad Palsule static void fsi_register_types(void) 166ca033107SNinad Palsule { 167ca033107SNinad Palsule type_register_static(&fsi_master_info); 168ca033107SNinad Palsule } 169ca033107SNinad Palsule 170ca033107SNinad Palsule type_init(fsi_register_types); 171