1ec46eaa8SJean-Christophe DUBOIS /* 2ec46eaa8SJean-Christophe DUBOIS * Copyright (c) 2015 Jean-Christophe Dubois <jcd@tribudubois.net> 3ec46eaa8SJean-Christophe DUBOIS * 4ec46eaa8SJean-Christophe DUBOIS * i.MX6 SOC emulation. 5ec46eaa8SJean-Christophe DUBOIS * 6ec46eaa8SJean-Christophe DUBOIS * Based on hw/arm/fsl-imx31.c 7ec46eaa8SJean-Christophe DUBOIS * 8ec46eaa8SJean-Christophe DUBOIS * This program is free software; you can redistribute it and/or modify it 9ec46eaa8SJean-Christophe DUBOIS * under the terms of the GNU General Public License as published by the 10ec46eaa8SJean-Christophe DUBOIS * Free Software Foundation; either version 2 of the License, or 11ec46eaa8SJean-Christophe DUBOIS * (at your option) any later version. 12ec46eaa8SJean-Christophe DUBOIS * 13ec46eaa8SJean-Christophe DUBOIS * This program is distributed in the hope that it will be useful, but WITHOUT 14ec46eaa8SJean-Christophe DUBOIS * ANY WARRANTY; without even the implied warranty of MERCHANTABILITY or 15ec46eaa8SJean-Christophe DUBOIS * FITNESS FOR A PARTICULAR PURPOSE. See the GNU General Public License 16ec46eaa8SJean-Christophe DUBOIS * for more details. 17ec46eaa8SJean-Christophe DUBOIS * 18ec46eaa8SJean-Christophe DUBOIS * You should have received a copy of the GNU General Public License along 19ec46eaa8SJean-Christophe DUBOIS * with this program; if not, see <http://www.gnu.org/licenses/>. 20ec46eaa8SJean-Christophe DUBOIS */ 21ec46eaa8SJean-Christophe DUBOIS 22ec46eaa8SJean-Christophe DUBOIS #include "qemu/osdep.h" 23ec46eaa8SJean-Christophe DUBOIS #include "qapi/error.h" 24ec46eaa8SJean-Christophe DUBOIS #include "hw/arm/fsl-imx6.h" 25ec46eaa8SJean-Christophe DUBOIS #include "sysemu/sysemu.h" 268228e353SMarc-André Lureau #include "chardev/char.h" 27ec46eaa8SJean-Christophe DUBOIS #include "qemu/error-report.h" 28*0b8fa32fSMarkus Armbruster #include "qemu/module.h" 29ec46eaa8SJean-Christophe DUBOIS 307f072603SPhilippe Mathieu-Daudé #define IMX6_ESDHC_CAPABILITIES 0x057834b4 317f072603SPhilippe Mathieu-Daudé 32ec46eaa8SJean-Christophe DUBOIS #define NAME_SIZE 20 33ec46eaa8SJean-Christophe DUBOIS 34ec46eaa8SJean-Christophe DUBOIS static void fsl_imx6_init(Object *obj) 35ec46eaa8SJean-Christophe DUBOIS { 36ec46eaa8SJean-Christophe DUBOIS FslIMX6State *s = FSL_IMX6(obj); 37ec46eaa8SJean-Christophe DUBOIS char name[NAME_SIZE]; 38ec46eaa8SJean-Christophe DUBOIS int i; 39ec46eaa8SJean-Christophe DUBOIS 40f640a591SThomas Huth for (i = 0; i < MIN(smp_cpus, FSL_IMX6_NUM_CPUS); i++) { 41ec46eaa8SJean-Christophe DUBOIS snprintf(name, NAME_SIZE, "cpu%d", i); 42e9e4d4d3SThomas Huth object_initialize_child(obj, name, &s->cpu[i], sizeof(s->cpu[i]), 43e9e4d4d3SThomas Huth "cortex-a9-" TYPE_ARM_CPU, &error_abort, NULL); 44ec46eaa8SJean-Christophe DUBOIS } 45ec46eaa8SJean-Christophe DUBOIS 46e9e4d4d3SThomas Huth sysbus_init_child_obj(obj, "a9mpcore", &s->a9mpcore, sizeof(s->a9mpcore), 47e9e4d4d3SThomas Huth TYPE_A9MPCORE_PRIV); 48ec46eaa8SJean-Christophe DUBOIS 49e9e4d4d3SThomas Huth sysbus_init_child_obj(obj, "ccm", &s->ccm, sizeof(s->ccm), TYPE_IMX6_CCM); 50ec46eaa8SJean-Christophe DUBOIS 51e9e4d4d3SThomas Huth sysbus_init_child_obj(obj, "src", &s->src, sizeof(s->src), TYPE_IMX6_SRC); 52ec46eaa8SJean-Christophe DUBOIS 53ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < FSL_IMX6_NUM_UARTS; i++) { 54ec46eaa8SJean-Christophe DUBOIS snprintf(name, NAME_SIZE, "uart%d", i + 1); 55e9e4d4d3SThomas Huth sysbus_init_child_obj(obj, name, &s->uart[i], sizeof(s->uart[i]), 56e9e4d4d3SThomas Huth TYPE_IMX_SERIAL); 57ec46eaa8SJean-Christophe DUBOIS } 58ec46eaa8SJean-Christophe DUBOIS 59e9e4d4d3SThomas Huth sysbus_init_child_obj(obj, "gpt", &s->gpt, sizeof(s->gpt), TYPE_IMX6_GPT); 60ec46eaa8SJean-Christophe DUBOIS 61ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < FSL_IMX6_NUM_EPITS; i++) { 62ec46eaa8SJean-Christophe DUBOIS snprintf(name, NAME_SIZE, "epit%d", i + 1); 63e9e4d4d3SThomas Huth sysbus_init_child_obj(obj, name, &s->epit[i], sizeof(s->epit[i]), 64e9e4d4d3SThomas Huth TYPE_IMX_EPIT); 65ec46eaa8SJean-Christophe DUBOIS } 66ec46eaa8SJean-Christophe DUBOIS 67ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < FSL_IMX6_NUM_I2CS; i++) { 68ec46eaa8SJean-Christophe DUBOIS snprintf(name, NAME_SIZE, "i2c%d", i + 1); 69e9e4d4d3SThomas Huth sysbus_init_child_obj(obj, name, &s->i2c[i], sizeof(s->i2c[i]), 70e9e4d4d3SThomas Huth TYPE_IMX_I2C); 71ec46eaa8SJean-Christophe DUBOIS } 72ec46eaa8SJean-Christophe DUBOIS 73ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < FSL_IMX6_NUM_GPIOS; i++) { 74ec46eaa8SJean-Christophe DUBOIS snprintf(name, NAME_SIZE, "gpio%d", i + 1); 75e9e4d4d3SThomas Huth sysbus_init_child_obj(obj, name, &s->gpio[i], sizeof(s->gpio[i]), 76e9e4d4d3SThomas Huth TYPE_IMX_GPIO); 77ec46eaa8SJean-Christophe DUBOIS } 78ec46eaa8SJean-Christophe DUBOIS 79ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < FSL_IMX6_NUM_ESDHCS; i++) { 80ec46eaa8SJean-Christophe DUBOIS snprintf(name, NAME_SIZE, "sdhc%d", i + 1); 81e9e4d4d3SThomas Huth sysbus_init_child_obj(obj, name, &s->esdhc[i], sizeof(s->esdhc[i]), 82e9e4d4d3SThomas Huth TYPE_IMX_USDHC); 83ec46eaa8SJean-Christophe DUBOIS } 84ec46eaa8SJean-Christophe DUBOIS 85ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < FSL_IMX6_NUM_ECSPIS; i++) { 86ec46eaa8SJean-Christophe DUBOIS snprintf(name, NAME_SIZE, "spi%d", i + 1); 87e9e4d4d3SThomas Huth sysbus_init_child_obj(obj, name, &s->spi[i], sizeof(s->spi[i]), 88e9e4d4d3SThomas Huth TYPE_IMX_SPI); 89ec46eaa8SJean-Christophe DUBOIS } 90517b5e9aSJean-Christophe Dubois 91e9e4d4d3SThomas Huth sysbus_init_child_obj(obj, "eth", &s->eth, sizeof(s->eth), TYPE_IMX_ENET); 92ec46eaa8SJean-Christophe DUBOIS } 93ec46eaa8SJean-Christophe DUBOIS 94ec46eaa8SJean-Christophe DUBOIS static void fsl_imx6_realize(DeviceState *dev, Error **errp) 95ec46eaa8SJean-Christophe DUBOIS { 96ec46eaa8SJean-Christophe DUBOIS FslIMX6State *s = FSL_IMX6(dev); 97ec46eaa8SJean-Christophe DUBOIS uint16_t i; 98ec46eaa8SJean-Christophe DUBOIS Error *err = NULL; 99ec46eaa8SJean-Christophe DUBOIS 100f640a591SThomas Huth if (smp_cpus > FSL_IMX6_NUM_CPUS) { 101f640a591SThomas Huth error_setg(errp, "%s: Only %d CPUs are supported (%d requested)", 102f640a591SThomas Huth TYPE_FSL_IMX6, FSL_IMX6_NUM_CPUS, smp_cpus); 103f640a591SThomas Huth return; 104f640a591SThomas Huth } 105f640a591SThomas Huth 106ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < smp_cpus; i++) { 107ec46eaa8SJean-Christophe DUBOIS 108ec46eaa8SJean-Christophe DUBOIS /* On uniprocessor, the CBAR is set to 0 */ 109ec46eaa8SJean-Christophe DUBOIS if (smp_cpus > 1) { 110ec46eaa8SJean-Christophe DUBOIS object_property_set_int(OBJECT(&s->cpu[i]), FSL_IMX6_A9MPCORE_ADDR, 111ec46eaa8SJean-Christophe DUBOIS "reset-cbar", &error_abort); 112ec46eaa8SJean-Christophe DUBOIS } 113ec46eaa8SJean-Christophe DUBOIS 114ec46eaa8SJean-Christophe DUBOIS /* All CPU but CPU 0 start in power off mode */ 115ec46eaa8SJean-Christophe DUBOIS if (i) { 116ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->cpu[i]), true, 117ec46eaa8SJean-Christophe DUBOIS "start-powered-off", &error_abort); 118ec46eaa8SJean-Christophe DUBOIS } 119ec46eaa8SJean-Christophe DUBOIS 120ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->cpu[i]), true, "realized", &err); 121ec46eaa8SJean-Christophe DUBOIS if (err) { 122ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 123ec46eaa8SJean-Christophe DUBOIS return; 124ec46eaa8SJean-Christophe DUBOIS } 125ec46eaa8SJean-Christophe DUBOIS } 126ec46eaa8SJean-Christophe DUBOIS 127ec46eaa8SJean-Christophe DUBOIS object_property_set_int(OBJECT(&s->a9mpcore), smp_cpus, "num-cpu", 128ec46eaa8SJean-Christophe DUBOIS &error_abort); 129ec46eaa8SJean-Christophe DUBOIS 130ec46eaa8SJean-Christophe DUBOIS object_property_set_int(OBJECT(&s->a9mpcore), 131ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_MAX_IRQ + GIC_INTERNAL, "num-irq", 132ec46eaa8SJean-Christophe DUBOIS &error_abort); 133ec46eaa8SJean-Christophe DUBOIS 134ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->a9mpcore), true, "realized", &err); 135ec46eaa8SJean-Christophe DUBOIS if (err) { 136ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 137ec46eaa8SJean-Christophe DUBOIS return; 138ec46eaa8SJean-Christophe DUBOIS } 139ec46eaa8SJean-Christophe DUBOIS sysbus_mmio_map(SYS_BUS_DEVICE(&s->a9mpcore), 0, FSL_IMX6_A9MPCORE_ADDR); 140ec46eaa8SJean-Christophe DUBOIS 141ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < smp_cpus; i++) { 142ec46eaa8SJean-Christophe DUBOIS sysbus_connect_irq(SYS_BUS_DEVICE(&s->a9mpcore), i, 143ec46eaa8SJean-Christophe DUBOIS qdev_get_gpio_in(DEVICE(&s->cpu[i]), ARM_CPU_IRQ)); 144ec46eaa8SJean-Christophe DUBOIS sysbus_connect_irq(SYS_BUS_DEVICE(&s->a9mpcore), i + smp_cpus, 145ec46eaa8SJean-Christophe DUBOIS qdev_get_gpio_in(DEVICE(&s->cpu[i]), ARM_CPU_FIQ)); 146ec46eaa8SJean-Christophe DUBOIS } 147ec46eaa8SJean-Christophe DUBOIS 148ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->ccm), true, "realized", &err); 149ec46eaa8SJean-Christophe DUBOIS if (err) { 150ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 151ec46eaa8SJean-Christophe DUBOIS return; 152ec46eaa8SJean-Christophe DUBOIS } 153ec46eaa8SJean-Christophe DUBOIS sysbus_mmio_map(SYS_BUS_DEVICE(&s->ccm), 0, FSL_IMX6_CCM_ADDR); 154ec46eaa8SJean-Christophe DUBOIS 155ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->src), true, "realized", &err); 156ec46eaa8SJean-Christophe DUBOIS if (err) { 157ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 158ec46eaa8SJean-Christophe DUBOIS return; 159ec46eaa8SJean-Christophe DUBOIS } 160ec46eaa8SJean-Christophe DUBOIS sysbus_mmio_map(SYS_BUS_DEVICE(&s->src), 0, FSL_IMX6_SRC_ADDR); 161ec46eaa8SJean-Christophe DUBOIS 162ec46eaa8SJean-Christophe DUBOIS /* Initialize all UARTs */ 163ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < FSL_IMX6_NUM_UARTS; i++) { 164ec46eaa8SJean-Christophe DUBOIS static const struct { 165ec46eaa8SJean-Christophe DUBOIS hwaddr addr; 166ec46eaa8SJean-Christophe DUBOIS unsigned int irq; 167ec46eaa8SJean-Christophe DUBOIS } serial_table[FSL_IMX6_NUM_UARTS] = { 168ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_UART1_ADDR, FSL_IMX6_UART1_IRQ }, 169ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_UART2_ADDR, FSL_IMX6_UART2_IRQ }, 170ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_UART3_ADDR, FSL_IMX6_UART3_IRQ }, 171ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_UART4_ADDR, FSL_IMX6_UART4_IRQ }, 172ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_UART5_ADDR, FSL_IMX6_UART5_IRQ }, 173ec46eaa8SJean-Christophe DUBOIS }; 174ec46eaa8SJean-Christophe DUBOIS 1759bca0edbSPeter Maydell qdev_prop_set_chr(DEVICE(&s->uart[i]), "chardev", serial_hd(i)); 176ec46eaa8SJean-Christophe DUBOIS 177ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->uart[i]), true, "realized", &err); 178ec46eaa8SJean-Christophe DUBOIS if (err) { 179ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 180ec46eaa8SJean-Christophe DUBOIS return; 181ec46eaa8SJean-Christophe DUBOIS } 182ec46eaa8SJean-Christophe DUBOIS 183ec46eaa8SJean-Christophe DUBOIS sysbus_mmio_map(SYS_BUS_DEVICE(&s->uart[i]), 0, serial_table[i].addr); 184ec46eaa8SJean-Christophe DUBOIS sysbus_connect_irq(SYS_BUS_DEVICE(&s->uart[i]), 0, 185ec46eaa8SJean-Christophe DUBOIS qdev_get_gpio_in(DEVICE(&s->a9mpcore), 186ec46eaa8SJean-Christophe DUBOIS serial_table[i].irq)); 187ec46eaa8SJean-Christophe DUBOIS } 188ec46eaa8SJean-Christophe DUBOIS 189ec46eaa8SJean-Christophe DUBOIS s->gpt.ccm = IMX_CCM(&s->ccm); 190ec46eaa8SJean-Christophe DUBOIS 191ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->gpt), true, "realized", &err); 192ec46eaa8SJean-Christophe DUBOIS if (err) { 193ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 194ec46eaa8SJean-Christophe DUBOIS return; 195ec46eaa8SJean-Christophe DUBOIS } 196ec46eaa8SJean-Christophe DUBOIS 197ec46eaa8SJean-Christophe DUBOIS sysbus_mmio_map(SYS_BUS_DEVICE(&s->gpt), 0, FSL_IMX6_GPT_ADDR); 198ec46eaa8SJean-Christophe DUBOIS sysbus_connect_irq(SYS_BUS_DEVICE(&s->gpt), 0, 199ec46eaa8SJean-Christophe DUBOIS qdev_get_gpio_in(DEVICE(&s->a9mpcore), 200ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPT_IRQ)); 201ec46eaa8SJean-Christophe DUBOIS 202ec46eaa8SJean-Christophe DUBOIS /* Initialize all EPIT timers */ 203ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < FSL_IMX6_NUM_EPITS; i++) { 204ec46eaa8SJean-Christophe DUBOIS static const struct { 205ec46eaa8SJean-Christophe DUBOIS hwaddr addr; 206ec46eaa8SJean-Christophe DUBOIS unsigned int irq; 207ec46eaa8SJean-Christophe DUBOIS } epit_table[FSL_IMX6_NUM_EPITS] = { 208ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_EPIT1_ADDR, FSL_IMX6_EPIT1_IRQ }, 209ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_EPIT2_ADDR, FSL_IMX6_EPIT2_IRQ }, 210ec46eaa8SJean-Christophe DUBOIS }; 211ec46eaa8SJean-Christophe DUBOIS 212ec46eaa8SJean-Christophe DUBOIS s->epit[i].ccm = IMX_CCM(&s->ccm); 213ec46eaa8SJean-Christophe DUBOIS 214ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->epit[i]), true, "realized", &err); 215ec46eaa8SJean-Christophe DUBOIS if (err) { 216ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 217ec46eaa8SJean-Christophe DUBOIS return; 218ec46eaa8SJean-Christophe DUBOIS } 219ec46eaa8SJean-Christophe DUBOIS 220ec46eaa8SJean-Christophe DUBOIS sysbus_mmio_map(SYS_BUS_DEVICE(&s->epit[i]), 0, epit_table[i].addr); 221ec46eaa8SJean-Christophe DUBOIS sysbus_connect_irq(SYS_BUS_DEVICE(&s->epit[i]), 0, 222ec46eaa8SJean-Christophe DUBOIS qdev_get_gpio_in(DEVICE(&s->a9mpcore), 223ec46eaa8SJean-Christophe DUBOIS epit_table[i].irq)); 224ec46eaa8SJean-Christophe DUBOIS } 225ec46eaa8SJean-Christophe DUBOIS 226ec46eaa8SJean-Christophe DUBOIS /* Initialize all I2C */ 227ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < FSL_IMX6_NUM_I2CS; i++) { 228ec46eaa8SJean-Christophe DUBOIS static const struct { 229ec46eaa8SJean-Christophe DUBOIS hwaddr addr; 230ec46eaa8SJean-Christophe DUBOIS unsigned int irq; 231ec46eaa8SJean-Christophe DUBOIS } i2c_table[FSL_IMX6_NUM_I2CS] = { 232ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_I2C1_ADDR, FSL_IMX6_I2C1_IRQ }, 233ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_I2C2_ADDR, FSL_IMX6_I2C2_IRQ }, 234ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_I2C3_ADDR, FSL_IMX6_I2C3_IRQ } 235ec46eaa8SJean-Christophe DUBOIS }; 236ec46eaa8SJean-Christophe DUBOIS 237ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->i2c[i]), true, "realized", &err); 238ec46eaa8SJean-Christophe DUBOIS if (err) { 239ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 240ec46eaa8SJean-Christophe DUBOIS return; 241ec46eaa8SJean-Christophe DUBOIS } 242ec46eaa8SJean-Christophe DUBOIS 243ec46eaa8SJean-Christophe DUBOIS sysbus_mmio_map(SYS_BUS_DEVICE(&s->i2c[i]), 0, i2c_table[i].addr); 244ec46eaa8SJean-Christophe DUBOIS sysbus_connect_irq(SYS_BUS_DEVICE(&s->i2c[i]), 0, 245ec46eaa8SJean-Christophe DUBOIS qdev_get_gpio_in(DEVICE(&s->a9mpcore), 246ec46eaa8SJean-Christophe DUBOIS i2c_table[i].irq)); 247ec46eaa8SJean-Christophe DUBOIS } 248ec46eaa8SJean-Christophe DUBOIS 249ec46eaa8SJean-Christophe DUBOIS /* Initialize all GPIOs */ 250ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < FSL_IMX6_NUM_GPIOS; i++) { 251ec46eaa8SJean-Christophe DUBOIS static const struct { 252ec46eaa8SJean-Christophe DUBOIS hwaddr addr; 253ec46eaa8SJean-Christophe DUBOIS unsigned int irq_low; 254ec46eaa8SJean-Christophe DUBOIS unsigned int irq_high; 255ec46eaa8SJean-Christophe DUBOIS } gpio_table[FSL_IMX6_NUM_GPIOS] = { 256ec46eaa8SJean-Christophe DUBOIS { 257ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO1_ADDR, 258ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO1_LOW_IRQ, 259ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO1_HIGH_IRQ 260ec46eaa8SJean-Christophe DUBOIS }, 261ec46eaa8SJean-Christophe DUBOIS { 262ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO2_ADDR, 263ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO2_LOW_IRQ, 264ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO2_HIGH_IRQ 265ec46eaa8SJean-Christophe DUBOIS }, 266ec46eaa8SJean-Christophe DUBOIS { 267ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO3_ADDR, 268ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO3_LOW_IRQ, 269ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO3_HIGH_IRQ 270ec46eaa8SJean-Christophe DUBOIS }, 271ec46eaa8SJean-Christophe DUBOIS { 272ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO4_ADDR, 273ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO4_LOW_IRQ, 274ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO4_HIGH_IRQ 275ec46eaa8SJean-Christophe DUBOIS }, 276ec46eaa8SJean-Christophe DUBOIS { 277ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO5_ADDR, 278ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO5_LOW_IRQ, 279ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO5_HIGH_IRQ 280ec46eaa8SJean-Christophe DUBOIS }, 281ec46eaa8SJean-Christophe DUBOIS { 282ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO6_ADDR, 283ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO6_LOW_IRQ, 284ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO6_HIGH_IRQ 285ec46eaa8SJean-Christophe DUBOIS }, 286ec46eaa8SJean-Christophe DUBOIS { 287ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO7_ADDR, 288ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO7_LOW_IRQ, 289ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_GPIO7_HIGH_IRQ 290ec46eaa8SJean-Christophe DUBOIS }, 291ec46eaa8SJean-Christophe DUBOIS }; 292ec46eaa8SJean-Christophe DUBOIS 293ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->gpio[i]), true, "has-edge-sel", 294ec46eaa8SJean-Christophe DUBOIS &error_abort); 295ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->gpio[i]), true, "has-upper-pin-irq", 296ec46eaa8SJean-Christophe DUBOIS &error_abort); 297ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->gpio[i]), true, "realized", &err); 298ec46eaa8SJean-Christophe DUBOIS if (err) { 299ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 300ec46eaa8SJean-Christophe DUBOIS return; 301ec46eaa8SJean-Christophe DUBOIS } 302ec46eaa8SJean-Christophe DUBOIS 303ec46eaa8SJean-Christophe DUBOIS sysbus_mmio_map(SYS_BUS_DEVICE(&s->gpio[i]), 0, gpio_table[i].addr); 304ec46eaa8SJean-Christophe DUBOIS sysbus_connect_irq(SYS_BUS_DEVICE(&s->gpio[i]), 0, 305ec46eaa8SJean-Christophe DUBOIS qdev_get_gpio_in(DEVICE(&s->a9mpcore), 306ec46eaa8SJean-Christophe DUBOIS gpio_table[i].irq_low)); 307ec46eaa8SJean-Christophe DUBOIS sysbus_connect_irq(SYS_BUS_DEVICE(&s->gpio[i]), 1, 308ec46eaa8SJean-Christophe DUBOIS qdev_get_gpio_in(DEVICE(&s->a9mpcore), 309ec46eaa8SJean-Christophe DUBOIS gpio_table[i].irq_high)); 310ec46eaa8SJean-Christophe DUBOIS } 311ec46eaa8SJean-Christophe DUBOIS 312ec46eaa8SJean-Christophe DUBOIS /* Initialize all SDHC */ 313ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < FSL_IMX6_NUM_ESDHCS; i++) { 314ec46eaa8SJean-Christophe DUBOIS static const struct { 315ec46eaa8SJean-Christophe DUBOIS hwaddr addr; 316ec46eaa8SJean-Christophe DUBOIS unsigned int irq; 317ec46eaa8SJean-Christophe DUBOIS } esdhc_table[FSL_IMX6_NUM_ESDHCS] = { 318ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_uSDHC1_ADDR, FSL_IMX6_uSDHC1_IRQ }, 319ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_uSDHC2_ADDR, FSL_IMX6_uSDHC2_IRQ }, 320ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_uSDHC3_ADDR, FSL_IMX6_uSDHC3_IRQ }, 321ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_uSDHC4_ADDR, FSL_IMX6_uSDHC4_IRQ }, 322ec46eaa8SJean-Christophe DUBOIS }; 323ec46eaa8SJean-Christophe DUBOIS 3247f072603SPhilippe Mathieu-Daudé /* UHS-I SDIO3.0 SDR104 1.8V ADMA */ 3257f072603SPhilippe Mathieu-Daudé object_property_set_uint(OBJECT(&s->esdhc[i]), 3, "sd-spec-version", 3267f072603SPhilippe Mathieu-Daudé &err); 3277f072603SPhilippe Mathieu-Daudé object_property_set_uint(OBJECT(&s->esdhc[i]), IMX6_ESDHC_CAPABILITIES, 3287f072603SPhilippe Mathieu-Daudé "capareg", &err); 329ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->esdhc[i]), true, "realized", &err); 330ec46eaa8SJean-Christophe DUBOIS if (err) { 331ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 332ec46eaa8SJean-Christophe DUBOIS return; 333ec46eaa8SJean-Christophe DUBOIS } 334ec46eaa8SJean-Christophe DUBOIS sysbus_mmio_map(SYS_BUS_DEVICE(&s->esdhc[i]), 0, esdhc_table[i].addr); 335ec46eaa8SJean-Christophe DUBOIS sysbus_connect_irq(SYS_BUS_DEVICE(&s->esdhc[i]), 0, 336ec46eaa8SJean-Christophe DUBOIS qdev_get_gpio_in(DEVICE(&s->a9mpcore), 337ec46eaa8SJean-Christophe DUBOIS esdhc_table[i].irq)); 338ec46eaa8SJean-Christophe DUBOIS } 339ec46eaa8SJean-Christophe DUBOIS 340ec46eaa8SJean-Christophe DUBOIS /* Initialize all ECSPI */ 341ec46eaa8SJean-Christophe DUBOIS for (i = 0; i < FSL_IMX6_NUM_ECSPIS; i++) { 342ec46eaa8SJean-Christophe DUBOIS static const struct { 343ec46eaa8SJean-Christophe DUBOIS hwaddr addr; 344ec46eaa8SJean-Christophe DUBOIS unsigned int irq; 345ec46eaa8SJean-Christophe DUBOIS } spi_table[FSL_IMX6_NUM_ECSPIS] = { 346ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_eCSPI1_ADDR, FSL_IMX6_ECSPI1_IRQ }, 347ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_eCSPI2_ADDR, FSL_IMX6_ECSPI2_IRQ }, 348ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_eCSPI3_ADDR, FSL_IMX6_ECSPI3_IRQ }, 349ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_eCSPI4_ADDR, FSL_IMX6_ECSPI4_IRQ }, 350ec46eaa8SJean-Christophe DUBOIS { FSL_IMX6_eCSPI5_ADDR, FSL_IMX6_ECSPI5_IRQ }, 351ec46eaa8SJean-Christophe DUBOIS }; 352ec46eaa8SJean-Christophe DUBOIS 353ec46eaa8SJean-Christophe DUBOIS /* Initialize the SPI */ 354ec46eaa8SJean-Christophe DUBOIS object_property_set_bool(OBJECT(&s->spi[i]), true, "realized", &err); 355ec46eaa8SJean-Christophe DUBOIS if (err) { 356ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 357ec46eaa8SJean-Christophe DUBOIS return; 358ec46eaa8SJean-Christophe DUBOIS } 359ec46eaa8SJean-Christophe DUBOIS 360ec46eaa8SJean-Christophe DUBOIS sysbus_mmio_map(SYS_BUS_DEVICE(&s->spi[i]), 0, spi_table[i].addr); 361ec46eaa8SJean-Christophe DUBOIS sysbus_connect_irq(SYS_BUS_DEVICE(&s->spi[i]), 0, 362ec46eaa8SJean-Christophe DUBOIS qdev_get_gpio_in(DEVICE(&s->a9mpcore), 363ec46eaa8SJean-Christophe DUBOIS spi_table[i].irq)); 364ec46eaa8SJean-Christophe DUBOIS } 365ec46eaa8SJean-Christophe DUBOIS 3661fdde653SAndrey Smirnov qdev_set_nic_properties(DEVICE(&s->eth), &nd_table[0]); 367517b5e9aSJean-Christophe Dubois object_property_set_bool(OBJECT(&s->eth), true, "realized", &err); 368517b5e9aSJean-Christophe Dubois if (err) { 369517b5e9aSJean-Christophe Dubois error_propagate(errp, err); 370517b5e9aSJean-Christophe Dubois return; 371517b5e9aSJean-Christophe Dubois } 372517b5e9aSJean-Christophe Dubois sysbus_mmio_map(SYS_BUS_DEVICE(&s->eth), 0, FSL_IMX6_ENET_ADDR); 373517b5e9aSJean-Christophe Dubois sysbus_connect_irq(SYS_BUS_DEVICE(&s->eth), 0, 374517b5e9aSJean-Christophe Dubois qdev_get_gpio_in(DEVICE(&s->a9mpcore), 375517b5e9aSJean-Christophe Dubois FSL_IMX6_ENET_MAC_IRQ)); 376517b5e9aSJean-Christophe Dubois sysbus_connect_irq(SYS_BUS_DEVICE(&s->eth), 1, 377517b5e9aSJean-Christophe Dubois qdev_get_gpio_in(DEVICE(&s->a9mpcore), 378517b5e9aSJean-Christophe Dubois FSL_IMX6_ENET_MAC_1588_IRQ)); 379517b5e9aSJean-Christophe Dubois 380ec46eaa8SJean-Christophe DUBOIS /* ROM memory */ 381eda40cc1SPeter Maydell memory_region_init_rom(&s->rom, NULL, "imx6.rom", 382ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_ROM_SIZE, &err); 383ec46eaa8SJean-Christophe DUBOIS if (err) { 384ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 385ec46eaa8SJean-Christophe DUBOIS return; 386ec46eaa8SJean-Christophe DUBOIS } 387ec46eaa8SJean-Christophe DUBOIS memory_region_add_subregion(get_system_memory(), FSL_IMX6_ROM_ADDR, 388ec46eaa8SJean-Christophe DUBOIS &s->rom); 389ec46eaa8SJean-Christophe DUBOIS 390ec46eaa8SJean-Christophe DUBOIS /* CAAM memory */ 391eda40cc1SPeter Maydell memory_region_init_rom(&s->caam, NULL, "imx6.caam", 392ec46eaa8SJean-Christophe DUBOIS FSL_IMX6_CAAM_MEM_SIZE, &err); 393ec46eaa8SJean-Christophe DUBOIS if (err) { 394ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 395ec46eaa8SJean-Christophe DUBOIS return; 396ec46eaa8SJean-Christophe DUBOIS } 397ec46eaa8SJean-Christophe DUBOIS memory_region_add_subregion(get_system_memory(), FSL_IMX6_CAAM_MEM_ADDR, 398ec46eaa8SJean-Christophe DUBOIS &s->caam); 399ec46eaa8SJean-Christophe DUBOIS 400ec46eaa8SJean-Christophe DUBOIS /* OCRAM memory */ 40198a99ce0SPeter Maydell memory_region_init_ram(&s->ocram, NULL, "imx6.ocram", FSL_IMX6_OCRAM_SIZE, 402ec46eaa8SJean-Christophe DUBOIS &err); 403ec46eaa8SJean-Christophe DUBOIS if (err) { 404ec46eaa8SJean-Christophe DUBOIS error_propagate(errp, err); 405ec46eaa8SJean-Christophe DUBOIS return; 406ec46eaa8SJean-Christophe DUBOIS } 407ec46eaa8SJean-Christophe DUBOIS memory_region_add_subregion(get_system_memory(), FSL_IMX6_OCRAM_ADDR, 408ec46eaa8SJean-Christophe DUBOIS &s->ocram); 409ec46eaa8SJean-Christophe DUBOIS 410ec46eaa8SJean-Christophe DUBOIS /* internal OCRAM (256 KB) is aliased over 1 MB */ 411ec46eaa8SJean-Christophe DUBOIS memory_region_init_alias(&s->ocram_alias, NULL, "imx6.ocram_alias", 412ec46eaa8SJean-Christophe DUBOIS &s->ocram, 0, FSL_IMX6_OCRAM_ALIAS_SIZE); 413ec46eaa8SJean-Christophe DUBOIS memory_region_add_subregion(get_system_memory(), FSL_IMX6_OCRAM_ALIAS_ADDR, 414ec46eaa8SJean-Christophe DUBOIS &s->ocram_alias); 415ec46eaa8SJean-Christophe DUBOIS } 416ec46eaa8SJean-Christophe DUBOIS 417ec46eaa8SJean-Christophe DUBOIS static void fsl_imx6_class_init(ObjectClass *oc, void *data) 418ec46eaa8SJean-Christophe DUBOIS { 419ec46eaa8SJean-Christophe DUBOIS DeviceClass *dc = DEVICE_CLASS(oc); 420ec46eaa8SJean-Christophe DUBOIS 421ec46eaa8SJean-Christophe DUBOIS dc->realize = fsl_imx6_realize; 422ec46eaa8SJean-Christophe DUBOIS dc->desc = "i.MX6 SOC"; 4239bca0edbSPeter Maydell /* Reason: Uses serial_hd() in the realize() function */ 42470fbd3c4SThomas Huth dc->user_creatable = false; 425ec46eaa8SJean-Christophe DUBOIS } 426ec46eaa8SJean-Christophe DUBOIS 427ec46eaa8SJean-Christophe DUBOIS static const TypeInfo fsl_imx6_type_info = { 428ec46eaa8SJean-Christophe DUBOIS .name = TYPE_FSL_IMX6, 429ec46eaa8SJean-Christophe DUBOIS .parent = TYPE_DEVICE, 430ec46eaa8SJean-Christophe DUBOIS .instance_size = sizeof(FslIMX6State), 431ec46eaa8SJean-Christophe DUBOIS .instance_init = fsl_imx6_init, 432ec46eaa8SJean-Christophe DUBOIS .class_init = fsl_imx6_class_init, 433ec46eaa8SJean-Christophe DUBOIS }; 434ec46eaa8SJean-Christophe DUBOIS 435ec46eaa8SJean-Christophe DUBOIS static void fsl_imx6_register_types(void) 436ec46eaa8SJean-Christophe DUBOIS { 437ec46eaa8SJean-Christophe DUBOIS type_register_static(&fsl_imx6_type_info); 438ec46eaa8SJean-Christophe DUBOIS } 439ec46eaa8SJean-Christophe DUBOIS 440ec46eaa8SJean-Christophe DUBOIS type_init(fsl_imx6_register_types) 441