xref: /qemu/hw/arm/aspeed_ast2400.c (revision 26d5df9578927fce97a83975feecf1a3c2511610)
143e3346eSAndrew Jeffery /*
2ff90606fSCédric Le Goater  * ASPEED SoC family
343e3346eSAndrew Jeffery  *
443e3346eSAndrew Jeffery  * Andrew Jeffery <andrew@aj.id.au>
543e3346eSAndrew Jeffery  * Jeremy Kerr <jk@ozlabs.org>
643e3346eSAndrew Jeffery  *
743e3346eSAndrew Jeffery  * Copyright 2016 IBM Corp.
843e3346eSAndrew Jeffery  *
943e3346eSAndrew Jeffery  * This code is licensed under the GPL version 2 or later.  See
1043e3346eSAndrew Jeffery  * the COPYING file in the top-level directory.
1143e3346eSAndrew Jeffery  */
1243e3346eSAndrew Jeffery 
1343e3346eSAndrew Jeffery #include "qemu/osdep.h"
14da34e65cSMarkus Armbruster #include "qapi/error.h"
154771d756SPaolo Bonzini #include "qemu-common.h"
164771d756SPaolo Bonzini #include "cpu.h"
1743e3346eSAndrew Jeffery #include "exec/address-spaces.h"
1800442402SCédric Le Goater #include "hw/arm/aspeed_soc.h"
1943e3346eSAndrew Jeffery #include "hw/char/serial.h"
2003dd024fSPaolo Bonzini #include "qemu/log.h"
2116020011SCédric Le Goater #include "hw/i2c/aspeed_i2c.h"
2243e3346eSAndrew Jeffery 
23ff90606fSCédric Le Goater #define ASPEED_SOC_UART_5_BASE      0x00184000
24ff90606fSCédric Le Goater #define ASPEED_SOC_IOMEM_SIZE       0x00200000
25ff90606fSCédric Le Goater #define ASPEED_SOC_IOMEM_BASE       0x1E600000
26ff90606fSCédric Le Goater #define ASPEED_SOC_FMC_BASE         0x1E620000
27ff90606fSCédric Le Goater #define ASPEED_SOC_SPI_BASE         0x1E630000
286dc52326SCédric Le Goater #define ASPEED_SOC_SPI2_BASE        0x1E631000
29ff90606fSCédric Le Goater #define ASPEED_SOC_VIC_BASE         0x1E6C0000
30ff90606fSCédric Le Goater #define ASPEED_SOC_SDMC_BASE        0x1E6E0000
31ff90606fSCédric Le Goater #define ASPEED_SOC_SCU_BASE         0x1E6E2000
3274af4eecSCédric Le Goater #define ASPEED_SOC_SRAM_BASE        0x1E720000
33ff90606fSCédric Le Goater #define ASPEED_SOC_TIMER_BASE       0x1E782000
34ff90606fSCédric Le Goater #define ASPEED_SOC_I2C_BASE         0x1E78A000
3543e3346eSAndrew Jeffery 
3643e3346eSAndrew Jeffery static const int uart_irqs[] = { 9, 32, 33, 34, 10 };
3743e3346eSAndrew Jeffery static const int timer_irqs[] = { 16, 17, 18, 35, 36, 37, 38, 39, };
3843e3346eSAndrew Jeffery 
39b033271fSCédric Le Goater #define AST2400_SDRAM_BASE       0x40000000
40365aff1eSCédric Le Goater #define AST2500_SDRAM_BASE       0x80000000
41b033271fSCédric Le Goater 
42dbcabeebSCédric Le Goater static const hwaddr aspeed_soc_ast2400_spi_bases[] = { ASPEED_SOC_SPI_BASE };
436dc52326SCédric Le Goater static const char *aspeed_soc_ast2400_typenames[] = { "aspeed.smc.spi" };
44dbcabeebSCédric Le Goater 
456dc52326SCédric Le Goater static const hwaddr aspeed_soc_ast2500_spi_bases[] = { ASPEED_SOC_SPI_BASE,
466dc52326SCédric Le Goater                                                        ASPEED_SOC_SPI2_BASE};
476dc52326SCédric Le Goater static const char *aspeed_soc_ast2500_typenames[] = {
486dc52326SCédric Le Goater     "aspeed.smc.ast2500-spi1", "aspeed.smc.ast2500-spi2" };
49dbcabeebSCédric Le Goater 
50b033271fSCédric Le Goater static const AspeedSoCInfo aspeed_socs[] = {
5174af4eecSCédric Le Goater     {
5274af4eecSCédric Le Goater         .name         = "ast2400-a0",
5374af4eecSCédric Le Goater         .cpu_model    = "arm926",
5474af4eecSCédric Le Goater         .silicon_rev  = AST2400_A0_SILICON_REV,
5574af4eecSCédric Le Goater         .sdram_base   = AST2400_SDRAM_BASE,
5674af4eecSCédric Le Goater         .sram_size    = 0x8000,
5774af4eecSCédric Le Goater         .spis_num     = 1,
5874af4eecSCédric Le Goater         .spi_bases    = aspeed_soc_ast2400_spi_bases,
5974af4eecSCédric Le Goater         .fmc_typename = "aspeed.smc.fmc",
6074af4eecSCédric Le Goater         .spi_typename = aspeed_soc_ast2400_typenames,
6174af4eecSCédric Le Goater     }, {
626efbac90SCédric Le Goater         .name         = "ast2400-a1",
636efbac90SCédric Le Goater         .cpu_model    = "arm926",
646efbac90SCédric Le Goater         .silicon_rev  = AST2400_A1_SILICON_REV,
656efbac90SCédric Le Goater         .sdram_base   = AST2400_SDRAM_BASE,
666efbac90SCédric Le Goater         .sram_size    = 0x8000,
676efbac90SCédric Le Goater         .spis_num     = 1,
686efbac90SCédric Le Goater         .spi_bases    = aspeed_soc_ast2400_spi_bases,
696efbac90SCédric Le Goater         .fmc_typename = "aspeed.smc.fmc",
706efbac90SCédric Le Goater         .spi_typename = aspeed_soc_ast2400_typenames,
716efbac90SCédric Le Goater     }, {
7274af4eecSCédric Le Goater         .name         = "ast2400",
7374af4eecSCédric Le Goater         .cpu_model    = "arm926",
7474af4eecSCédric Le Goater         .silicon_rev  = AST2400_A0_SILICON_REV,
7574af4eecSCédric Le Goater         .sdram_base   = AST2400_SDRAM_BASE,
7674af4eecSCédric Le Goater         .sram_size    = 0x8000,
7774af4eecSCédric Le Goater         .spis_num     = 1,
7874af4eecSCédric Le Goater         .spi_bases    = aspeed_soc_ast2400_spi_bases,
7974af4eecSCédric Le Goater         .fmc_typename = "aspeed.smc.fmc",
8074af4eecSCédric Le Goater         .spi_typename = aspeed_soc_ast2400_typenames,
8174af4eecSCédric Le Goater     }, {
8274af4eecSCédric Le Goater         .name         = "ast2500-a1",
8374af4eecSCédric Le Goater         .cpu_model    = "arm1176",
8474af4eecSCédric Le Goater         .silicon_rev  = AST2500_A1_SILICON_REV,
8574af4eecSCédric Le Goater         .sdram_base   = AST2500_SDRAM_BASE,
8674af4eecSCédric Le Goater         .sram_size    = 0x9000,
8774af4eecSCédric Le Goater         .spis_num     = 2,
8874af4eecSCédric Le Goater         .spi_bases    = aspeed_soc_ast2500_spi_bases,
8974af4eecSCédric Le Goater         .fmc_typename = "aspeed.smc.ast2500-fmc",
9074af4eecSCédric Le Goater         .spi_typename = aspeed_soc_ast2500_typenames,
9174af4eecSCédric Le Goater     },
92b033271fSCédric Le Goater };
93b033271fSCédric Le Goater 
9443e3346eSAndrew Jeffery /*
9543e3346eSAndrew Jeffery  * IO handlers: simply catch any reads/writes to IO addresses that aren't
9643e3346eSAndrew Jeffery  * handled by a device mapping.
9743e3346eSAndrew Jeffery  */
9843e3346eSAndrew Jeffery 
99ff90606fSCédric Le Goater static uint64_t aspeed_soc_io_read(void *p, hwaddr offset, unsigned size)
10043e3346eSAndrew Jeffery {
10143e3346eSAndrew Jeffery     qemu_log_mask(LOG_UNIMP, "%s: 0x%" HWADDR_PRIx " [%u]\n",
10243e3346eSAndrew Jeffery                   __func__, offset, size);
10343e3346eSAndrew Jeffery     return 0;
10443e3346eSAndrew Jeffery }
10543e3346eSAndrew Jeffery 
106ff90606fSCédric Le Goater static void aspeed_soc_io_write(void *opaque, hwaddr offset, uint64_t value,
10743e3346eSAndrew Jeffery                 unsigned size)
10843e3346eSAndrew Jeffery {
10943e3346eSAndrew Jeffery     qemu_log_mask(LOG_UNIMP, "%s: 0x%" HWADDR_PRIx " <- 0x%" PRIx64 " [%u]\n",
11043e3346eSAndrew Jeffery                   __func__, offset, value, size);
11143e3346eSAndrew Jeffery }
11243e3346eSAndrew Jeffery 
113ff90606fSCédric Le Goater static const MemoryRegionOps aspeed_soc_io_ops = {
114ff90606fSCédric Le Goater     .read = aspeed_soc_io_read,
115ff90606fSCédric Le Goater     .write = aspeed_soc_io_write,
11643e3346eSAndrew Jeffery     .endianness = DEVICE_LITTLE_ENDIAN,
11743e3346eSAndrew Jeffery };
11843e3346eSAndrew Jeffery 
119ff90606fSCédric Le Goater static void aspeed_soc_init(Object *obj)
12043e3346eSAndrew Jeffery {
121ff90606fSCédric Le Goater     AspeedSoCState *s = ASPEED_SOC(obj);
122b033271fSCédric Le Goater     AspeedSoCClass *sc = ASPEED_SOC_GET_CLASS(s);
1232d105bd6SCédric Le Goater     char *cpu_typename;
124dbcabeebSCédric Le Goater     int i;
12543e3346eSAndrew Jeffery 
1262d105bd6SCédric Le Goater     cpu_typename = g_strdup_printf("%s-" TYPE_ARM_CPU, sc->info->cpu_model);
1272d105bd6SCédric Le Goater     object_initialize(&s->cpu, sizeof(s->cpu), cpu_typename);
1282d105bd6SCédric Le Goater     object_property_add_child(obj, "cpu", OBJECT(&s->cpu), NULL);
1292d105bd6SCédric Le Goater     g_free(cpu_typename);
13043e3346eSAndrew Jeffery 
13143e3346eSAndrew Jeffery     object_initialize(&s->vic, sizeof(s->vic), TYPE_ASPEED_VIC);
13243e3346eSAndrew Jeffery     object_property_add_child(obj, "vic", OBJECT(&s->vic), NULL);
13343e3346eSAndrew Jeffery     qdev_set_parent_bus(DEVICE(&s->vic), sysbus_get_default());
13443e3346eSAndrew Jeffery 
13543e3346eSAndrew Jeffery     object_initialize(&s->timerctrl, sizeof(s->timerctrl), TYPE_ASPEED_TIMER);
13643e3346eSAndrew Jeffery     object_property_add_child(obj, "timerctrl", OBJECT(&s->timerctrl), NULL);
13743e3346eSAndrew Jeffery     qdev_set_parent_bus(DEVICE(&s->timerctrl), sysbus_get_default());
13816020011SCédric Le Goater 
13916020011SCédric Le Goater     object_initialize(&s->i2c, sizeof(s->i2c), TYPE_ASPEED_I2C);
14016020011SCédric Le Goater     object_property_add_child(obj, "i2c", OBJECT(&s->i2c), NULL);
14116020011SCédric Le Goater     qdev_set_parent_bus(DEVICE(&s->i2c), sysbus_get_default());
142334973bbSAndrew Jeffery 
143334973bbSAndrew Jeffery     object_initialize(&s->scu, sizeof(s->scu), TYPE_ASPEED_SCU);
144334973bbSAndrew Jeffery     object_property_add_child(obj, "scu", OBJECT(&s->scu), NULL);
145334973bbSAndrew Jeffery     qdev_set_parent_bus(DEVICE(&s->scu), sysbus_get_default());
146334973bbSAndrew Jeffery     qdev_prop_set_uint32(DEVICE(&s->scu), "silicon-rev",
147b033271fSCédric Le Goater                          sc->info->silicon_rev);
148334973bbSAndrew Jeffery     object_property_add_alias(obj, "hw-strap1", OBJECT(&s->scu),
149334973bbSAndrew Jeffery                               "hw-strap1", &error_abort);
150334973bbSAndrew Jeffery     object_property_add_alias(obj, "hw-strap2", OBJECT(&s->scu),
151334973bbSAndrew Jeffery                               "hw-strap2", &error_abort);
1527c1c69bcSCédric Le Goater 
1536dc52326SCédric Le Goater     object_initialize(&s->fmc, sizeof(s->fmc), sc->info->fmc_typename);
1540e5803dfSCédric Le Goater     object_property_add_child(obj, "fmc", OBJECT(&s->fmc), NULL);
1550e5803dfSCédric Le Goater     qdev_set_parent_bus(DEVICE(&s->fmc), sysbus_get_default());
15626d5df95SCédric Le Goater     object_property_add_alias(obj, "num-cs", OBJECT(&s->fmc), "num-cs",
15726d5df95SCédric Le Goater                               &error_abort);
1587c1c69bcSCédric Le Goater 
159dbcabeebSCédric Le Goater     for (i = 0; i < sc->info->spis_num; i++) {
1606dc52326SCédric Le Goater         object_initialize(&s->spi[i], sizeof(s->spi[i]),
1616dc52326SCédric Le Goater                           sc->info->spi_typename[i]);
162bd673bd8SCédric Le Goater         object_property_add_child(obj, "spi[*]", OBJECT(&s->spi[i]), NULL);
163dbcabeebSCédric Le Goater         qdev_set_parent_bus(DEVICE(&s->spi[i]), sysbus_get_default());
164dbcabeebSCédric Le Goater     }
165c2da8a8bSCédric Le Goater 
166c2da8a8bSCédric Le Goater     object_initialize(&s->sdmc, sizeof(s->sdmc), TYPE_ASPEED_SDMC);
167c2da8a8bSCédric Le Goater     object_property_add_child(obj, "sdmc", OBJECT(&s->sdmc), NULL);
168c2da8a8bSCédric Le Goater     qdev_set_parent_bus(DEVICE(&s->sdmc), sysbus_get_default());
169c2da8a8bSCédric Le Goater     qdev_prop_set_uint32(DEVICE(&s->sdmc), "silicon-rev",
170b033271fSCédric Le Goater                          sc->info->silicon_rev);
171c6c7cfb0SCédric Le Goater     object_property_add_alias(obj, "ram-size", OBJECT(&s->sdmc),
172c6c7cfb0SCédric Le Goater                               "ram-size", &error_abort);
17343e3346eSAndrew Jeffery }
17443e3346eSAndrew Jeffery 
175ff90606fSCédric Le Goater static void aspeed_soc_realize(DeviceState *dev, Error **errp)
17643e3346eSAndrew Jeffery {
17743e3346eSAndrew Jeffery     int i;
178ff90606fSCédric Le Goater     AspeedSoCState *s = ASPEED_SOC(dev);
179dbcabeebSCédric Le Goater     AspeedSoCClass *sc = ASPEED_SOC_GET_CLASS(s);
1807c1c69bcSCédric Le Goater     Error *err = NULL, *local_err = NULL;
18143e3346eSAndrew Jeffery 
18243e3346eSAndrew Jeffery     /* IO space */
183ff90606fSCédric Le Goater     memory_region_init_io(&s->iomem, NULL, &aspeed_soc_io_ops, NULL,
184ff90606fSCédric Le Goater             "aspeed_soc.io", ASPEED_SOC_IOMEM_SIZE);
185ff90606fSCédric Le Goater     memory_region_add_subregion_overlap(get_system_memory(),
186ff90606fSCédric Le Goater                                         ASPEED_SOC_IOMEM_BASE, &s->iomem, -1);
18743e3346eSAndrew Jeffery 
1882d105bd6SCédric Le Goater     /* CPU */
1892d105bd6SCédric Le Goater     object_property_set_bool(OBJECT(&s->cpu), true, "realized", &err);
1902d105bd6SCédric Le Goater     if (err) {
1912d105bd6SCédric Le Goater         error_propagate(errp, err);
1922d105bd6SCédric Le Goater         return;
1932d105bd6SCédric Le Goater     }
1942d105bd6SCédric Le Goater 
19574af4eecSCédric Le Goater     /* SRAM */
19674af4eecSCédric Le Goater     memory_region_init_ram(&s->sram, OBJECT(dev), "aspeed.sram",
19774af4eecSCédric Le Goater                            sc->info->sram_size, &err);
19874af4eecSCédric Le Goater     if (err) {
19974af4eecSCédric Le Goater         error_propagate(errp, err);
20074af4eecSCédric Le Goater         return;
20174af4eecSCédric Le Goater     }
20274af4eecSCédric Le Goater     vmstate_register_ram_global(&s->sram);
20374af4eecSCédric Le Goater     memory_region_add_subregion(get_system_memory(), ASPEED_SOC_SRAM_BASE,
20474af4eecSCédric Le Goater                                 &s->sram);
20574af4eecSCédric Le Goater 
20643e3346eSAndrew Jeffery     /* VIC */
20743e3346eSAndrew Jeffery     object_property_set_bool(OBJECT(&s->vic), true, "realized", &err);
20843e3346eSAndrew Jeffery     if (err) {
20943e3346eSAndrew Jeffery         error_propagate(errp, err);
21043e3346eSAndrew Jeffery         return;
21143e3346eSAndrew Jeffery     }
212ff90606fSCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(&s->vic), 0, ASPEED_SOC_VIC_BASE);
21343e3346eSAndrew Jeffery     sysbus_connect_irq(SYS_BUS_DEVICE(&s->vic), 0,
2142d105bd6SCédric Le Goater                        qdev_get_gpio_in(DEVICE(&s->cpu), ARM_CPU_IRQ));
21543e3346eSAndrew Jeffery     sysbus_connect_irq(SYS_BUS_DEVICE(&s->vic), 1,
2162d105bd6SCédric Le Goater                        qdev_get_gpio_in(DEVICE(&s->cpu), ARM_CPU_FIQ));
21743e3346eSAndrew Jeffery 
21843e3346eSAndrew Jeffery     /* Timer */
21943e3346eSAndrew Jeffery     object_property_set_bool(OBJECT(&s->timerctrl), true, "realized", &err);
22043e3346eSAndrew Jeffery     if (err) {
22143e3346eSAndrew Jeffery         error_propagate(errp, err);
22243e3346eSAndrew Jeffery         return;
22343e3346eSAndrew Jeffery     }
224ff90606fSCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(&s->timerctrl), 0, ASPEED_SOC_TIMER_BASE);
22543e3346eSAndrew Jeffery     for (i = 0; i < ARRAY_SIZE(timer_irqs); i++) {
22643e3346eSAndrew Jeffery         qemu_irq irq = qdev_get_gpio_in(DEVICE(&s->vic), timer_irqs[i]);
22743e3346eSAndrew Jeffery         sysbus_connect_irq(SYS_BUS_DEVICE(&s->timerctrl), i, irq);
22843e3346eSAndrew Jeffery     }
22943e3346eSAndrew Jeffery 
230334973bbSAndrew Jeffery     /* SCU */
231334973bbSAndrew Jeffery     object_property_set_bool(OBJECT(&s->scu), true, "realized", &err);
232334973bbSAndrew Jeffery     if (err) {
233334973bbSAndrew Jeffery         error_propagate(errp, err);
234334973bbSAndrew Jeffery         return;
235334973bbSAndrew Jeffery     }
236ff90606fSCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(&s->scu), 0, ASPEED_SOC_SCU_BASE);
237334973bbSAndrew Jeffery 
23843e3346eSAndrew Jeffery     /* UART - attach an 8250 to the IO space as our UART5 */
23943e3346eSAndrew Jeffery     if (serial_hds[0]) {
24043e3346eSAndrew Jeffery         qemu_irq uart5 = qdev_get_gpio_in(DEVICE(&s->vic), uart_irqs[4]);
241ff90606fSCédric Le Goater         serial_mm_init(&s->iomem, ASPEED_SOC_UART_5_BASE, 2,
24243e3346eSAndrew Jeffery                        uart5, 38400, serial_hds[0], DEVICE_LITTLE_ENDIAN);
24343e3346eSAndrew Jeffery     }
24416020011SCédric Le Goater 
24516020011SCédric Le Goater     /* I2C */
24616020011SCédric Le Goater     object_property_set_bool(OBJECT(&s->i2c), true, "realized", &err);
24716020011SCédric Le Goater     if (err) {
24816020011SCédric Le Goater         error_propagate(errp, err);
24916020011SCédric Le Goater         return;
25016020011SCédric Le Goater     }
251ff90606fSCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(&s->i2c), 0, ASPEED_SOC_I2C_BASE);
25216020011SCédric Le Goater     sysbus_connect_irq(SYS_BUS_DEVICE(&s->i2c), 0,
25316020011SCédric Le Goater                        qdev_get_gpio_in(DEVICE(&s->vic), 12));
2547c1c69bcSCédric Le Goater 
25526d5df95SCédric Le Goater     /* FMC, The number of CS is set at the board level */
25626d5df95SCédric Le Goater     object_property_set_bool(OBJECT(&s->fmc), true, "realized", &err);
2577c1c69bcSCédric Le Goater     if (err) {
2587c1c69bcSCédric Le Goater         error_propagate(errp, err);
2597c1c69bcSCédric Le Goater         return;
2607c1c69bcSCédric Le Goater     }
2610e5803dfSCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(&s->fmc), 0, ASPEED_SOC_FMC_BASE);
262dcb83444SCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(&s->fmc), 1,
263dcb83444SCédric Le Goater                     s->fmc.ctrl->flash_window_base);
2640e5803dfSCédric Le Goater     sysbus_connect_irq(SYS_BUS_DEVICE(&s->fmc), 0,
2657c1c69bcSCédric Le Goater                        qdev_get_gpio_in(DEVICE(&s->vic), 19));
2667c1c69bcSCédric Le Goater 
2677c1c69bcSCédric Le Goater     /* SPI */
268dbcabeebSCédric Le Goater     for (i = 0; i < sc->info->spis_num; i++) {
269dbcabeebSCédric Le Goater         object_property_set_int(OBJECT(&s->spi[i]), 1, "num-cs", &err);
270dbcabeebSCédric Le Goater         object_property_set_bool(OBJECT(&s->spi[i]), true, "realized",
271dbcabeebSCédric Le Goater                                  &local_err);
2727c1c69bcSCédric Le Goater         error_propagate(&err, local_err);
2737c1c69bcSCédric Le Goater         if (err) {
2747c1c69bcSCédric Le Goater             error_propagate(errp, err);
2757c1c69bcSCédric Le Goater             return;
2767c1c69bcSCédric Le Goater         }
277dbcabeebSCédric Le Goater         sysbus_mmio_map(SYS_BUS_DEVICE(&s->spi[i]), 0, sc->info->spi_bases[i]);
278dbcabeebSCédric Le Goater         sysbus_mmio_map(SYS_BUS_DEVICE(&s->spi[i]), 1,
279dbcabeebSCédric Le Goater                         s->spi[i].ctrl->flash_window_base);
280dbcabeebSCédric Le Goater     }
281c2da8a8bSCédric Le Goater 
282c2da8a8bSCédric Le Goater     /* SDMC - SDRAM Memory Controller */
283c2da8a8bSCédric Le Goater     object_property_set_bool(OBJECT(&s->sdmc), true, "realized", &err);
284c2da8a8bSCédric Le Goater     if (err) {
285c2da8a8bSCédric Le Goater         error_propagate(errp, err);
286c2da8a8bSCédric Le Goater         return;
287c2da8a8bSCédric Le Goater     }
288ff90606fSCédric Le Goater     sysbus_mmio_map(SYS_BUS_DEVICE(&s->sdmc), 0, ASPEED_SOC_SDMC_BASE);
28943e3346eSAndrew Jeffery }
29043e3346eSAndrew Jeffery 
291ff90606fSCédric Le Goater static void aspeed_soc_class_init(ObjectClass *oc, void *data)
29243e3346eSAndrew Jeffery {
29343e3346eSAndrew Jeffery     DeviceClass *dc = DEVICE_CLASS(oc);
294b033271fSCédric Le Goater     AspeedSoCClass *sc = ASPEED_SOC_CLASS(oc);
29543e3346eSAndrew Jeffery 
296b033271fSCédric Le Goater     sc->info = (AspeedSoCInfo *) data;
297ff90606fSCédric Le Goater     dc->realize = aspeed_soc_realize;
29843e3346eSAndrew Jeffery }
29943e3346eSAndrew Jeffery 
300ff90606fSCédric Le Goater static const TypeInfo aspeed_soc_type_info = {
301ff90606fSCédric Le Goater     .name           = TYPE_ASPEED_SOC,
302b033271fSCédric Le Goater     .parent         = TYPE_DEVICE,
303ff90606fSCédric Le Goater     .instance_init  = aspeed_soc_init,
304b033271fSCédric Le Goater     .instance_size  = sizeof(AspeedSoCState),
305b033271fSCédric Le Goater     .class_size     = sizeof(AspeedSoCClass),
306b033271fSCédric Le Goater     .abstract       = true,
30743e3346eSAndrew Jeffery };
30843e3346eSAndrew Jeffery 
309ff90606fSCédric Le Goater static void aspeed_soc_register_types(void)
31043e3346eSAndrew Jeffery {
311b033271fSCédric Le Goater     int i;
312b033271fSCédric Le Goater 
313ff90606fSCédric Le Goater     type_register_static(&aspeed_soc_type_info);
314b033271fSCédric Le Goater     for (i = 0; i < ARRAY_SIZE(aspeed_socs); ++i) {
315b033271fSCédric Le Goater         TypeInfo ti = {
316b033271fSCédric Le Goater             .name       = aspeed_socs[i].name,
317b033271fSCédric Le Goater             .parent     = TYPE_ASPEED_SOC,
318b033271fSCédric Le Goater             .class_init = aspeed_soc_class_init,
319b033271fSCédric Le Goater             .class_data = (void *) &aspeed_socs[i],
320b033271fSCédric Le Goater         };
321b033271fSCédric Le Goater         type_register(&ti);
322b033271fSCédric Le Goater     }
32343e3346eSAndrew Jeffery }
32443e3346eSAndrew Jeffery 
325ff90606fSCédric Le Goater type_init(aspeed_soc_register_types)
326