xref: /linux/include/dt-bindings/clock/qcom,gcc-sm6350.h (revision 762f99f4f3cb41a775b5157dd761217beba65873)
1920e9b9cSKonrad Dybcio /* SPDX-License-Identifier: (GPL-2.0-only OR BSD-2-Clause) */
2920e9b9cSKonrad Dybcio /*
3920e9b9cSKonrad Dybcio  * Copyright (c) 2021, The Linux Foundation. All rights reserved.
4920e9b9cSKonrad Dybcio  * Copyright (c) 2021, Konrad Dybcio <konrad.dybcio@somainline.org>
5920e9b9cSKonrad Dybcio  */
6920e9b9cSKonrad Dybcio 
7920e9b9cSKonrad Dybcio #ifndef _DT_BINDINGS_CLK_QCOM_GCC_SM6350_H
8920e9b9cSKonrad Dybcio #define _DT_BINDINGS_CLK_QCOM_GCC_SM6350_H
9920e9b9cSKonrad Dybcio 
10920e9b9cSKonrad Dybcio /* GCC clocks */
11920e9b9cSKonrad Dybcio #define GPLL0					0
12920e9b9cSKonrad Dybcio #define GPLL0_OUT_EVEN				1
13920e9b9cSKonrad Dybcio #define GPLL0_OUT_ODD				2
14920e9b9cSKonrad Dybcio #define GPLL6					3
15920e9b9cSKonrad Dybcio #define GPLL6_OUT_EVEN				4
16920e9b9cSKonrad Dybcio #define GPLL7					5
17920e9b9cSKonrad Dybcio #define GCC_AGGRE_CNOC_PERIPH_CENTER_AHB_CLK	6
18920e9b9cSKonrad Dybcio #define GCC_AGGRE_NOC_CENTER_AHB_CLK		7
19920e9b9cSKonrad Dybcio #define GCC_AGGRE_NOC_PCIE_SF_AXI_CLK		8
20920e9b9cSKonrad Dybcio #define GCC_AGGRE_NOC_PCIE_TBU_CLK		9
21920e9b9cSKonrad Dybcio #define GCC_AGGRE_NOC_WLAN_AXI_CLK		10
22920e9b9cSKonrad Dybcio #define GCC_AGGRE_UFS_PHY_AXI_CLK		11
23920e9b9cSKonrad Dybcio #define GCC_AGGRE_USB3_PRIM_AXI_CLK		12
24920e9b9cSKonrad Dybcio #define GCC_BOOT_ROM_AHB_CLK			13
25920e9b9cSKonrad Dybcio #define GCC_CAMERA_AHB_CLK			14
26920e9b9cSKonrad Dybcio #define GCC_CAMERA_AXI_CLK			15
27920e9b9cSKonrad Dybcio #define GCC_CAMERA_THROTTLE_NRT_AXI_CLK		16
28920e9b9cSKonrad Dybcio #define GCC_CAMERA_THROTTLE_RT_AXI_CLK		17
29920e9b9cSKonrad Dybcio #define GCC_CAMERA_XO_CLK			18
30920e9b9cSKonrad Dybcio #define GCC_CE1_AHB_CLK				19
31920e9b9cSKonrad Dybcio #define GCC_CE1_AXI_CLK				20
32920e9b9cSKonrad Dybcio #define GCC_CE1_CLK				21
33920e9b9cSKonrad Dybcio #define GCC_CFG_NOC_USB3_PRIM_AXI_CLK		22
34920e9b9cSKonrad Dybcio #define GCC_CPUSS_AHB_CLK			23
35920e9b9cSKonrad Dybcio #define GCC_CPUSS_AHB_CLK_SRC			24
36920e9b9cSKonrad Dybcio #define GCC_CPUSS_AHB_DIV_CLK_SRC		25
37920e9b9cSKonrad Dybcio #define GCC_CPUSS_GNOC_CLK			26
38920e9b9cSKonrad Dybcio #define GCC_CPUSS_RBCPR_CLK			27
39920e9b9cSKonrad Dybcio #define GCC_DDRSS_GPU_AXI_CLK			28
40920e9b9cSKonrad Dybcio #define GCC_DISP_AHB_CLK			29
41920e9b9cSKonrad Dybcio #define GCC_DISP_AXI_CLK			30
42920e9b9cSKonrad Dybcio #define GCC_DISP_CC_SLEEP_CLK			31
43920e9b9cSKonrad Dybcio #define GCC_DISP_CC_XO_CLK			32
44920e9b9cSKonrad Dybcio #define GCC_DISP_GPLL0_CLK			33
45920e9b9cSKonrad Dybcio #define GCC_DISP_THROTTLE_AXI_CLK		34
46920e9b9cSKonrad Dybcio #define GCC_DISP_XO_CLK				35
47920e9b9cSKonrad Dybcio #define GCC_GP1_CLK				36
48920e9b9cSKonrad Dybcio #define GCC_GP1_CLK_SRC				37
49920e9b9cSKonrad Dybcio #define GCC_GP2_CLK				38
50920e9b9cSKonrad Dybcio #define GCC_GP2_CLK_SRC				39
51920e9b9cSKonrad Dybcio #define GCC_GP3_CLK				40
52920e9b9cSKonrad Dybcio #define GCC_GP3_CLK_SRC				41
53920e9b9cSKonrad Dybcio #define GCC_GPU_CFG_AHB_CLK			42
54920e9b9cSKonrad Dybcio #define GCC_GPU_GPLL0_CLK			43
55920e9b9cSKonrad Dybcio #define GCC_GPU_GPLL0_DIV_CLK			44
56920e9b9cSKonrad Dybcio #define GCC_GPU_MEMNOC_GFX_CLK			45
57920e9b9cSKonrad Dybcio #define GCC_GPU_SNOC_DVM_GFX_CLK		46
58920e9b9cSKonrad Dybcio #define GCC_NPU_AXI_CLK				47
59920e9b9cSKonrad Dybcio #define GCC_NPU_BWMON_AXI_CLK			48
60920e9b9cSKonrad Dybcio #define GCC_NPU_BWMON_DMA_CFG_AHB_CLK		49
61920e9b9cSKonrad Dybcio #define GCC_NPU_BWMON_DSP_CFG_AHB_CLK		50
62920e9b9cSKonrad Dybcio #define GCC_NPU_CFG_AHB_CLK			51
63920e9b9cSKonrad Dybcio #define GCC_NPU_DMA_CLK				52
64920e9b9cSKonrad Dybcio #define GCC_NPU_GPLL0_CLK			53
65920e9b9cSKonrad Dybcio #define GCC_NPU_GPLL0_DIV_CLK			54
66920e9b9cSKonrad Dybcio #define GCC_PCIE_0_AUX_CLK			55
67920e9b9cSKonrad Dybcio #define GCC_PCIE_0_AUX_CLK_SRC			56
68920e9b9cSKonrad Dybcio #define GCC_PCIE_0_CFG_AHB_CLK			57
69920e9b9cSKonrad Dybcio #define GCC_PCIE_0_MSTR_AXI_CLK			58
70920e9b9cSKonrad Dybcio #define GCC_PCIE_0_PIPE_CLK			59
71920e9b9cSKonrad Dybcio #define GCC_PCIE_0_SLV_AXI_CLK			60
72920e9b9cSKonrad Dybcio #define GCC_PCIE_0_SLV_Q2A_AXI_CLK		61
73920e9b9cSKonrad Dybcio #define GCC_PCIE_PHY_RCHNG_CLK			62
74920e9b9cSKonrad Dybcio #define GCC_PCIE_PHY_RCHNG_CLK_SRC		63
75920e9b9cSKonrad Dybcio #define GCC_PDM2_CLK				64
76920e9b9cSKonrad Dybcio #define GCC_PDM2_CLK_SRC			65
77920e9b9cSKonrad Dybcio #define GCC_PDM_AHB_CLK				66
78920e9b9cSKonrad Dybcio #define GCC_PDM_XO4_CLK				67
79920e9b9cSKonrad Dybcio #define GCC_PRNG_AHB_CLK			68
80920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_CORE_2X_CLK		69
81920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_CORE_CLK		70
82920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S0_CLK			71
83920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S0_CLK_SRC		72
84920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S1_CLK			73
85920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S1_CLK_SRC		74
86920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S2_CLK			75
87920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S2_CLK_SRC		76
88920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S3_CLK			77
89920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S3_CLK_SRC		78
90920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S4_CLK			79
91920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S4_CLK_SRC		80
92920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S5_CLK			81
93920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP0_S5_CLK_SRC		82
94920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_CORE_2X_CLK		83
95920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_CORE_CLK		84
96920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S0_CLK			85
97920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S0_CLK_SRC		86
98920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S1_CLK			87
99920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S1_CLK_SRC		88
100920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S2_CLK			89
101920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S2_CLK_SRC		90
102920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S3_CLK			91
103920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S3_CLK_SRC		92
104920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S4_CLK			93
105920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S4_CLK_SRC		94
106920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S5_CLK			95
107920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP1_S5_CLK_SRC		96
108920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP_0_M_AHB_CLK		97
109920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP_0_S_AHB_CLK		98
110920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP_1_M_AHB_CLK		99
111920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAP_1_S_AHB_CLK		100
112920e9b9cSKonrad Dybcio #define GCC_SDCC1_AHB_CLK			101
113920e9b9cSKonrad Dybcio #define GCC_SDCC1_APPS_CLK			102
114920e9b9cSKonrad Dybcio #define GCC_SDCC1_APPS_CLK_SRC			103
115920e9b9cSKonrad Dybcio #define GCC_SDCC1_ICE_CORE_CLK			104
116920e9b9cSKonrad Dybcio #define GCC_SDCC1_ICE_CORE_CLK_SRC		105
117920e9b9cSKonrad Dybcio #define GCC_SDCC2_AHB_CLK			106
118920e9b9cSKonrad Dybcio #define GCC_SDCC2_APPS_CLK			107
119920e9b9cSKonrad Dybcio #define GCC_SDCC2_APPS_CLK_SRC			108
120920e9b9cSKonrad Dybcio #define GCC_SYS_NOC_CPUSS_AHB_CLK		109
121920e9b9cSKonrad Dybcio #define GCC_UFS_MEM_CLKREF_CLK			110
122920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_AHB_CLK			111
123920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_AXI_CLK			112
124920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_AXI_CLK_SRC			113
125920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_ICE_CORE_CLK		114
126920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_ICE_CORE_CLK_SRC		115
127920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_PHY_AUX_CLK			116
128920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_PHY_AUX_CLK_SRC		117
129920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_RX_SYMBOL_0_CLK		118
130920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_RX_SYMBOL_1_CLK		119
131920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_TX_SYMBOL_0_CLK		120
132920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_UNIPRO_CORE_CLK		121
133920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_UNIPRO_CORE_CLK_SRC		122
134920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_MASTER_CLK		123
135920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_MASTER_CLK_SRC		124
136920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_MOCK_UTMI_CLK		125
137920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_MOCK_UTMI_CLK_SRC	126
138920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_MOCK_UTMI_DIV_CLK_SRC	127
139920e9b9cSKonrad Dybcio #define GCC_USB3_PRIM_CLKREF_CLK		128
140920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_SLEEP_CLK		129
141920e9b9cSKonrad Dybcio #define GCC_USB3_PRIM_PHY_AUX_CLK		130
142920e9b9cSKonrad Dybcio #define GCC_USB3_PRIM_PHY_AUX_CLK_SRC		131
143920e9b9cSKonrad Dybcio #define GCC_USB3_PRIM_PHY_COM_AUX_CLK		132
144920e9b9cSKonrad Dybcio #define GCC_USB3_PRIM_PHY_PIPE_CLK		133
145920e9b9cSKonrad Dybcio #define GCC_VIDEO_AHB_CLK			134
146920e9b9cSKonrad Dybcio #define GCC_VIDEO_AXI_CLK			135
147920e9b9cSKonrad Dybcio #define GCC_VIDEO_THROTTLE_AXI_CLK		136
148920e9b9cSKonrad Dybcio #define GCC_VIDEO_XO_CLK			137
149920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_PHY_AUX_HW_CTL_CLK		138
150920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_AXI_HW_CTL_CLK		139
151920e9b9cSKonrad Dybcio #define GCC_AGGRE_UFS_PHY_AXI_HW_CTL_CLK	140
152920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_UNIPRO_CORE_HW_CTL_CLK	141
153920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_ICE_CORE_HW_CTL_CLK		142
154920e9b9cSKonrad Dybcio #define GCC_RX5_PCIE_CLKREF_CLK			143
155920e9b9cSKonrad Dybcio #define GCC_GPU_GPLL0_MAIN_DIV_CLK_SRC		144
156920e9b9cSKonrad Dybcio #define GCC_NPU_PLL0_MAIN_DIV_CLK_SRC		145
157920e9b9cSKonrad Dybcio 
158920e9b9cSKonrad Dybcio /* GCC resets */
159920e9b9cSKonrad Dybcio #define GCC_QUSB2PHY_PRIM_BCR			0
160920e9b9cSKonrad Dybcio #define GCC_QUSB2PHY_SEC_BCR			1
161920e9b9cSKonrad Dybcio #define GCC_SDCC1_BCR				2
162920e9b9cSKonrad Dybcio #define GCC_SDCC2_BCR				3
163920e9b9cSKonrad Dybcio #define GCC_UFS_PHY_BCR				4
164920e9b9cSKonrad Dybcio #define GCC_USB30_PRIM_BCR			5
165920e9b9cSKonrad Dybcio #define GCC_PCIE_0_BCR				6
166920e9b9cSKonrad Dybcio #define GCC_PCIE_0_PHY_BCR			7
167920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAPPER_0_BCR			8
168920e9b9cSKonrad Dybcio #define GCC_QUPV3_WRAPPER_1_BCR			9
169920e9b9cSKonrad Dybcio #define GCC_USB3_PHY_PRIM_BCR			10
170920e9b9cSKonrad Dybcio #define GCC_USB3_DP_PHY_PRIM_BCR		11
171920e9b9cSKonrad Dybcio 
172920e9b9cSKonrad Dybcio /* GCC GDSCs */
173920e9b9cSKonrad Dybcio #define USB30_PRIM_GDSC				0
174920e9b9cSKonrad Dybcio #define UFS_PHY_GDSC				1
175920e9b9cSKonrad Dybcio #define HLOS1_VOTE_MMNOC_MMU_TBU_HF0_GDSC	2
176920e9b9cSKonrad Dybcio #define HLOS1_VOTE_MMNOC_MMU_TBU_HF1_GDSC	3
177920e9b9cSKonrad Dybcio 
178920e9b9cSKonrad Dybcio #endif
179