xref: /linux/include/dt-bindings/clock/qcom,gcc-mdm9607.h (revision 762f99f4f3cb41a775b5157dd761217beba65873)
16faa7e4dSKonrad Dybcio /* SPDX-License-Identifier: (GPL-2.0-or-later OR BSD-2-Clause) */
26faa7e4dSKonrad Dybcio /*
36faa7e4dSKonrad Dybcio  * Copyright (c) 2021, Konrad Dybcio <konrad.dybcio@somainline.org>
46faa7e4dSKonrad Dybcio  */
56faa7e4dSKonrad Dybcio 
66faa7e4dSKonrad Dybcio #ifndef _DT_BINDINGS_CLK_MSM_GCC_9607_H
76faa7e4dSKonrad Dybcio #define _DT_BINDINGS_CLK_MSM_GCC_9607_H
86faa7e4dSKonrad Dybcio 
96faa7e4dSKonrad Dybcio #define GPLL0							0
106faa7e4dSKonrad Dybcio #define GPLL0_EARLY						1
116faa7e4dSKonrad Dybcio #define GPLL1							2
126faa7e4dSKonrad Dybcio #define GPLL1_VOTE						3
136faa7e4dSKonrad Dybcio #define GPLL2							4
146faa7e4dSKonrad Dybcio #define GPLL2_EARLY						5
156faa7e4dSKonrad Dybcio #define PCNOC_BFDCD_CLK_SRC				6
166faa7e4dSKonrad Dybcio #define SYSTEM_NOC_BFDCD_CLK_SRC		7
176faa7e4dSKonrad Dybcio #define GCC_SMMU_CFG_CLK				8
186faa7e4dSKonrad Dybcio #define APSS_AHB_CLK_SRC				9
196faa7e4dSKonrad Dybcio #define GCC_QDSS_DAP_CLK				10
206faa7e4dSKonrad Dybcio #define BLSP1_QUP1_I2C_APPS_CLK_SRC		11
216faa7e4dSKonrad Dybcio #define BLSP1_QUP1_SPI_APPS_CLK_SRC		12
226faa7e4dSKonrad Dybcio #define BLSP1_QUP2_I2C_APPS_CLK_SRC		13
236faa7e4dSKonrad Dybcio #define BLSP1_QUP2_SPI_APPS_CLK_SRC		14
246faa7e4dSKonrad Dybcio #define BLSP1_QUP3_I2C_APPS_CLK_SRC		15
256faa7e4dSKonrad Dybcio #define BLSP1_QUP3_SPI_APPS_CLK_SRC		16
266faa7e4dSKonrad Dybcio #define BLSP1_QUP4_I2C_APPS_CLK_SRC		17
276faa7e4dSKonrad Dybcio #define BLSP1_QUP4_SPI_APPS_CLK_SRC		18
286faa7e4dSKonrad Dybcio #define BLSP1_QUP5_I2C_APPS_CLK_SRC		19
296faa7e4dSKonrad Dybcio #define BLSP1_QUP5_SPI_APPS_CLK_SRC		20
306faa7e4dSKonrad Dybcio #define BLSP1_QUP6_I2C_APPS_CLK_SRC		21
316faa7e4dSKonrad Dybcio #define BLSP1_QUP6_SPI_APPS_CLK_SRC		22
326faa7e4dSKonrad Dybcio #define BLSP1_UART1_APPS_CLK_SRC		23
336faa7e4dSKonrad Dybcio #define BLSP1_UART2_APPS_CLK_SRC		24
346faa7e4dSKonrad Dybcio #define CRYPTO_CLK_SRC					25
356faa7e4dSKonrad Dybcio #define GP1_CLK_SRC						26
366faa7e4dSKonrad Dybcio #define GP2_CLK_SRC						27
376faa7e4dSKonrad Dybcio #define GP3_CLK_SRC						28
386faa7e4dSKonrad Dybcio #define PDM2_CLK_SRC					29
396faa7e4dSKonrad Dybcio #define SDCC1_APPS_CLK_SRC				30
406faa7e4dSKonrad Dybcio #define SDCC2_APPS_CLK_SRC				31
416faa7e4dSKonrad Dybcio #define APSS_TCU_CLK_SRC				32
426faa7e4dSKonrad Dybcio #define USB_HS_SYSTEM_CLK_SRC			33
436faa7e4dSKonrad Dybcio #define GCC_BLSP1_AHB_CLK				34
446faa7e4dSKonrad Dybcio #define GCC_BLSP1_SLEEP_CLK				35
456faa7e4dSKonrad Dybcio #define GCC_BLSP1_QUP1_I2C_APPS_CLK		36
466faa7e4dSKonrad Dybcio #define GCC_BLSP1_QUP1_SPI_APPS_CLK		37
476faa7e4dSKonrad Dybcio #define GCC_BLSP1_QUP2_I2C_APPS_CLK		38
486faa7e4dSKonrad Dybcio #define GCC_BLSP1_QUP2_SPI_APPS_CLK		39
496faa7e4dSKonrad Dybcio #define GCC_BLSP1_QUP3_I2C_APPS_CLK		40
506faa7e4dSKonrad Dybcio #define GCC_BLSP1_QUP3_SPI_APPS_CLK		41
516faa7e4dSKonrad Dybcio #define GCC_BLSP1_QUP4_I2C_APPS_CLK		42
526faa7e4dSKonrad Dybcio #define GCC_BLSP1_QUP4_SPI_APPS_CLK		43
536faa7e4dSKonrad Dybcio #define GCC_BLSP1_QUP5_I2C_APPS_CLK		44
546faa7e4dSKonrad Dybcio #define GCC_BLSP1_QUP5_SPI_APPS_CLK		45
556faa7e4dSKonrad Dybcio #define GCC_BLSP1_QUP6_I2C_APPS_CLK		46
566faa7e4dSKonrad Dybcio #define GCC_BLSP1_QUP6_SPI_APPS_CLK		47
576faa7e4dSKonrad Dybcio #define GCC_BLSP1_UART1_APPS_CLK		48
586faa7e4dSKonrad Dybcio #define GCC_BLSP1_UART2_APPS_CLK		49
596faa7e4dSKonrad Dybcio #define GCC_BOOT_ROM_AHB_CLK			50
606faa7e4dSKonrad Dybcio #define GCC_CRYPTO_AHB_CLK				51
616faa7e4dSKonrad Dybcio #define GCC_CRYPTO_AXI_CLK				52
626faa7e4dSKonrad Dybcio #define GCC_CRYPTO_CLK					53
636faa7e4dSKonrad Dybcio #define GCC_GP1_CLK						54
646faa7e4dSKonrad Dybcio #define GCC_GP2_CLK						55
656faa7e4dSKonrad Dybcio #define GCC_GP3_CLK						56
666faa7e4dSKonrad Dybcio #define GCC_MSS_CFG_AHB_CLK				57
676faa7e4dSKonrad Dybcio #define GCC_PDM2_CLK					58
686faa7e4dSKonrad Dybcio #define GCC_PDM_AHB_CLK					59
696faa7e4dSKonrad Dybcio #define GCC_PRNG_AHB_CLK				60
706faa7e4dSKonrad Dybcio #define GCC_SDCC1_AHB_CLK				61
716faa7e4dSKonrad Dybcio #define GCC_SDCC1_APPS_CLK				62
726faa7e4dSKonrad Dybcio #define GCC_SDCC2_AHB_CLK				63
736faa7e4dSKonrad Dybcio #define GCC_SDCC2_APPS_CLK				64
746faa7e4dSKonrad Dybcio #define GCC_USB2A_PHY_SLEEP_CLK			65
756faa7e4dSKonrad Dybcio #define GCC_USB_HS_AHB_CLK				66
766faa7e4dSKonrad Dybcio #define GCC_USB_HS_SYSTEM_CLK			67
776faa7e4dSKonrad Dybcio #define GCC_APSS_TCU_CLK				68
786faa7e4dSKonrad Dybcio #define GCC_MSS_Q6_BIMC_AXI_CLK			69
796faa7e4dSKonrad Dybcio #define BIMC_PLL						70
806faa7e4dSKonrad Dybcio #define BIMC_PLL_VOTE					71
816faa7e4dSKonrad Dybcio #define BIMC_DDR_CLK_SRC				72
826faa7e4dSKonrad Dybcio #define BLSP1_UART3_APPS_CLK_SRC		73
836faa7e4dSKonrad Dybcio #define BLSP1_UART4_APPS_CLK_SRC		74
846faa7e4dSKonrad Dybcio #define BLSP1_UART5_APPS_CLK_SRC		75
856faa7e4dSKonrad Dybcio #define BLSP1_UART6_APPS_CLK_SRC		76
866faa7e4dSKonrad Dybcio #define GCC_BLSP1_UART3_APPS_CLK		77
876faa7e4dSKonrad Dybcio #define GCC_BLSP1_UART4_APPS_CLK		78
886faa7e4dSKonrad Dybcio #define GCC_BLSP1_UART5_APPS_CLK		79
896faa7e4dSKonrad Dybcio #define GCC_BLSP1_UART6_APPS_CLK		80
906faa7e4dSKonrad Dybcio #define GCC_APSS_AHB_CLK				81
916faa7e4dSKonrad Dybcio #define GCC_APSS_AXI_CLK				82
926faa7e4dSKonrad Dybcio #define GCC_USB_HS_PHY_CFG_AHB_CLK			83
936faa7e4dSKonrad Dybcio #define GCC_USB_HSIC_CLK_SRC			84
946faa7e4dSKonrad Dybcio #define GCC_USB_HSIC_IO_CAL_CLK_SRC		85
956faa7e4dSKonrad Dybcio #define GCC_USB_HSIC_SYSTEM_CLK_SRC		86
966faa7e4dSKonrad Dybcio 
976faa7e4dSKonrad Dybcio /* Resets */
986faa7e4dSKonrad Dybcio #define USB2_HS_PHY_ONLY_BCR			0
996faa7e4dSKonrad Dybcio #define QUSB2_PHY_BCR					1
1006faa7e4dSKonrad Dybcio #define GCC_MSS_RESTART					2
1016faa7e4dSKonrad Dybcio #define USB_HS_HSIC_BCR					3
1026faa7e4dSKonrad Dybcio #define USB_HS_BCR						4
1036faa7e4dSKonrad Dybcio 
1046faa7e4dSKonrad Dybcio #endif
105