1c01e9a11SStefan Wahren /* 2c01e9a11SStefan Wahren * Freescale MXS On-Chip OTP driver 3c01e9a11SStefan Wahren * 4c01e9a11SStefan Wahren * Copyright (C) 2015 Stefan Wahren <stefan.wahren@i2se.com> 5c01e9a11SStefan Wahren * 6c01e9a11SStefan Wahren * Based on the driver from Huang Shijie and Christoph G. Baumann 7c01e9a11SStefan Wahren * 8c01e9a11SStefan Wahren * This program is free software; you can redistribute it and/or modify 9c01e9a11SStefan Wahren * it under the terms of the GNU General Public License as published by 10c01e9a11SStefan Wahren * the Free Software Foundation; either version 2 of the License, or 11c01e9a11SStefan Wahren * (at your option) any later version. 12c01e9a11SStefan Wahren * 13c01e9a11SStefan Wahren * This program is distributed in the hope that it will be useful, 14c01e9a11SStefan Wahren * but WITHOUT ANY WARRANTY; without even the implied warranty of 15c01e9a11SStefan Wahren * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 16c01e9a11SStefan Wahren * GNU General Public License for more details. 17c01e9a11SStefan Wahren * 18c01e9a11SStefan Wahren */ 19c01e9a11SStefan Wahren #include <linux/clk.h> 20c01e9a11SStefan Wahren #include <linux/delay.h> 21c01e9a11SStefan Wahren #include <linux/device.h> 22c01e9a11SStefan Wahren #include <linux/err.h> 23c01e9a11SStefan Wahren #include <linux/io.h> 24c01e9a11SStefan Wahren #include <linux/module.h> 25c01e9a11SStefan Wahren #include <linux/nvmem-provider.h> 26c01e9a11SStefan Wahren #include <linux/of_device.h> 27c01e9a11SStefan Wahren #include <linux/platform_device.h> 28c01e9a11SStefan Wahren #include <linux/slab.h> 29c01e9a11SStefan Wahren #include <linux/stmp_device.h> 30c01e9a11SStefan Wahren 31c01e9a11SStefan Wahren /* OCOTP registers and bits */ 32c01e9a11SStefan Wahren 33c01e9a11SStefan Wahren #define BM_OCOTP_CTRL_RD_BANK_OPEN BIT(12) 34c01e9a11SStefan Wahren #define BM_OCOTP_CTRL_ERROR BIT(9) 35c01e9a11SStefan Wahren #define BM_OCOTP_CTRL_BUSY BIT(8) 36c01e9a11SStefan Wahren 37c01e9a11SStefan Wahren #define OCOTP_TIMEOUT 10000 38c01e9a11SStefan Wahren #define OCOTP_DATA_OFFSET 0x20 39c01e9a11SStefan Wahren 40c01e9a11SStefan Wahren struct mxs_ocotp { 41c01e9a11SStefan Wahren struct clk *clk; 42c01e9a11SStefan Wahren void __iomem *base; 43c01e9a11SStefan Wahren struct nvmem_device *nvmem; 44c01e9a11SStefan Wahren }; 45c01e9a11SStefan Wahren 46c01e9a11SStefan Wahren static int mxs_ocotp_wait(struct mxs_ocotp *otp) 47c01e9a11SStefan Wahren { 48c01e9a11SStefan Wahren int timeout = OCOTP_TIMEOUT; 49c01e9a11SStefan Wahren unsigned int status = 0; 50c01e9a11SStefan Wahren 51c01e9a11SStefan Wahren while (timeout--) { 52c01e9a11SStefan Wahren status = readl(otp->base); 53c01e9a11SStefan Wahren 54c01e9a11SStefan Wahren if (!(status & (BM_OCOTP_CTRL_BUSY | BM_OCOTP_CTRL_ERROR))) 55c01e9a11SStefan Wahren break; 56c01e9a11SStefan Wahren 57c01e9a11SStefan Wahren cpu_relax(); 58c01e9a11SStefan Wahren } 59c01e9a11SStefan Wahren 60c01e9a11SStefan Wahren if (status & BM_OCOTP_CTRL_BUSY) 61c01e9a11SStefan Wahren return -EBUSY; 62c01e9a11SStefan Wahren else if (status & BM_OCOTP_CTRL_ERROR) 63c01e9a11SStefan Wahren return -EIO; 64c01e9a11SStefan Wahren 65c01e9a11SStefan Wahren return 0; 66c01e9a11SStefan Wahren } 67c01e9a11SStefan Wahren 687d8867d7SSrinivas Kandagatla static int mxs_ocotp_read(void *context, unsigned int offset, 697d8867d7SSrinivas Kandagatla void *val, size_t bytes) 70c01e9a11SStefan Wahren { 71c01e9a11SStefan Wahren struct mxs_ocotp *otp = context; 72c01e9a11SStefan Wahren u32 *buf = val; 73c01e9a11SStefan Wahren int ret; 74c01e9a11SStefan Wahren 75c01e9a11SStefan Wahren ret = clk_enable(otp->clk); 76c01e9a11SStefan Wahren if (ret) 77c01e9a11SStefan Wahren return ret; 78c01e9a11SStefan Wahren 79c01e9a11SStefan Wahren writel(BM_OCOTP_CTRL_ERROR, otp->base + STMP_OFFSET_REG_CLR); 80c01e9a11SStefan Wahren 81c01e9a11SStefan Wahren ret = mxs_ocotp_wait(otp); 82c01e9a11SStefan Wahren if (ret) 83c01e9a11SStefan Wahren goto disable_clk; 84c01e9a11SStefan Wahren 85c01e9a11SStefan Wahren /* open OCOTP banks for read */ 86c01e9a11SStefan Wahren writel(BM_OCOTP_CTRL_RD_BANK_OPEN, otp->base + STMP_OFFSET_REG_SET); 87c01e9a11SStefan Wahren 88c01e9a11SStefan Wahren /* approximately wait 33 hclk cycles */ 89c01e9a11SStefan Wahren udelay(1); 90c01e9a11SStefan Wahren 91c01e9a11SStefan Wahren ret = mxs_ocotp_wait(otp); 92c01e9a11SStefan Wahren if (ret) 93c01e9a11SStefan Wahren goto close_banks; 94c01e9a11SStefan Wahren 957d8867d7SSrinivas Kandagatla while (bytes) { 96c01e9a11SStefan Wahren if ((offset < OCOTP_DATA_OFFSET) || (offset % 16)) { 97c01e9a11SStefan Wahren /* fill up non-data register */ 987d8867d7SSrinivas Kandagatla *buf++ = 0; 99c01e9a11SStefan Wahren } else { 1007d8867d7SSrinivas Kandagatla *buf++ = readl(otp->base + offset); 101c01e9a11SStefan Wahren } 102c01e9a11SStefan Wahren 1037d8867d7SSrinivas Kandagatla bytes -= 4; 1047d8867d7SSrinivas Kandagatla offset += 4; 105c01e9a11SStefan Wahren } 106c01e9a11SStefan Wahren 107c01e9a11SStefan Wahren close_banks: 108c01e9a11SStefan Wahren /* close banks for power saving */ 109c01e9a11SStefan Wahren writel(BM_OCOTP_CTRL_RD_BANK_OPEN, otp->base + STMP_OFFSET_REG_CLR); 110c01e9a11SStefan Wahren 111c01e9a11SStefan Wahren disable_clk: 112c01e9a11SStefan Wahren clk_disable(otp->clk); 113c01e9a11SStefan Wahren 114c01e9a11SStefan Wahren return ret; 115c01e9a11SStefan Wahren } 116c01e9a11SStefan Wahren 117c01e9a11SStefan Wahren static struct nvmem_config ocotp_config = { 118c01e9a11SStefan Wahren .name = "mxs-ocotp", 1197d8867d7SSrinivas Kandagatla .stride = 16, 1207d8867d7SSrinivas Kandagatla .word_size = 4, 1217d8867d7SSrinivas Kandagatla .reg_read = mxs_ocotp_read, 122c01e9a11SStefan Wahren }; 123c01e9a11SStefan Wahren 1247d8867d7SSrinivas Kandagatla struct mxs_data { 1257d8867d7SSrinivas Kandagatla int size; 126c01e9a11SStefan Wahren }; 127c01e9a11SStefan Wahren 1287d8867d7SSrinivas Kandagatla static const struct mxs_data imx23_data = { 1297d8867d7SSrinivas Kandagatla .size = 0x220, 130c01e9a11SStefan Wahren }; 131c01e9a11SStefan Wahren 1327d8867d7SSrinivas Kandagatla static const struct mxs_data imx28_data = { 1337d8867d7SSrinivas Kandagatla .size = 0x2a0, 134c01e9a11SStefan Wahren }; 135c01e9a11SStefan Wahren 136c01e9a11SStefan Wahren static const struct of_device_id mxs_ocotp_match[] = { 1377d8867d7SSrinivas Kandagatla { .compatible = "fsl,imx23-ocotp", .data = &imx23_data }, 1387d8867d7SSrinivas Kandagatla { .compatible = "fsl,imx28-ocotp", .data = &imx28_data }, 139c01e9a11SStefan Wahren { /* sentinel */}, 140c01e9a11SStefan Wahren }; 141c01e9a11SStefan Wahren MODULE_DEVICE_TABLE(of, mxs_ocotp_match); 142c01e9a11SStefan Wahren 143c01e9a11SStefan Wahren static int mxs_ocotp_probe(struct platform_device *pdev) 144c01e9a11SStefan Wahren { 145c01e9a11SStefan Wahren struct device *dev = &pdev->dev; 1467d8867d7SSrinivas Kandagatla const struct mxs_data *data; 147c01e9a11SStefan Wahren struct mxs_ocotp *otp; 148c01e9a11SStefan Wahren struct resource *res; 149c01e9a11SStefan Wahren const struct of_device_id *match; 150c01e9a11SStefan Wahren int ret; 151c01e9a11SStefan Wahren 152c01e9a11SStefan Wahren match = of_match_device(dev->driver->of_match_table, dev); 153c01e9a11SStefan Wahren if (!match || !match->data) 154c01e9a11SStefan Wahren return -EINVAL; 155c01e9a11SStefan Wahren 156c01e9a11SStefan Wahren otp = devm_kzalloc(dev, sizeof(*otp), GFP_KERNEL); 157c01e9a11SStefan Wahren if (!otp) 158c01e9a11SStefan Wahren return -ENOMEM; 159c01e9a11SStefan Wahren 160c01e9a11SStefan Wahren res = platform_get_resource(pdev, IORESOURCE_MEM, 0); 161c01e9a11SStefan Wahren otp->base = devm_ioremap_resource(dev, res); 162c01e9a11SStefan Wahren if (IS_ERR(otp->base)) 163c01e9a11SStefan Wahren return PTR_ERR(otp->base); 164c01e9a11SStefan Wahren 165c01e9a11SStefan Wahren otp->clk = devm_clk_get(&pdev->dev, NULL); 166c01e9a11SStefan Wahren if (IS_ERR(otp->clk)) 167c01e9a11SStefan Wahren return PTR_ERR(otp->clk); 168c01e9a11SStefan Wahren 169c01e9a11SStefan Wahren ret = clk_prepare(otp->clk); 170c01e9a11SStefan Wahren if (ret < 0) { 171c01e9a11SStefan Wahren dev_err(dev, "failed to prepare clk: %d\n", ret); 172c01e9a11SStefan Wahren return ret; 173c01e9a11SStefan Wahren } 174c01e9a11SStefan Wahren 1757d8867d7SSrinivas Kandagatla data = match->data; 176c01e9a11SStefan Wahren 1777d8867d7SSrinivas Kandagatla ocotp_config.size = data->size; 1787d8867d7SSrinivas Kandagatla ocotp_config.priv = otp; 179c01e9a11SStefan Wahren ocotp_config.dev = dev; 180*7d9f9f24SBartosz Golaszewski otp->nvmem = devm_nvmem_register(dev, &ocotp_config); 181c01e9a11SStefan Wahren if (IS_ERR(otp->nvmem)) { 182c01e9a11SStefan Wahren ret = PTR_ERR(otp->nvmem); 183c01e9a11SStefan Wahren goto err_clk; 184c01e9a11SStefan Wahren } 185c01e9a11SStefan Wahren 186c01e9a11SStefan Wahren platform_set_drvdata(pdev, otp); 187c01e9a11SStefan Wahren 188c01e9a11SStefan Wahren return 0; 189c01e9a11SStefan Wahren 190c01e9a11SStefan Wahren err_clk: 191c01e9a11SStefan Wahren clk_unprepare(otp->clk); 192c01e9a11SStefan Wahren 193c01e9a11SStefan Wahren return ret; 194c01e9a11SStefan Wahren } 195c01e9a11SStefan Wahren 196c01e9a11SStefan Wahren static int mxs_ocotp_remove(struct platform_device *pdev) 197c01e9a11SStefan Wahren { 198c01e9a11SStefan Wahren struct mxs_ocotp *otp = platform_get_drvdata(pdev); 199c01e9a11SStefan Wahren 200c01e9a11SStefan Wahren clk_unprepare(otp->clk); 201c01e9a11SStefan Wahren 202*7d9f9f24SBartosz Golaszewski return 0; 203c01e9a11SStefan Wahren } 204c01e9a11SStefan Wahren 205c01e9a11SStefan Wahren static struct platform_driver mxs_ocotp_driver = { 206c01e9a11SStefan Wahren .probe = mxs_ocotp_probe, 207c01e9a11SStefan Wahren .remove = mxs_ocotp_remove, 208c01e9a11SStefan Wahren .driver = { 209c01e9a11SStefan Wahren .name = "mxs-ocotp", 210c01e9a11SStefan Wahren .of_match_table = mxs_ocotp_match, 211c01e9a11SStefan Wahren }, 212c01e9a11SStefan Wahren }; 213c01e9a11SStefan Wahren 214c01e9a11SStefan Wahren module_platform_driver(mxs_ocotp_driver); 215c01e9a11SStefan Wahren MODULE_AUTHOR("Stefan Wahren <stefan.wahren@i2se.com>"); 216c01e9a11SStefan Wahren MODULE_DESCRIPTION("driver for OCOTP in i.MX23/i.MX28"); 217c01e9a11SStefan Wahren MODULE_LICENSE("GPL v2"); 218