1*a4260ea4SJernej Skrabec /* SPDX-License-Identifier: GPL-2.0 */ 2*a4260ea4SJernej Skrabec /* 3*a4260ea4SJernej Skrabec * Allwinner Deinterlace driver 4*a4260ea4SJernej Skrabec * 5*a4260ea4SJernej Skrabec * Copyright (C) 2019 Jernej Skrabec <jernej.skrabec@siol.net> 6*a4260ea4SJernej Skrabec */ 7*a4260ea4SJernej Skrabec 8*a4260ea4SJernej Skrabec #ifndef _SUN8I_DEINTERLACE_H_ 9*a4260ea4SJernej Skrabec #define _SUN8I_DEINTERLACE_H_ 10*a4260ea4SJernej Skrabec 11*a4260ea4SJernej Skrabec #include <media/v4l2-device.h> 12*a4260ea4SJernej Skrabec #include <media/v4l2-mem2mem.h> 13*a4260ea4SJernej Skrabec #include <media/videobuf2-v4l2.h> 14*a4260ea4SJernej Skrabec #include <media/videobuf2-dma-contig.h> 15*a4260ea4SJernej Skrabec 16*a4260ea4SJernej Skrabec #include <linux/platform_device.h> 17*a4260ea4SJernej Skrabec 18*a4260ea4SJernej Skrabec #define DEINTERLACE_NAME "sun8i-di" 19*a4260ea4SJernej Skrabec 20*a4260ea4SJernej Skrabec #define DEINTERLACE_MOD_ENABLE 0x00 21*a4260ea4SJernej Skrabec #define DEINTERLACE_MOD_ENABLE_EN BIT(0) 22*a4260ea4SJernej Skrabec 23*a4260ea4SJernej Skrabec #define DEINTERLACE_FRM_CTRL 0x04 24*a4260ea4SJernej Skrabec #define DEINTERLACE_FRM_CTRL_REG_READY BIT(0) 25*a4260ea4SJernej Skrabec #define DEINTERLACE_FRM_CTRL_WB_EN BIT(2) 26*a4260ea4SJernej Skrabec #define DEINTERLACE_FRM_CTRL_OUT_CTRL BIT(11) 27*a4260ea4SJernej Skrabec #define DEINTERLACE_FRM_CTRL_START BIT(16) 28*a4260ea4SJernej Skrabec #define DEINTERLACE_FRM_CTRL_COEF_ACCESS BIT(23) 29*a4260ea4SJernej Skrabec 30*a4260ea4SJernej Skrabec #define DEINTERLACE_BYPASS 0x08 31*a4260ea4SJernej Skrabec #define DEINTERLACE_BYPASS_CSC BIT(1) 32*a4260ea4SJernej Skrabec 33*a4260ea4SJernej Skrabec #define DEINTERLACE_AGTH_SEL 0x0c 34*a4260ea4SJernej Skrabec #define DEINTERLACE_AGTH_SEL_LINEBUF BIT(8) 35*a4260ea4SJernej Skrabec 36*a4260ea4SJernej Skrabec #define DEINTERLACE_LINT_CTRL 0x10 37*a4260ea4SJernej Skrabec #define DEINTERLACE_TRD_PRELUMA 0x1c 38*a4260ea4SJernej Skrabec #define DEINTERLACE_BUF_ADDR0 0x20 39*a4260ea4SJernej Skrabec #define DEINTERLACE_BUF_ADDR1 0x24 40*a4260ea4SJernej Skrabec #define DEINTERLACE_BUF_ADDR2 0x28 41*a4260ea4SJernej Skrabec 42*a4260ea4SJernej Skrabec #define DEINTERLACE_FIELD_CTRL 0x2c 43*a4260ea4SJernej Skrabec #define DEINTERLACE_FIELD_CTRL_FIELD_CNT(v) ((v) & 0xff) 44*a4260ea4SJernej Skrabec #define DEINTERLACE_FIELD_CTRL_FIELD_CNT_MSK (0xff) 45*a4260ea4SJernej Skrabec 46*a4260ea4SJernej Skrabec #define DEINTERLACE_TB_OFFSET0 0x30 47*a4260ea4SJernej Skrabec #define DEINTERLACE_TB_OFFSET1 0x34 48*a4260ea4SJernej Skrabec #define DEINTERLACE_TB_OFFSET2 0x38 49*a4260ea4SJernej Skrabec #define DEINTERLACE_TRD_PRECHROMA 0x3c 50*a4260ea4SJernej Skrabec #define DEINTERLACE_LINE_STRIDE0 0x40 51*a4260ea4SJernej Skrabec #define DEINTERLACE_LINE_STRIDE1 0x44 52*a4260ea4SJernej Skrabec #define DEINTERLACE_LINE_STRIDE2 0x48 53*a4260ea4SJernej Skrabec 54*a4260ea4SJernej Skrabec #define DEINTERLACE_IN_FMT 0x4c 55*a4260ea4SJernej Skrabec #define DEINTERLACE_IN_FMT_PS(v) ((v) & 3) 56*a4260ea4SJernej Skrabec #define DEINTERLACE_IN_FMT_FMT(v) (((v) & 7) << 4) 57*a4260ea4SJernej Skrabec #define DEINTERLACE_IN_FMT_MOD(v) (((v) & 7) << 8) 58*a4260ea4SJernej Skrabec 59*a4260ea4SJernej Skrabec #define DEINTERLACE_WB_ADDR0 0x50 60*a4260ea4SJernej Skrabec #define DEINTERLACE_WB_ADDR1 0x54 61*a4260ea4SJernej Skrabec #define DEINTERLACE_WB_ADDR2 0x58 62*a4260ea4SJernej Skrabec 63*a4260ea4SJernej Skrabec #define DEINTERLACE_OUT_FMT 0x5c 64*a4260ea4SJernej Skrabec #define DEINTERLACE_OUT_FMT_FMT(v) ((v) & 0xf) 65*a4260ea4SJernej Skrabec #define DEINTERLACE_OUT_FMT_PS(v) (((v) & 3) << 5) 66*a4260ea4SJernej Skrabec 67*a4260ea4SJernej Skrabec #define DEINTERLACE_INT_ENABLE 0x60 68*a4260ea4SJernej Skrabec #define DEINTERLACE_INT_ENABLE_WB_EN BIT(7) 69*a4260ea4SJernej Skrabec 70*a4260ea4SJernej Skrabec #define DEINTERLACE_INT_STATUS 0x64 71*a4260ea4SJernej Skrabec #define DEINTERLACE_INT_STATUS_WRITEBACK BIT(7) 72*a4260ea4SJernej Skrabec 73*a4260ea4SJernej Skrabec #define DEINTERLACE_STATUS 0x68 74*a4260ea4SJernej Skrabec #define DEINTERLACE_STATUS_COEF_STATUS BIT(11) 75*a4260ea4SJernej Skrabec #define DEINTERLACE_STATUS_WB_ERROR BIT(12) 76*a4260ea4SJernej Skrabec 77*a4260ea4SJernej Skrabec #define DEINTERLACE_CSC_COEF 0x70 /* 12 registers */ 78*a4260ea4SJernej Skrabec 79*a4260ea4SJernej Skrabec #define DEINTERLACE_CTRL 0xa0 80*a4260ea4SJernej Skrabec #define DEINTERLACE_CTRL_EN BIT(0) 81*a4260ea4SJernej Skrabec #define DEINTERLACE_CTRL_FLAG_OUT_EN BIT(8) 82*a4260ea4SJernej Skrabec #define DEINTERLACE_CTRL_MODE_PASSTROUGH (0 << 16) 83*a4260ea4SJernej Skrabec #define DEINTERLACE_CTRL_MODE_WEAVE (1 << 16) 84*a4260ea4SJernej Skrabec #define DEINTERLACE_CTRL_MODE_BOB (2 << 16) 85*a4260ea4SJernej Skrabec #define DEINTERLACE_CTRL_MODE_MIXED (3 << 16) 86*a4260ea4SJernej Skrabec #define DEINTERLACE_CTRL_DIAG_INTP_EN BIT(24) 87*a4260ea4SJernej Skrabec #define DEINTERLACE_CTRL_TEMP_DIFF_EN BIT(25) 88*a4260ea4SJernej Skrabec 89*a4260ea4SJernej Skrabec #define DEINTERLACE_DIAG_INTP 0xa4 90*a4260ea4SJernej Skrabec #define DEINTERLACE_DIAG_INTP_TH0(v) ((v) & 0x7f) 91*a4260ea4SJernej Skrabec #define DEINTERLACE_DIAG_INTP_TH0_MSK (0x7f) 92*a4260ea4SJernej Skrabec #define DEINTERLACE_DIAG_INTP_TH1(v) (((v) & 0x7f) << 8) 93*a4260ea4SJernej Skrabec #define DEINTERLACE_DIAG_INTP_TH1_MSK (0x7f << 8) 94*a4260ea4SJernej Skrabec #define DEINTERLACE_DIAG_INTP_TH3(v) (((v) & 0xff) << 24) 95*a4260ea4SJernej Skrabec #define DEINTERLACE_DIAG_INTP_TH3_MSK (0xff << 24) 96*a4260ea4SJernej Skrabec 97*a4260ea4SJernej Skrabec #define DEINTERLACE_TEMP_DIFF 0xa8 98*a4260ea4SJernej Skrabec #define DEINTERLACE_TEMP_DIFF_SAD_CENTRAL_TH(v) ((v) & 0x7f) 99*a4260ea4SJernej Skrabec #define DEINTERLACE_TEMP_DIFF_SAD_CENTRAL_TH_MSK (0x7f) 100*a4260ea4SJernej Skrabec #define DEINTERLACE_TEMP_DIFF_AMBIGUITY_TH(v) (((v) & 0x7f) << 8) 101*a4260ea4SJernej Skrabec #define DEINTERLACE_TEMP_DIFF_AMBIGUITY_TH_MSK (0x7f << 8) 102*a4260ea4SJernej Skrabec #define DEINTERLACE_TEMP_DIFF_DIRECT_DITHER_TH(v) (((v) & 0x7ff) << 16) 103*a4260ea4SJernej Skrabec #define DEINTERLACE_TEMP_DIFF_DIRECT_DITHER_TH_MSK (0x7ff << 16) 104*a4260ea4SJernej Skrabec 105*a4260ea4SJernej Skrabec #define DEINTERLACE_LUMA_TH 0xac 106*a4260ea4SJernej Skrabec #define DEINTERLACE_LUMA_TH_MIN_LUMA(v) ((v) & 0xff) 107*a4260ea4SJernej Skrabec #define DEINTERLACE_LUMA_TH_MIN_LUMA_MSK (0xff) 108*a4260ea4SJernej Skrabec #define DEINTERLACE_LUMA_TH_MAX_LUMA(v) (((v) & 0xff) << 8) 109*a4260ea4SJernej Skrabec #define DEINTERLACE_LUMA_TH_MAX_LUMA_MSK (0xff << 8) 110*a4260ea4SJernej Skrabec #define DEINTERLACE_LUMA_TH_AVG_LUMA_SHIFT(v) (((v) & 0xff) << 16) 111*a4260ea4SJernej Skrabec #define DEINTERLACE_LUMA_TH_AVG_LUMA_SHIFT_MSK (0xff << 16) 112*a4260ea4SJernej Skrabec #define DEINTERLACE_LUMA_TH_PIXEL_STATIC(v) (((v) & 3) << 24) 113*a4260ea4SJernej Skrabec #define DEINTERLACE_LUMA_TH_PIXEL_STATIC_MSK (3 << 24) 114*a4260ea4SJernej Skrabec 115*a4260ea4SJernej Skrabec #define DEINTERLACE_SPAT_COMP 0xb0 116*a4260ea4SJernej Skrabec #define DEINTERLACE_SPAT_COMP_TH2(v) ((v) & 0xff) 117*a4260ea4SJernej Skrabec #define DEINTERLACE_SPAT_COMP_TH2_MSK (0xff) 118*a4260ea4SJernej Skrabec #define DEINTERLACE_SPAT_COMP_TH3(v) (((v) & 0xff) << 16) 119*a4260ea4SJernej Skrabec #define DEINTERLACE_SPAT_COMP_TH3_MSK (0xff << 16) 120*a4260ea4SJernej Skrabec 121*a4260ea4SJernej Skrabec #define DEINTERLACE_CHROMA_DIFF 0xb4 122*a4260ea4SJernej Skrabec #define DEINTERLACE_CHROMA_DIFF_TH(v) ((v) & 0xff) 123*a4260ea4SJernej Skrabec #define DEINTERLACE_CHROMA_DIFF_TH_MSK (0xff) 124*a4260ea4SJernej Skrabec #define DEINTERLACE_CHROMA_DIFF_LUMA(v) (((v) & 0x3f) << 16) 125*a4260ea4SJernej Skrabec #define DEINTERLACE_CHROMA_DIFF_LUMA_MSK (0x3f << 16) 126*a4260ea4SJernej Skrabec #define DEINTERLACE_CHROMA_DIFF_CHROMA(v) (((v) & 0x3f) << 24) 127*a4260ea4SJernej Skrabec #define DEINTERLACE_CHROMA_DIFF_CHROMA_MSK (0x3f << 24) 128*a4260ea4SJernej Skrabec 129*a4260ea4SJernej Skrabec #define DEINTERLACE_PRELUMA 0xb8 130*a4260ea4SJernej Skrabec #define DEINTERLACE_PRECHROMA 0xbc 131*a4260ea4SJernej Skrabec #define DEINTERLACE_TILE_FLAG0 0xc0 132*a4260ea4SJernej Skrabec #define DEINTERLACE_TILE_FLAG1 0xc4 133*a4260ea4SJernej Skrabec #define DEINTERLACE_FLAG_LINE_STRIDE 0xc8 134*a4260ea4SJernej Skrabec #define DEINTERLACE_FLAG_SEQ 0xcc 135*a4260ea4SJernej Skrabec 136*a4260ea4SJernej Skrabec #define DEINTERLACE_WB_LINE_STRIDE_CTRL 0xd0 137*a4260ea4SJernej Skrabec #define DEINTERLACE_WB_LINE_STRIDE_CTRL_EN BIT(0) 138*a4260ea4SJernej Skrabec 139*a4260ea4SJernej Skrabec #define DEINTERLACE_WB_LINE_STRIDE0 0xd4 140*a4260ea4SJernej Skrabec #define DEINTERLACE_WB_LINE_STRIDE1 0xd8 141*a4260ea4SJernej Skrabec #define DEINTERLACE_WB_LINE_STRIDE2 0xdc 142*a4260ea4SJernej Skrabec #define DEINTERLACE_TRD_CTRL 0xe0 143*a4260ea4SJernej Skrabec #define DEINTERLACE_TRD_BUF_ADDR0 0xe4 144*a4260ea4SJernej Skrabec #define DEINTERLACE_TRD_BUF_ADDR1 0xe8 145*a4260ea4SJernej Skrabec #define DEINTERLACE_TRD_BUF_ADDR2 0xec 146*a4260ea4SJernej Skrabec #define DEINTERLACE_TRD_TB_OFF0 0xf0 147*a4260ea4SJernej Skrabec #define DEINTERLACE_TRD_TB_OFF1 0xf4 148*a4260ea4SJernej Skrabec #define DEINTERLACE_TRD_TB_OFF2 0xf8 149*a4260ea4SJernej Skrabec #define DEINTERLACE_TRD_WB_STRIDE 0xfc 150*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_IN_SIZE 0x100 151*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_OUT_SIZE 0x104 152*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_HORZ_FACT 0x108 153*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_VERT_FACT 0x10c 154*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_HORZ_PHASE 0x110 155*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_VERT_PHASE0 0x114 156*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_VERT_PHASE1 0x118 157*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_HORZ_TAP0 0x120 158*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_HORZ_TAP1 0x124 159*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_VERT_TAP 0x128 160*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_IN_SIZE 0x200 161*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_OUT_SIZE 0x204 162*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_HORZ_FACT 0x208 163*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_VERT_FACT 0x20c 164*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_HORZ_PHASE 0x210 165*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_VERT_PHASE0 0x214 166*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_VERT_PHASE1 0x218 167*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_HORZ_TAP0 0x220 168*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_HORZ_TAP1 0x224 169*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_VERT_TAP 0x228 170*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_HORZ_COEF0 0x400 /* 32 registers */ 171*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_HORZ_COEF1 0x480 /* 32 registers */ 172*a4260ea4SJernej Skrabec #define DEINTERLACE_CH0_VERT_COEF 0x500 /* 32 registers */ 173*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_HORZ_COEF0 0x600 /* 32 registers */ 174*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_HORZ_COEF1 0x680 /* 32 registers */ 175*a4260ea4SJernej Skrabec #define DEINTERLACE_CH1_VERT_COEF 0x700 /* 32 registers */ 176*a4260ea4SJernej Skrabec #define DEINTERLACE_CH3_HORZ_COEF0 0x800 /* 32 registers */ 177*a4260ea4SJernej Skrabec #define DEINTERLACE_CH3_HORZ_COEF1 0x880 /* 32 registers */ 178*a4260ea4SJernej Skrabec #define DEINTERLACE_CH3_VERT_COEF 0x900 /* 32 registers */ 179*a4260ea4SJernej Skrabec 180*a4260ea4SJernej Skrabec #define DEINTERLACE_MIN_WIDTH 2U 181*a4260ea4SJernej Skrabec #define DEINTERLACE_MIN_HEIGHT 2U 182*a4260ea4SJernej Skrabec #define DEINTERLACE_MAX_WIDTH 2048U 183*a4260ea4SJernej Skrabec #define DEINTERLACE_MAX_HEIGHT 1100U 184*a4260ea4SJernej Skrabec 185*a4260ea4SJernej Skrabec #define DEINTERLACE_MODE_UV_COMBINED 2 186*a4260ea4SJernej Skrabec 187*a4260ea4SJernej Skrabec #define DEINTERLACE_IN_FMT_YUV420 2 188*a4260ea4SJernej Skrabec 189*a4260ea4SJernej Skrabec #define DEINTERLACE_OUT_FMT_YUV420SP 13 190*a4260ea4SJernej Skrabec 191*a4260ea4SJernej Skrabec #define DEINTERLACE_PS_UVUV 0 192*a4260ea4SJernej Skrabec #define DEINTERLACE_PS_VUVU 1 193*a4260ea4SJernej Skrabec 194*a4260ea4SJernej Skrabec #define DEINTERLACE_IDENTITY_COEF 0x4000 195*a4260ea4SJernej Skrabec 196*a4260ea4SJernej Skrabec #define DEINTERLACE_SIZE(w, h) (((h) - 1) << 16 | ((w) - 1)) 197*a4260ea4SJernej Skrabec 198*a4260ea4SJernej Skrabec struct deinterlace_ctx { 199*a4260ea4SJernej Skrabec struct v4l2_fh fh; 200*a4260ea4SJernej Skrabec struct deinterlace_dev *dev; 201*a4260ea4SJernej Skrabec 202*a4260ea4SJernej Skrabec struct v4l2_pix_format src_fmt; 203*a4260ea4SJernej Skrabec struct v4l2_pix_format dst_fmt; 204*a4260ea4SJernej Skrabec 205*a4260ea4SJernej Skrabec void *flag1_buf; 206*a4260ea4SJernej Skrabec dma_addr_t flag1_buf_dma; 207*a4260ea4SJernej Skrabec 208*a4260ea4SJernej Skrabec void *flag2_buf; 209*a4260ea4SJernej Skrabec dma_addr_t flag2_buf_dma; 210*a4260ea4SJernej Skrabec 211*a4260ea4SJernej Skrabec struct vb2_v4l2_buffer *prev; 212*a4260ea4SJernej Skrabec 213*a4260ea4SJernej Skrabec unsigned int first_field; 214*a4260ea4SJernej Skrabec unsigned int field; 215*a4260ea4SJernej Skrabec 216*a4260ea4SJernej Skrabec int aborting; 217*a4260ea4SJernej Skrabec }; 218*a4260ea4SJernej Skrabec 219*a4260ea4SJernej Skrabec struct deinterlace_dev { 220*a4260ea4SJernej Skrabec struct v4l2_device v4l2_dev; 221*a4260ea4SJernej Skrabec struct video_device vfd; 222*a4260ea4SJernej Skrabec struct device *dev; 223*a4260ea4SJernej Skrabec struct v4l2_m2m_dev *m2m_dev; 224*a4260ea4SJernej Skrabec 225*a4260ea4SJernej Skrabec /* Device file mutex */ 226*a4260ea4SJernej Skrabec struct mutex dev_mutex; 227*a4260ea4SJernej Skrabec 228*a4260ea4SJernej Skrabec void __iomem *base; 229*a4260ea4SJernej Skrabec 230*a4260ea4SJernej Skrabec struct clk *bus_clk; 231*a4260ea4SJernej Skrabec struct clk *mod_clk; 232*a4260ea4SJernej Skrabec struct clk *ram_clk; 233*a4260ea4SJernej Skrabec 234*a4260ea4SJernej Skrabec struct reset_control *rstc; 235*a4260ea4SJernej Skrabec }; 236*a4260ea4SJernej Skrabec 237*a4260ea4SJernej Skrabec #endif 238