103120fefSJani Nikula /* SPDX-License-Identifier: MIT */ 203120fefSJani Nikula /* 303120fefSJani Nikula * Copyright © 2022 Intel Corporation 403120fefSJani Nikula */ 503120fefSJani Nikula 603120fefSJani Nikula #ifndef __INTEL_HTI_REGS_H__ 703120fefSJani Nikula #define __INTEL_HTI_REGS_H__ 803120fefSJani Nikula 9*fd585ee8SJani Nikula #include "intel_display_reg_defs.h" 1003120fefSJani Nikula 1103120fefSJani Nikula #define HDPORT_STATE _MMIO(0x45050) 1203120fefSJani Nikula #define HDPORT_DPLL_USED_MASK REG_GENMASK(15, 12) 1303120fefSJani Nikula #define HDPORT_DDI_USED(phy) REG_BIT(2 * (phy) + 1) 1403120fefSJani Nikula #define HDPORT_ENABLED REG_BIT(0) 1503120fefSJani Nikula 1603120fefSJani Nikula #endif /* __INTEL_HTI_REGS_H__ */ 17