xref: /linux/drivers/clk/ralink/clk-mt7621.c (revision a23e1966932464e1c5226cb9ac4ce1d5fc10ba22)
148df7a26SSergio Paracuellos // SPDX-License-Identifier: GPL-2.0
248df7a26SSergio Paracuellos /*
348df7a26SSergio Paracuellos  * Mediatek MT7621 Clock Driver
448df7a26SSergio Paracuellos  * Author: Sergio Paracuellos <sergio.paracuellos@gmail.com>
548df7a26SSergio Paracuellos  */
648df7a26SSergio Paracuellos 
748df7a26SSergio Paracuellos #include <linux/bitfield.h>
848df7a26SSergio Paracuellos #include <linux/bitops.h>
948df7a26SSergio Paracuellos #include <linux/clk-provider.h>
1048df7a26SSergio Paracuellos #include <linux/clk.h>
1148df7a26SSergio Paracuellos #include <linux/mfd/syscon.h>
1248df7a26SSergio Paracuellos #include <linux/platform_device.h>
1348df7a26SSergio Paracuellos #include <linux/regmap.h>
1438a8553bSSergio Paracuellos #include <linux/reset-controller.h>
1548df7a26SSergio Paracuellos #include <linux/slab.h>
1648df7a26SSergio Paracuellos #include <dt-bindings/clock/mt7621-clk.h>
1738a8553bSSergio Paracuellos #include <dt-bindings/reset/mt7621-reset.h>
1848df7a26SSergio Paracuellos 
1948df7a26SSergio Paracuellos /* Configuration registers */
2048df7a26SSergio Paracuellos #define SYSC_REG_SYSTEM_CONFIG0         0x10
2148df7a26SSergio Paracuellos #define SYSC_REG_SYSTEM_CONFIG1         0x14
2248df7a26SSergio Paracuellos #define SYSC_REG_CLKCFG0		0x2c
2348df7a26SSergio Paracuellos #define SYSC_REG_CLKCFG1		0x30
2438a8553bSSergio Paracuellos #define SYSC_REG_RESET_CTRL		0x34
2548df7a26SSergio Paracuellos #define SYSC_REG_CUR_CLK_STS		0x44
2648df7a26SSergio Paracuellos #define MEMC_REG_CPU_PLL		0x648
2748df7a26SSergio Paracuellos 
2848df7a26SSergio Paracuellos #define XTAL_MODE_SEL_MASK		GENMASK(8, 6)
2948df7a26SSergio Paracuellos #define CPU_CLK_SEL_MASK		GENMASK(31, 30)
3048df7a26SSergio Paracuellos #define CUR_CPU_FDIV_MASK		GENMASK(12, 8)
3148df7a26SSergio Paracuellos #define CUR_CPU_FFRAC_MASK		GENMASK(4, 0)
3248df7a26SSergio Paracuellos #define CPU_PLL_PREDIV_MASK		GENMASK(13, 12)
3348df7a26SSergio Paracuellos #define CPU_PLL_FBDIV_MASK		GENMASK(10, 4)
3448df7a26SSergio Paracuellos 
3548df7a26SSergio Paracuellos struct mt7621_clk_priv {
3648df7a26SSergio Paracuellos 	struct regmap *sysc;
3748df7a26SSergio Paracuellos 	struct regmap *memc;
3848df7a26SSergio Paracuellos };
3948df7a26SSergio Paracuellos 
4048df7a26SSergio Paracuellos struct mt7621_clk {
4148df7a26SSergio Paracuellos 	struct clk_hw hw;
4248df7a26SSergio Paracuellos 	struct mt7621_clk_priv *priv;
4348df7a26SSergio Paracuellos };
4448df7a26SSergio Paracuellos 
4548df7a26SSergio Paracuellos struct mt7621_fixed_clk {
4648df7a26SSergio Paracuellos 	u8 idx;
4748df7a26SSergio Paracuellos 	const char *name;
4848df7a26SSergio Paracuellos 	const char *parent_name;
4948df7a26SSergio Paracuellos 	unsigned long rate;
5048df7a26SSergio Paracuellos 	struct clk_hw *hw;
5148df7a26SSergio Paracuellos };
5248df7a26SSergio Paracuellos 
5348df7a26SSergio Paracuellos struct mt7621_gate {
5448df7a26SSergio Paracuellos 	u8 idx;
5548df7a26SSergio Paracuellos 	const char *name;
5648df7a26SSergio Paracuellos 	const char *parent_name;
5748df7a26SSergio Paracuellos 	struct mt7621_clk_priv *priv;
5848df7a26SSergio Paracuellos 	u32 bit_idx;
5948df7a26SSergio Paracuellos 	struct clk_hw hw;
6048df7a26SSergio Paracuellos };
6148df7a26SSergio Paracuellos 
6248df7a26SSergio Paracuellos #define GATE(_id, _name, _pname, _shift)	\
6348df7a26SSergio Paracuellos 	{					\
6448df7a26SSergio Paracuellos 		.idx		= _id,		\
6548df7a26SSergio Paracuellos 		.name		= _name,	\
6648df7a26SSergio Paracuellos 		.parent_name	= _pname,	\
6748df7a26SSergio Paracuellos 		.bit_idx	= _shift	\
6848df7a26SSergio Paracuellos 	}
6948df7a26SSergio Paracuellos 
7048df7a26SSergio Paracuellos static struct mt7621_gate mt7621_gates[] = {
7148df7a26SSergio Paracuellos 	GATE(MT7621_CLK_HSDMA, "hsdma", "150m", BIT(5)),
7248df7a26SSergio Paracuellos 	GATE(MT7621_CLK_FE, "fe", "250m", BIT(6)),
7348df7a26SSergio Paracuellos 	GATE(MT7621_CLK_SP_DIVTX, "sp_divtx", "270m", BIT(7)),
7448df7a26SSergio Paracuellos 	GATE(MT7621_CLK_TIMER, "timer", "50m", BIT(8)),
7548df7a26SSergio Paracuellos 	GATE(MT7621_CLK_PCM, "pcm", "270m", BIT(11)),
7648df7a26SSergio Paracuellos 	GATE(MT7621_CLK_PIO, "pio", "50m", BIT(13)),
7748df7a26SSergio Paracuellos 	GATE(MT7621_CLK_GDMA, "gdma", "bus", BIT(14)),
7848df7a26SSergio Paracuellos 	GATE(MT7621_CLK_NAND, "nand", "125m", BIT(15)),
7948df7a26SSergio Paracuellos 	GATE(MT7621_CLK_I2C, "i2c", "50m", BIT(16)),
8048df7a26SSergio Paracuellos 	GATE(MT7621_CLK_I2S, "i2s", "270m", BIT(17)),
8148df7a26SSergio Paracuellos 	GATE(MT7621_CLK_SPI, "spi", "bus", BIT(18)),
8248df7a26SSergio Paracuellos 	GATE(MT7621_CLK_UART1, "uart1", "50m", BIT(19)),
8348df7a26SSergio Paracuellos 	GATE(MT7621_CLK_UART2, "uart2", "50m", BIT(20)),
8448df7a26SSergio Paracuellos 	GATE(MT7621_CLK_UART3, "uart3", "50m", BIT(21)),
8548df7a26SSergio Paracuellos 	GATE(MT7621_CLK_ETH, "eth", "50m", BIT(23)),
8648df7a26SSergio Paracuellos 	GATE(MT7621_CLK_PCIE0, "pcie0", "125m", BIT(24)),
8748df7a26SSergio Paracuellos 	GATE(MT7621_CLK_PCIE1, "pcie1", "125m", BIT(25)),
8848df7a26SSergio Paracuellos 	GATE(MT7621_CLK_PCIE2, "pcie2", "125m", BIT(26)),
8948df7a26SSergio Paracuellos 	GATE(MT7621_CLK_CRYPTO, "crypto", "250m", BIT(29)),
9048df7a26SSergio Paracuellos 	GATE(MT7621_CLK_SHXC, "shxc", "50m", BIT(30))
9148df7a26SSergio Paracuellos };
9248df7a26SSergio Paracuellos 
to_mt7621_gate(struct clk_hw * hw)9348df7a26SSergio Paracuellos static inline struct mt7621_gate *to_mt7621_gate(struct clk_hw *hw)
9448df7a26SSergio Paracuellos {
9548df7a26SSergio Paracuellos 	return container_of(hw, struct mt7621_gate, hw);
9648df7a26SSergio Paracuellos }
9748df7a26SSergio Paracuellos 
mt7621_gate_enable(struct clk_hw * hw)9848df7a26SSergio Paracuellos static int mt7621_gate_enable(struct clk_hw *hw)
9948df7a26SSergio Paracuellos {
10048df7a26SSergio Paracuellos 	struct mt7621_gate *clk_gate = to_mt7621_gate(hw);
10148df7a26SSergio Paracuellos 	struct regmap *sysc = clk_gate->priv->sysc;
10248df7a26SSergio Paracuellos 
10348df7a26SSergio Paracuellos 	return regmap_update_bits(sysc, SYSC_REG_CLKCFG1,
10448df7a26SSergio Paracuellos 				  clk_gate->bit_idx, clk_gate->bit_idx);
10548df7a26SSergio Paracuellos }
10648df7a26SSergio Paracuellos 
mt7621_gate_disable(struct clk_hw * hw)10748df7a26SSergio Paracuellos static void mt7621_gate_disable(struct clk_hw *hw)
10848df7a26SSergio Paracuellos {
10948df7a26SSergio Paracuellos 	struct mt7621_gate *clk_gate = to_mt7621_gate(hw);
11048df7a26SSergio Paracuellos 	struct regmap *sysc = clk_gate->priv->sysc;
11148df7a26SSergio Paracuellos 
11248df7a26SSergio Paracuellos 	regmap_update_bits(sysc, SYSC_REG_CLKCFG1, clk_gate->bit_idx, 0);
11348df7a26SSergio Paracuellos }
11448df7a26SSergio Paracuellos 
mt7621_gate_is_enabled(struct clk_hw * hw)11548df7a26SSergio Paracuellos static int mt7621_gate_is_enabled(struct clk_hw *hw)
11648df7a26SSergio Paracuellos {
11748df7a26SSergio Paracuellos 	struct mt7621_gate *clk_gate = to_mt7621_gate(hw);
11848df7a26SSergio Paracuellos 	struct regmap *sysc = clk_gate->priv->sysc;
11948df7a26SSergio Paracuellos 	u32 val;
12048df7a26SSergio Paracuellos 
12148df7a26SSergio Paracuellos 	if (regmap_read(sysc, SYSC_REG_CLKCFG1, &val))
12248df7a26SSergio Paracuellos 		return 0;
12348df7a26SSergio Paracuellos 
12435dcae53SSergio Paracuellos 	return val & clk_gate->bit_idx;
12548df7a26SSergio Paracuellos }
12648df7a26SSergio Paracuellos 
12748df7a26SSergio Paracuellos static const struct clk_ops mt7621_gate_ops = {
12848df7a26SSergio Paracuellos 	.enable = mt7621_gate_enable,
12948df7a26SSergio Paracuellos 	.disable = mt7621_gate_disable,
13048df7a26SSergio Paracuellos 	.is_enabled = mt7621_gate_is_enabled,
13148df7a26SSergio Paracuellos };
13248df7a26SSergio Paracuellos 
mt7621_gate_ops_init(struct device * dev,struct mt7621_gate * sclk)13348df7a26SSergio Paracuellos static int mt7621_gate_ops_init(struct device *dev,
13448df7a26SSergio Paracuellos 				struct mt7621_gate *sclk)
13548df7a26SSergio Paracuellos {
13635dcae53SSergio Paracuellos 	/*
13735dcae53SSergio Paracuellos 	 * There are drivers for this SoC that are older
13835dcae53SSergio Paracuellos 	 * than clock driver and are not prepared for the clock.
13935dcae53SSergio Paracuellos 	 * We don't want the kernel to disable anything so we
14035dcae53SSergio Paracuellos 	 * add CLK_IS_CRITICAL flag here.
14135dcae53SSergio Paracuellos 	 */
14248df7a26SSergio Paracuellos 	struct clk_init_data init = {
14335dcae53SSergio Paracuellos 		.flags = CLK_SET_RATE_PARENT | CLK_IS_CRITICAL,
14448df7a26SSergio Paracuellos 		.num_parents = 1,
14548df7a26SSergio Paracuellos 		.parent_names = &sclk->parent_name,
14648df7a26SSergio Paracuellos 		.ops = &mt7621_gate_ops,
14748df7a26SSergio Paracuellos 		.name = sclk->name,
14848df7a26SSergio Paracuellos 	};
14948df7a26SSergio Paracuellos 
15048df7a26SSergio Paracuellos 	sclk->hw.init = &init;
15148df7a26SSergio Paracuellos 	return devm_clk_hw_register(dev, &sclk->hw);
15248df7a26SSergio Paracuellos }
15348df7a26SSergio Paracuellos 
mt7621_register_gates(struct device * dev,struct clk_hw_onecell_data * clk_data,struct mt7621_clk_priv * priv)15448df7a26SSergio Paracuellos static int mt7621_register_gates(struct device *dev,
15548df7a26SSergio Paracuellos 				 struct clk_hw_onecell_data *clk_data,
15648df7a26SSergio Paracuellos 				 struct mt7621_clk_priv *priv)
15748df7a26SSergio Paracuellos {
15848df7a26SSergio Paracuellos 	struct clk_hw **hws = clk_data->hws;
15948df7a26SSergio Paracuellos 	struct mt7621_gate *sclk;
16048df7a26SSergio Paracuellos 	int ret, i;
16148df7a26SSergio Paracuellos 
16248df7a26SSergio Paracuellos 	for (i = 0; i < ARRAY_SIZE(mt7621_gates); i++) {
16348df7a26SSergio Paracuellos 		sclk = &mt7621_gates[i];
16448df7a26SSergio Paracuellos 		sclk->priv = priv;
16548df7a26SSergio Paracuellos 		ret = mt7621_gate_ops_init(dev, sclk);
16648df7a26SSergio Paracuellos 		if (ret) {
16748df7a26SSergio Paracuellos 			dev_err(dev, "Couldn't register clock %s\n", sclk->name);
16848df7a26SSergio Paracuellos 			goto err_clk_unreg;
16948df7a26SSergio Paracuellos 		}
17048df7a26SSergio Paracuellos 
17148df7a26SSergio Paracuellos 		hws[sclk->idx] = &sclk->hw;
17248df7a26SSergio Paracuellos 	}
17348df7a26SSergio Paracuellos 
17448df7a26SSergio Paracuellos 	return 0;
17548df7a26SSergio Paracuellos 
17648df7a26SSergio Paracuellos err_clk_unreg:
17748df7a26SSergio Paracuellos 	while (--i >= 0) {
17848df7a26SSergio Paracuellos 		sclk = &mt7621_gates[i];
17948df7a26SSergio Paracuellos 		clk_hw_unregister(&sclk->hw);
18048df7a26SSergio Paracuellos 	}
18148df7a26SSergio Paracuellos 	return ret;
18248df7a26SSergio Paracuellos }
18348df7a26SSergio Paracuellos 
18448df7a26SSergio Paracuellos #define FIXED(_id, _name, _rate)		\
18548df7a26SSergio Paracuellos 	{					\
18648df7a26SSergio Paracuellos 		.idx		= _id,		\
18748df7a26SSergio Paracuellos 		.name		= _name,	\
18848df7a26SSergio Paracuellos 		.parent_name	= "xtal",	\
18948df7a26SSergio Paracuellos 		.rate		= _rate		\
19048df7a26SSergio Paracuellos 	}
19148df7a26SSergio Paracuellos 
19248df7a26SSergio Paracuellos static struct mt7621_fixed_clk mt7621_fixed_clks[] = {
19348df7a26SSergio Paracuellos 	FIXED(MT7621_CLK_50M, "50m", 50000000),
19448df7a26SSergio Paracuellos 	FIXED(MT7621_CLK_125M, "125m", 125000000),
19548df7a26SSergio Paracuellos 	FIXED(MT7621_CLK_150M, "150m", 150000000),
19648df7a26SSergio Paracuellos 	FIXED(MT7621_CLK_250M, "250m", 250000000),
19748df7a26SSergio Paracuellos 	FIXED(MT7621_CLK_270M, "270m", 270000000),
19848df7a26SSergio Paracuellos };
19948df7a26SSergio Paracuellos 
mt7621_register_fixed_clocks(struct device * dev,struct clk_hw_onecell_data * clk_data)20048df7a26SSergio Paracuellos static int mt7621_register_fixed_clocks(struct device *dev,
20148df7a26SSergio Paracuellos 					struct clk_hw_onecell_data *clk_data)
20248df7a26SSergio Paracuellos {
20348df7a26SSergio Paracuellos 	struct clk_hw **hws = clk_data->hws;
20448df7a26SSergio Paracuellos 	struct mt7621_fixed_clk *sclk;
20548df7a26SSergio Paracuellos 	int ret, i;
20648df7a26SSergio Paracuellos 
20748df7a26SSergio Paracuellos 	for (i = 0; i < ARRAY_SIZE(mt7621_fixed_clks); i++) {
20848df7a26SSergio Paracuellos 		sclk = &mt7621_fixed_clks[i];
20948df7a26SSergio Paracuellos 		sclk->hw = clk_hw_register_fixed_rate(dev, sclk->name,
21048df7a26SSergio Paracuellos 						      sclk->parent_name, 0,
21148df7a26SSergio Paracuellos 						      sclk->rate);
21248df7a26SSergio Paracuellos 		if (IS_ERR(sclk->hw)) {
21348df7a26SSergio Paracuellos 			dev_err(dev, "Couldn't register clock %s\n", sclk->name);
21448df7a26SSergio Paracuellos 			ret = PTR_ERR(sclk->hw);
21548df7a26SSergio Paracuellos 			goto err_clk_unreg;
21648df7a26SSergio Paracuellos 		}
21748df7a26SSergio Paracuellos 
21848df7a26SSergio Paracuellos 		hws[sclk->idx] = sclk->hw;
21948df7a26SSergio Paracuellos 	}
22048df7a26SSergio Paracuellos 
22148df7a26SSergio Paracuellos 	return 0;
22248df7a26SSergio Paracuellos 
22348df7a26SSergio Paracuellos err_clk_unreg:
22448df7a26SSergio Paracuellos 	while (--i >= 0) {
22548df7a26SSergio Paracuellos 		sclk = &mt7621_fixed_clks[i];
22648df7a26SSergio Paracuellos 		clk_hw_unregister_fixed_rate(sclk->hw);
22748df7a26SSergio Paracuellos 	}
22848df7a26SSergio Paracuellos 	return ret;
22948df7a26SSergio Paracuellos }
23048df7a26SSergio Paracuellos 
to_mt7621_clk(struct clk_hw * hw)23148df7a26SSergio Paracuellos static inline struct mt7621_clk *to_mt7621_clk(struct clk_hw *hw)
23248df7a26SSergio Paracuellos {
23348df7a26SSergio Paracuellos 	return container_of(hw, struct mt7621_clk, hw);
23448df7a26SSergio Paracuellos }
23548df7a26SSergio Paracuellos 
mt7621_xtal_recalc_rate(struct clk_hw * hw,unsigned long parent_rate)23648df7a26SSergio Paracuellos static unsigned long mt7621_xtal_recalc_rate(struct clk_hw *hw,
23748df7a26SSergio Paracuellos 					     unsigned long parent_rate)
23848df7a26SSergio Paracuellos {
23948df7a26SSergio Paracuellos 	struct mt7621_clk *clk = to_mt7621_clk(hw);
24048df7a26SSergio Paracuellos 	struct regmap *sysc = clk->priv->sysc;
24148df7a26SSergio Paracuellos 	u32 val;
24248df7a26SSergio Paracuellos 
24348df7a26SSergio Paracuellos 	regmap_read(sysc, SYSC_REG_SYSTEM_CONFIG0, &val);
24448df7a26SSergio Paracuellos 	val = FIELD_GET(XTAL_MODE_SEL_MASK, val);
24548df7a26SSergio Paracuellos 
24648df7a26SSergio Paracuellos 	if (val <= 2)
24748df7a26SSergio Paracuellos 		return 20000000;
24848df7a26SSergio Paracuellos 	if (val <= 5)
24948df7a26SSergio Paracuellos 		return 40000000;
25048df7a26SSergio Paracuellos 
25148df7a26SSergio Paracuellos 	return 25000000;
25248df7a26SSergio Paracuellos }
25348df7a26SSergio Paracuellos 
mt7621_cpu_recalc_rate(struct clk_hw * hw,unsigned long xtal_clk)25448df7a26SSergio Paracuellos static unsigned long mt7621_cpu_recalc_rate(struct clk_hw *hw,
25548df7a26SSergio Paracuellos 					    unsigned long xtal_clk)
25648df7a26SSergio Paracuellos {
25748df7a26SSergio Paracuellos 	static const u32 prediv_tbl[] = { 0, 1, 2, 2 };
25848df7a26SSergio Paracuellos 	struct mt7621_clk *clk = to_mt7621_clk(hw);
25948df7a26SSergio Paracuellos 	struct regmap *sysc = clk->priv->sysc;
26048df7a26SSergio Paracuellos 	struct regmap *memc = clk->priv->memc;
26148df7a26SSergio Paracuellos 	u32 clkcfg, clk_sel, curclk, ffiv, ffrac;
26248df7a26SSergio Paracuellos 	u32 pll, prediv, fbdiv;
26348df7a26SSergio Paracuellos 	unsigned long cpu_clk;
26448df7a26SSergio Paracuellos 
26548df7a26SSergio Paracuellos 	regmap_read(sysc, SYSC_REG_CLKCFG0, &clkcfg);
26648df7a26SSergio Paracuellos 	clk_sel = FIELD_GET(CPU_CLK_SEL_MASK, clkcfg);
26748df7a26SSergio Paracuellos 
26848df7a26SSergio Paracuellos 	regmap_read(sysc, SYSC_REG_CUR_CLK_STS, &curclk);
26948df7a26SSergio Paracuellos 	ffiv = FIELD_GET(CUR_CPU_FDIV_MASK, curclk);
27048df7a26SSergio Paracuellos 	ffrac = FIELD_GET(CUR_CPU_FFRAC_MASK, curclk);
27148df7a26SSergio Paracuellos 
27248df7a26SSergio Paracuellos 	switch (clk_sel) {
27348df7a26SSergio Paracuellos 	case 0:
27448df7a26SSergio Paracuellos 		cpu_clk = 500000000;
27548df7a26SSergio Paracuellos 		break;
27648df7a26SSergio Paracuellos 	case 1:
27748df7a26SSergio Paracuellos 		regmap_read(memc, MEMC_REG_CPU_PLL, &pll);
27848df7a26SSergio Paracuellos 		fbdiv = FIELD_GET(CPU_PLL_FBDIV_MASK, pll);
27948df7a26SSergio Paracuellos 		prediv = FIELD_GET(CPU_PLL_PREDIV_MASK, pll);
28048df7a26SSergio Paracuellos 		cpu_clk = ((fbdiv + 1) * xtal_clk) >> prediv_tbl[prediv];
28148df7a26SSergio Paracuellos 		break;
28248df7a26SSergio Paracuellos 	default:
28348df7a26SSergio Paracuellos 		cpu_clk = xtal_clk;
28448df7a26SSergio Paracuellos 	}
28548df7a26SSergio Paracuellos 
28648df7a26SSergio Paracuellos 	return cpu_clk / ffiv * ffrac;
28748df7a26SSergio Paracuellos }
28848df7a26SSergio Paracuellos 
mt7621_bus_recalc_rate(struct clk_hw * hw,unsigned long parent_rate)28948df7a26SSergio Paracuellos static unsigned long mt7621_bus_recalc_rate(struct clk_hw *hw,
29048df7a26SSergio Paracuellos 					    unsigned long parent_rate)
29148df7a26SSergio Paracuellos {
29248df7a26SSergio Paracuellos 	return parent_rate / 4;
29348df7a26SSergio Paracuellos }
29448df7a26SSergio Paracuellos 
29548df7a26SSergio Paracuellos #define CLK_BASE(_name, _parent, _recalc) {				\
29648df7a26SSergio Paracuellos 	.init = &(struct clk_init_data) {				\
29748df7a26SSergio Paracuellos 		.name = _name,						\
29848df7a26SSergio Paracuellos 		.ops = &(const struct clk_ops) {			\
29948df7a26SSergio Paracuellos 			.recalc_rate = _recalc,				\
30048df7a26SSergio Paracuellos 		},							\
30148df7a26SSergio Paracuellos 		.parent_data = &(const struct clk_parent_data) {	\
30248df7a26SSergio Paracuellos 			.name = _parent,				\
30348df7a26SSergio Paracuellos 			.fw_name = _parent				\
30448df7a26SSergio Paracuellos 		},							\
30548df7a26SSergio Paracuellos 		.num_parents = _parent ? 1 : 0				\
30648df7a26SSergio Paracuellos 	},								\
30748df7a26SSergio Paracuellos }
30848df7a26SSergio Paracuellos 
30948df7a26SSergio Paracuellos static struct mt7621_clk mt7621_clks_base[] = {
31048df7a26SSergio Paracuellos 	{ CLK_BASE("xtal", NULL, mt7621_xtal_recalc_rate) },
31148df7a26SSergio Paracuellos 	{ CLK_BASE("cpu", "xtal", mt7621_cpu_recalc_rate) },
31248df7a26SSergio Paracuellos 	{ CLK_BASE("bus", "cpu", mt7621_bus_recalc_rate) },
31348df7a26SSergio Paracuellos };
31448df7a26SSergio Paracuellos 
31548df7a26SSergio Paracuellos static struct clk_hw *mt7621_clk_early[MT7621_CLK_MAX];
31648df7a26SSergio Paracuellos 
mt7621_register_early_clocks(struct device_node * np,struct clk_hw_onecell_data * clk_data,struct mt7621_clk_priv * priv)31748df7a26SSergio Paracuellos static int mt7621_register_early_clocks(struct device_node *np,
31848df7a26SSergio Paracuellos 					struct clk_hw_onecell_data *clk_data,
31948df7a26SSergio Paracuellos 					struct mt7621_clk_priv *priv)
32048df7a26SSergio Paracuellos {
32148df7a26SSergio Paracuellos 	struct clk_hw **hws = clk_data->hws;
32248df7a26SSergio Paracuellos 	struct mt7621_clk *sclk;
32348df7a26SSergio Paracuellos 	int ret, i, j;
32448df7a26SSergio Paracuellos 
32548df7a26SSergio Paracuellos 	for (i = 0; i < ARRAY_SIZE(mt7621_clks_base); i++) {
32648df7a26SSergio Paracuellos 		sclk = &mt7621_clks_base[i];
32748df7a26SSergio Paracuellos 		sclk->priv = priv;
32848df7a26SSergio Paracuellos 		ret = of_clk_hw_register(np, &sclk->hw);
32948df7a26SSergio Paracuellos 		if (ret) {
33048df7a26SSergio Paracuellos 			pr_err("Couldn't register top clock %i\n", i);
33148df7a26SSergio Paracuellos 			goto err_clk_unreg;
33248df7a26SSergio Paracuellos 		}
33348df7a26SSergio Paracuellos 
33448df7a26SSergio Paracuellos 		hws[i] = &sclk->hw;
33548df7a26SSergio Paracuellos 		mt7621_clk_early[i] = &sclk->hw;
33648df7a26SSergio Paracuellos 	}
33748df7a26SSergio Paracuellos 
33848df7a26SSergio Paracuellos 	for (j = i; j < MT7621_CLK_MAX; j++)
33948df7a26SSergio Paracuellos 		mt7621_clk_early[j] = ERR_PTR(-EPROBE_DEFER);
34048df7a26SSergio Paracuellos 
34148df7a26SSergio Paracuellos 	return 0;
34248df7a26SSergio Paracuellos 
34348df7a26SSergio Paracuellos err_clk_unreg:
34448df7a26SSergio Paracuellos 	while (--i >= 0) {
34548df7a26SSergio Paracuellos 		sclk = &mt7621_clks_base[i];
34648df7a26SSergio Paracuellos 		clk_hw_unregister(&sclk->hw);
34748df7a26SSergio Paracuellos 	}
34848df7a26SSergio Paracuellos 	return ret;
34948df7a26SSergio Paracuellos }
35048df7a26SSergio Paracuellos 
mt7621_clk_init(struct device_node * node)35148df7a26SSergio Paracuellos static void __init mt7621_clk_init(struct device_node *node)
35248df7a26SSergio Paracuellos {
35348df7a26SSergio Paracuellos 	struct mt7621_clk_priv *priv;
35448df7a26SSergio Paracuellos 	struct clk_hw_onecell_data *clk_data;
35548df7a26SSergio Paracuellos 	int ret, i, count;
35648df7a26SSergio Paracuellos 
35748df7a26SSergio Paracuellos 	priv = kzalloc(sizeof(*priv), GFP_KERNEL);
35848df7a26SSergio Paracuellos 	if (!priv)
35948df7a26SSergio Paracuellos 		return;
36048df7a26SSergio Paracuellos 
36148df7a26SSergio Paracuellos 	priv->sysc = syscon_node_to_regmap(node);
36248df7a26SSergio Paracuellos 	if (IS_ERR(priv->sysc)) {
36348df7a26SSergio Paracuellos 		pr_err("Could not get sysc syscon regmap\n");
36448df7a26SSergio Paracuellos 		goto free_clk_priv;
36548df7a26SSergio Paracuellos 	}
36648df7a26SSergio Paracuellos 
36748df7a26SSergio Paracuellos 	priv->memc = syscon_regmap_lookup_by_phandle(node, "ralink,memctl");
36848df7a26SSergio Paracuellos 	if (IS_ERR(priv->memc)) {
36948df7a26SSergio Paracuellos 		pr_err("Could not get memc syscon regmap\n");
37048df7a26SSergio Paracuellos 		goto free_clk_priv;
37148df7a26SSergio Paracuellos 	}
37248df7a26SSergio Paracuellos 
37348df7a26SSergio Paracuellos 	count = ARRAY_SIZE(mt7621_clks_base) +
37448df7a26SSergio Paracuellos 		ARRAY_SIZE(mt7621_fixed_clks) + ARRAY_SIZE(mt7621_gates);
37548df7a26SSergio Paracuellos 	clk_data = kzalloc(struct_size(clk_data, hws, count), GFP_KERNEL);
37648df7a26SSergio Paracuellos 	if (!clk_data)
37748df7a26SSergio Paracuellos 		goto free_clk_priv;
37848df7a26SSergio Paracuellos 
37948df7a26SSergio Paracuellos 	ret = mt7621_register_early_clocks(node, clk_data, priv);
38048df7a26SSergio Paracuellos 	if (ret) {
38148df7a26SSergio Paracuellos 		pr_err("Couldn't register top clocks\n");
38248df7a26SSergio Paracuellos 		goto free_clk_data;
38348df7a26SSergio Paracuellos 	}
38448df7a26SSergio Paracuellos 
38548df7a26SSergio Paracuellos 	clk_data->num = count;
38648df7a26SSergio Paracuellos 
38748df7a26SSergio Paracuellos 	ret = of_clk_add_hw_provider(node, of_clk_hw_onecell_get, clk_data);
38848df7a26SSergio Paracuellos 	if (ret) {
38948df7a26SSergio Paracuellos 		pr_err("Couldn't add clk hw provider\n");
39048df7a26SSergio Paracuellos 		goto unreg_clk_top;
39148df7a26SSergio Paracuellos 	}
39248df7a26SSergio Paracuellos 
39348df7a26SSergio Paracuellos 	return;
39448df7a26SSergio Paracuellos 
39548df7a26SSergio Paracuellos unreg_clk_top:
39648df7a26SSergio Paracuellos 	for (i = 0; i < ARRAY_SIZE(mt7621_clks_base); i++) {
39748df7a26SSergio Paracuellos 		struct mt7621_clk *sclk = &mt7621_clks_base[i];
39848df7a26SSergio Paracuellos 
39948df7a26SSergio Paracuellos 		clk_hw_unregister(&sclk->hw);
40048df7a26SSergio Paracuellos 	}
40148df7a26SSergio Paracuellos 
40248df7a26SSergio Paracuellos free_clk_data:
40348df7a26SSergio Paracuellos 	kfree(clk_data);
40448df7a26SSergio Paracuellos 
40548df7a26SSergio Paracuellos free_clk_priv:
40648df7a26SSergio Paracuellos 	kfree(priv);
40748df7a26SSergio Paracuellos }
40848df7a26SSergio Paracuellos CLK_OF_DECLARE_DRIVER(mt7621_clk, "mediatek,mt7621-sysc", mt7621_clk_init);
40948df7a26SSergio Paracuellos 
41038a8553bSSergio Paracuellos struct mt7621_rst {
41138a8553bSSergio Paracuellos 	struct reset_controller_dev rcdev;
41238a8553bSSergio Paracuellos 	struct regmap *sysc;
41338a8553bSSergio Paracuellos };
41438a8553bSSergio Paracuellos 
to_mt7621_rst(struct reset_controller_dev * dev)41538a8553bSSergio Paracuellos static struct mt7621_rst *to_mt7621_rst(struct reset_controller_dev *dev)
41638a8553bSSergio Paracuellos {
41738a8553bSSergio Paracuellos 	return container_of(dev, struct mt7621_rst, rcdev);
41838a8553bSSergio Paracuellos }
41938a8553bSSergio Paracuellos 
mt7621_assert_device(struct reset_controller_dev * rcdev,unsigned long id)42038a8553bSSergio Paracuellos static int mt7621_assert_device(struct reset_controller_dev *rcdev,
42138a8553bSSergio Paracuellos 				unsigned long id)
42238a8553bSSergio Paracuellos {
42338a8553bSSergio Paracuellos 	struct mt7621_rst *data = to_mt7621_rst(rcdev);
42438a8553bSSergio Paracuellos 	struct regmap *sysc = data->sysc;
42538a8553bSSergio Paracuellos 
42638a8553bSSergio Paracuellos 	return regmap_update_bits(sysc, SYSC_REG_RESET_CTRL, BIT(id), BIT(id));
42738a8553bSSergio Paracuellos }
42838a8553bSSergio Paracuellos 
mt7621_deassert_device(struct reset_controller_dev * rcdev,unsigned long id)42938a8553bSSergio Paracuellos static int mt7621_deassert_device(struct reset_controller_dev *rcdev,
43038a8553bSSergio Paracuellos 				  unsigned long id)
43138a8553bSSergio Paracuellos {
43238a8553bSSergio Paracuellos 	struct mt7621_rst *data = to_mt7621_rst(rcdev);
43338a8553bSSergio Paracuellos 	struct regmap *sysc = data->sysc;
43438a8553bSSergio Paracuellos 
43538a8553bSSergio Paracuellos 	return regmap_update_bits(sysc, SYSC_REG_RESET_CTRL, BIT(id), 0);
43638a8553bSSergio Paracuellos }
43738a8553bSSergio Paracuellos 
mt7621_reset_device(struct reset_controller_dev * rcdev,unsigned long id)43838a8553bSSergio Paracuellos static int mt7621_reset_device(struct reset_controller_dev *rcdev,
43938a8553bSSergio Paracuellos 			       unsigned long id)
44038a8553bSSergio Paracuellos {
44138a8553bSSergio Paracuellos 	int ret;
44238a8553bSSergio Paracuellos 
44338a8553bSSergio Paracuellos 	ret = mt7621_assert_device(rcdev, id);
44438a8553bSSergio Paracuellos 	if (ret < 0)
44538a8553bSSergio Paracuellos 		return ret;
44638a8553bSSergio Paracuellos 
44738a8553bSSergio Paracuellos 	return mt7621_deassert_device(rcdev, id);
44838a8553bSSergio Paracuellos }
44938a8553bSSergio Paracuellos 
mt7621_rst_xlate(struct reset_controller_dev * rcdev,const struct of_phandle_args * reset_spec)45038a8553bSSergio Paracuellos static int mt7621_rst_xlate(struct reset_controller_dev *rcdev,
45138a8553bSSergio Paracuellos 			    const struct of_phandle_args *reset_spec)
45238a8553bSSergio Paracuellos {
45338a8553bSSergio Paracuellos 	unsigned long id = reset_spec->args[0];
45438a8553bSSergio Paracuellos 
45538a8553bSSergio Paracuellos 	if (id == MT7621_RST_SYS || id >= rcdev->nr_resets)
45638a8553bSSergio Paracuellos 		return -EINVAL;
45738a8553bSSergio Paracuellos 
45838a8553bSSergio Paracuellos 	return id;
45938a8553bSSergio Paracuellos }
46038a8553bSSergio Paracuellos 
46138a8553bSSergio Paracuellos static const struct reset_control_ops reset_ops = {
46238a8553bSSergio Paracuellos 	.reset = mt7621_reset_device,
46338a8553bSSergio Paracuellos 	.assert = mt7621_assert_device,
46438a8553bSSergio Paracuellos 	.deassert = mt7621_deassert_device
46538a8553bSSergio Paracuellos };
46638a8553bSSergio Paracuellos 
mt7621_reset_init(struct device * dev,struct regmap * sysc)46738a8553bSSergio Paracuellos static int mt7621_reset_init(struct device *dev, struct regmap *sysc)
46838a8553bSSergio Paracuellos {
46938a8553bSSergio Paracuellos 	struct mt7621_rst *rst_data;
47038a8553bSSergio Paracuellos 
47138a8553bSSergio Paracuellos 	rst_data = devm_kzalloc(dev, sizeof(*rst_data), GFP_KERNEL);
47238a8553bSSergio Paracuellos 	if (!rst_data)
47338a8553bSSergio Paracuellos 		return -ENOMEM;
47438a8553bSSergio Paracuellos 
47538a8553bSSergio Paracuellos 	rst_data->sysc = sysc;
47638a8553bSSergio Paracuellos 	rst_data->rcdev.ops = &reset_ops;
47738a8553bSSergio Paracuellos 	rst_data->rcdev.owner = THIS_MODULE;
47838a8553bSSergio Paracuellos 	rst_data->rcdev.nr_resets = 32;
47938a8553bSSergio Paracuellos 	rst_data->rcdev.of_reset_n_cells = 1;
48038a8553bSSergio Paracuellos 	rst_data->rcdev.of_xlate = mt7621_rst_xlate;
48138a8553bSSergio Paracuellos 	rst_data->rcdev.of_node = dev_of_node(dev);
48238a8553bSSergio Paracuellos 
48338a8553bSSergio Paracuellos 	return devm_reset_controller_register(dev, &rst_data->rcdev);
48438a8553bSSergio Paracuellos }
48538a8553bSSergio Paracuellos 
mt7621_clk_probe(struct platform_device * pdev)48648df7a26SSergio Paracuellos static int mt7621_clk_probe(struct platform_device *pdev)
48748df7a26SSergio Paracuellos {
48848df7a26SSergio Paracuellos 	struct device_node *np = pdev->dev.of_node;
48948df7a26SSergio Paracuellos 	struct clk_hw_onecell_data *clk_data;
49048df7a26SSergio Paracuellos 	struct device *dev = &pdev->dev;
49148df7a26SSergio Paracuellos 	struct mt7621_clk_priv *priv;
49248df7a26SSergio Paracuellos 	int ret, i, count;
49348df7a26SSergio Paracuellos 
49448df7a26SSergio Paracuellos 	priv = devm_kzalloc(dev, sizeof(*priv), GFP_KERNEL);
49548df7a26SSergio Paracuellos 	if (!priv)
49648df7a26SSergio Paracuellos 		return -ENOMEM;
49748df7a26SSergio Paracuellos 
49848df7a26SSergio Paracuellos 	priv->sysc = syscon_node_to_regmap(np);
49948df7a26SSergio Paracuellos 	if (IS_ERR(priv->sysc)) {
50048df7a26SSergio Paracuellos 		ret = PTR_ERR(priv->sysc);
50148df7a26SSergio Paracuellos 		dev_err(dev, "Could not get sysc syscon regmap\n");
50248df7a26SSergio Paracuellos 		return ret;
50348df7a26SSergio Paracuellos 	}
50448df7a26SSergio Paracuellos 
50548df7a26SSergio Paracuellos 	priv->memc = syscon_regmap_lookup_by_phandle(np, "ralink,memctl");
50648df7a26SSergio Paracuellos 	if (IS_ERR(priv->memc)) {
50748df7a26SSergio Paracuellos 		ret = PTR_ERR(priv->memc);
50848df7a26SSergio Paracuellos 		dev_err(dev, "Could not get memc syscon regmap\n");
50948df7a26SSergio Paracuellos 		return ret;
51048df7a26SSergio Paracuellos 	}
51148df7a26SSergio Paracuellos 
51238a8553bSSergio Paracuellos 	ret = mt7621_reset_init(dev, priv->sysc);
51338a8553bSSergio Paracuellos 	if (ret) {
51438a8553bSSergio Paracuellos 		dev_err(dev, "Could not init reset controller\n");
51538a8553bSSergio Paracuellos 		return ret;
51638a8553bSSergio Paracuellos 	}
51738a8553bSSergio Paracuellos 
51848df7a26SSergio Paracuellos 	count = ARRAY_SIZE(mt7621_clks_base) +
51948df7a26SSergio Paracuellos 		ARRAY_SIZE(mt7621_fixed_clks) + ARRAY_SIZE(mt7621_gates);
52048df7a26SSergio Paracuellos 	clk_data = devm_kzalloc(dev, struct_size(clk_data, hws, count),
52148df7a26SSergio Paracuellos 				GFP_KERNEL);
52248df7a26SSergio Paracuellos 	if (!clk_data)
52348df7a26SSergio Paracuellos 		return -ENOMEM;
524f316cdffSKees Cook 	clk_data->num = count;
52548df7a26SSergio Paracuellos 
52648df7a26SSergio Paracuellos 	for (i = 0; i < ARRAY_SIZE(mt7621_clks_base); i++)
52748df7a26SSergio Paracuellos 		clk_data->hws[i] = mt7621_clk_early[i];
52848df7a26SSergio Paracuellos 
52948df7a26SSergio Paracuellos 	ret = mt7621_register_fixed_clocks(dev, clk_data);
53048df7a26SSergio Paracuellos 	if (ret) {
53148df7a26SSergio Paracuellos 		dev_err(dev, "Couldn't register fixed clocks\n");
53248df7a26SSergio Paracuellos 		return ret;
53348df7a26SSergio Paracuellos 	}
53448df7a26SSergio Paracuellos 
53548df7a26SSergio Paracuellos 	ret = mt7621_register_gates(dev, clk_data, priv);
53648df7a26SSergio Paracuellos 	if (ret) {
53748df7a26SSergio Paracuellos 		dev_err(dev, "Couldn't register fixed clock gates\n");
53848df7a26SSergio Paracuellos 		goto unreg_clk_fixed;
53948df7a26SSergio Paracuellos 	}
54048df7a26SSergio Paracuellos 
54148df7a26SSergio Paracuellos 	ret = devm_of_clk_add_hw_provider(dev, of_clk_hw_onecell_get, clk_data);
54248df7a26SSergio Paracuellos 	if (ret) {
54348df7a26SSergio Paracuellos 		dev_err(dev, "Couldn't add clk hw provider\n");
54448df7a26SSergio Paracuellos 		goto unreg_clk_gates;
54548df7a26SSergio Paracuellos 	}
54648df7a26SSergio Paracuellos 
54748df7a26SSergio Paracuellos 	return 0;
54848df7a26SSergio Paracuellos 
54948df7a26SSergio Paracuellos unreg_clk_gates:
55048df7a26SSergio Paracuellos 	for (i = 0; i < ARRAY_SIZE(mt7621_gates); i++) {
55148df7a26SSergio Paracuellos 		struct mt7621_gate *sclk = &mt7621_gates[i];
55248df7a26SSergio Paracuellos 
55348df7a26SSergio Paracuellos 		clk_hw_unregister(&sclk->hw);
55448df7a26SSergio Paracuellos 	}
55548df7a26SSergio Paracuellos 
55648df7a26SSergio Paracuellos unreg_clk_fixed:
55748df7a26SSergio Paracuellos 	for (i = 0; i < ARRAY_SIZE(mt7621_fixed_clks); i++) {
55848df7a26SSergio Paracuellos 		struct mt7621_fixed_clk *sclk = &mt7621_fixed_clks[i];
55948df7a26SSergio Paracuellos 
56048df7a26SSergio Paracuellos 		clk_hw_unregister_fixed_rate(sclk->hw);
56148df7a26SSergio Paracuellos 	}
56248df7a26SSergio Paracuellos 
56348df7a26SSergio Paracuellos 	return ret;
56448df7a26SSergio Paracuellos }
56548df7a26SSergio Paracuellos 
56648df7a26SSergio Paracuellos static const struct of_device_id mt7621_clk_of_match[] = {
56748df7a26SSergio Paracuellos 	{ .compatible = "mediatek,mt7621-sysc" },
56848df7a26SSergio Paracuellos 	{}
56948df7a26SSergio Paracuellos };
57048df7a26SSergio Paracuellos 
57148df7a26SSergio Paracuellos static struct platform_driver mt7621_clk_driver = {
57248df7a26SSergio Paracuellos 	.probe = mt7621_clk_probe,
57348df7a26SSergio Paracuellos 	.driver = {
57448df7a26SSergio Paracuellos 		.name = "mt7621-clk",
57548df7a26SSergio Paracuellos 		.of_match_table = mt7621_clk_of_match,
57648df7a26SSergio Paracuellos 	},
57748df7a26SSergio Paracuellos };
57838a8553bSSergio Paracuellos 
mt7621_clk_reset_init(void)57938a8553bSSergio Paracuellos static int __init mt7621_clk_reset_init(void)
58038a8553bSSergio Paracuellos {
58138a8553bSSergio Paracuellos 	return platform_driver_register(&mt7621_clk_driver);
58238a8553bSSergio Paracuellos }
58338a8553bSSergio Paracuellos arch_initcall(mt7621_clk_reset_init);
584