1c8b404fbSRafał Miłecki// SPDX-License-Identifier: GPL-2.0-or-later OR MIT 2c8b404fbSRafał Miłecki 3c8b404fbSRafał Miłecki#include "bcm4908.dtsi" 4c8b404fbSRafał Miłecki 5c8b404fbSRafał Miłecki/ { 6c8b404fbSRafał Miłecki cpus { 7c8b404fbSRafał Miłecki /delete-node/ cpu@2; 8c8b404fbSRafał Miłecki 9c8b404fbSRafał Miłecki /delete-node/ cpu@3; 10c8b404fbSRafał Miłecki }; 11c8b404fbSRafał Miłecki 12*b4a544e4SWilliam Zhang timer { 13*b4a544e4SWilliam Zhang compatible = "arm,armv8-timer"; 14*b4a544e4SWilliam Zhang interrupts = <GIC_PPI 13 (GIC_CPU_MASK_SIMPLE(2) | IRQ_TYPE_LEVEL_LOW)>, 15*b4a544e4SWilliam Zhang <GIC_PPI 14 (GIC_CPU_MASK_SIMPLE(2) | IRQ_TYPE_LEVEL_LOW)>, 16*b4a544e4SWilliam Zhang <GIC_PPI 11 (GIC_CPU_MASK_SIMPLE(2) | IRQ_TYPE_LEVEL_LOW)>, 17*b4a544e4SWilliam Zhang <GIC_PPI 10 (GIC_CPU_MASK_SIMPLE(2) | IRQ_TYPE_LEVEL_LOW)>; 18*b4a544e4SWilliam Zhang }; 19*b4a544e4SWilliam Zhang 20c8b404fbSRafał Miłecki pmu { 21c8b404fbSRafał Miłecki compatible = "arm,cortex-a53-pmu"; 22c8b404fbSRafał Miłecki interrupts = <GIC_SPI 9 IRQ_TYPE_LEVEL_HIGH>, 23c8b404fbSRafał Miłecki <GIC_SPI 10 IRQ_TYPE_LEVEL_HIGH>; 24c8b404fbSRafał Miłecki interrupt-affinity = <&cpu0>, <&cpu1>; 25c8b404fbSRafał Miłecki }; 26c8b404fbSRafał Miłecki}; 27