Home
last modified time | relevance | path

Searched refs:regDC_GPIO_HPD_Y_BASE_IDX (Results 1 – 14 of 14) sorted by relevance

/linux/drivers/gpu/drm/amd/include/asic_reg/dpcs/
H A Ddpcs_3_1_4_offset.h6343 #define regDC_GPIO_HPD_Y_BASE_IDX macro
H A Ddpcs_4_2_2_offset.h680 #define regDC_GPIO_HPD_Y_BASE_IDX macro
H A Ddpcs_4_2_0_offset.h683 #define regDC_GPIO_HPD_Y_BASE_IDX macro
H A Ddpcs_4_2_3_offset.h716 #define regDC_GPIO_HPD_Y_BASE_IDX macro
/linux/drivers/gpu/drm/amd/include/asic_reg/dcn/
H A Ddcn_3_2_1_offset.h11051 #define regDC_GPIO_HPD_Y_BASE_IDX macro
H A Ddcn_3_6_0_offset.h11971 #define regDC_GPIO_HPD_Y_BASE_IDX macro
H A Ddcn_3_5_0_offset.h9890 #define regDC_GPIO_HPD_Y_BASE_IDX macro
H A Ddcn_3_1_4_offset.h11001 #define regDC_GPIO_HPD_Y_BASE_IDX macro
H A Ddcn_3_5_1_offset.h9869 #define regDC_GPIO_HPD_Y_BASE_IDX macro
H A Ddcn_3_1_2_offset.h11892 #define regDC_GPIO_HPD_Y_BASE_IDX macro
H A Ddcn_3_2_0_offset.h11042 #define regDC_GPIO_HPD_Y_BASE_IDX macro
H A Ddcn_3_1_5_offset.h11637 #define regDC_GPIO_HPD_Y_BASE_IDX macro
H A Ddcn_4_1_0_offset.h11342 #define regDC_GPIO_HPD_Y_BASE_IDX macro
H A Ddcn_3_1_6_offset.h12128 #define regDC_GPIO_HPD_Y_BASE_IDX macro