Searched full:qoriq_clk_platform_pll (Results 1 – 13 of 13) sorted by relevance
247 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL277 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL288 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL299 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL310 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL321 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL332 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL343 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL354 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL379 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
153 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL155 <&clockgen QORIQ_CLK_PLATFORM_PLL164 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL182 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL276 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL358 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL370 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL383 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL394 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL403 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
276 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL340 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL349 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL358 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL424 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL435 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL446 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL457 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL471 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL473 <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
278 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL363 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL371 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL379 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL387 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL395 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL397 <&clockgen QORIQ_CLK_PLATFORM_PLL405 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL407 <&clockgen QORIQ_CLK_PLATFORM_PLL415 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
304 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL306 <&clockgen QORIQ_CLK_PLATFORM_PLL422 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL497 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL510 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL524 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL539 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL554 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL567 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL576 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
395 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL421 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL423 <&clockgen QORIQ_CLK_PLATFORM_PLL522 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL536 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL551 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL567 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL583 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL596 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL604 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
693 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL750 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL766 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL782 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL798 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL814 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL830 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL846 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL862 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL879 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL[all …]
135 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL
84 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>,85 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(2)>;
83 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(4)>,84 <&clockgen QORIQ_CLK_PLATFORM_PLL QORIQ_CLK_PLL_DIV(4)>;
10 #define QORIQ_CLK_PLATFORM_PLL 4 macro
60 clocks = <&clockgen QORIQ_CLK_PLATFORM_PLL
1421 case QORIQ_CLK_PLATFORM_PLL: in clockgen_clk_get()