Lines Matching defs:REG
200 #define fINSERT_BITS(REG, WIDTH, OFFSET, INVAL) \ argument
427 #define fEA_RI(REG, IMM) tcg_gen_addi_tl(EA, REG, IMM) argument
428 #define fEA_RRs(REG, REG2, SCALE) \ argument
434 #define fEA_IRs(IMM, REG, SCALE) \ argument
440 #define fEA_RI(REG, IMM) \ argument
444 #define fEA_RRs(REG, REG2, SCALE) \ argument
448 #define fEA_IRs(IMM, REG, SCALE) \ argument
456 #define fEA_REG(REG) tcg_gen_mov_tl(EA, REG) argument
457 #define fEA_BREVR(REG) gen_helper_fbrev(EA, REG) argument
458 #define fPM_I(REG, IMM) tcg_gen_addi_tl(REG, REG, IMM) argument
459 #define fPM_M(REG, MVAL) tcg_gen_add_tl(REG, REG, MVAL) argument
460 #define fPM_CIRI(REG, IMM, MVAL) \ argument
467 #define fEA_REG(REG) do { EA = (REG); } while (0) argument
469 #define fPM_I(REG, IMM) do { REG = REG + (IMM); } while (0) argument
470 #define fPM_M(REG, MVAL) do { REG = REG + (MVAL); } while (0) argument
641 #define fREAD_REG_FIELD(REG, FIELD) \ argument
647 #define fDCZEROA(REG) \ argument