Lines Matching refs:_n

192 #define MTK_WED_TX_MIB(_n)				(0x2a0 + (_n) * 4)  argument
193 #define MTK_WED_RX_MIB(_n) (0x2e0 + (_n) * 4) argument
195 #define MTK_WED_RING_TX(_n) (0x300 + (_n) * 0x10) argument
197 #define MTK_WED_RING_RX(_n) (0x400 + (_n) * 0x10) argument
198 #define MTK_WED_RING_RX_DATA(_n) (0x420 + (_n) * 0x10) argument
296 #define MTK_WED_WPDMA_TX_MIB(_n) (0x5a0 + (_n) * 4) argument
297 #define MTK_WED_WPDMA_TX_COHERENT_MIB(_n) (0x5d0 + (_n) * 4) argument
298 #define MTK_WED_WPDMA_RX_MIB(_n) (0x5e0 + (_n) * 4) argument
299 #define MTK_WED_WPDMA_RX_COHERENT_MIB(_n) (0x5f0 + (_n) * 4) argument
301 #define MTK_WED_WPDMA_RING_TX(_n) (0x600 + (_n) * 0x10) argument
302 #define MTK_WED_WPDMA_RING_RX(_n) (0x700 + (_n) * 0x10) argument
303 #define MTK_WED_WPDMA_RING_RX_DATA(_n) (0x730 + (_n) * 0x10) argument
320 #define MTK_WED_WPDMA_RX_D_MIB(_n) (0x774 + (_n) * 4) argument
321 #define MTK_WED_WPDMA_RX_D_PROCESSED_MIB(_n) (0x784 + (_n) * 4) argument
343 #define MTK_WED_WDMA_RING_RX(_n) (0x900 + (_n) * 0x10) argument
344 #define MTK_WED_WDMA_RX_THRES(_n) (0x940 + (_n) * 0x4) argument
405 #define MTK_WED_WDMA_RX_MIB(_n) (0xae0 + (_n) * 4) argument
406 #define MTK_WED_WDMA_RX_RECYCLE_MIB(_n) (0xae8 + (_n) * 4) argument
407 #define MTK_WED_WDMA_RX_PROCESSED_MIB(_n) (0xaf0 + (_n) * 4) argument
428 #define MTK_WDMA_RING_TX(_n) (0x000 + (_n) * 0x10) argument
429 #define MTK_WDMA_RING_RX(_n) (0x100 + (_n) * 0x10) argument
496 #define MTK_WDMA_WRBK_TX_FIFO_CFG(_n) (0x304 + (_n) * 0x4) argument
503 #define MTK_WDMA_WRBK_RX_FIFO_CFG(_n) (0x348 + (_n) * 0x4) argument
526 #define MTK_WED_RTQM_IGRS0_I2H_DMAD_CNT(_n) (0xb20 + (_n) * 0x4) argument
528 #define MTK_WED_RTQM_IGRS0_I2H_PKT_CNT(_n) (0xb2c + (_n) * 0x4) argument
532 #define MTK_WED_RTQM_IGRS1_I2H_DMAD_CNT(_n) (0xb48 + (_n) * 0x4) argument
534 #define MTK_WED_RTQM_IGRS1_I2H_PKT_CNT(_n) (0xb54 + (_n) * 0x4) argument
538 #define MTK_WED_RTQM_IGRS2_I2H_DMAD_CNT(_n) (0xb70 + (_n) * 0x4) argument
540 #define MTK_WED_RTQM_IGRS2_I2H_PKT_CNT(_n) (0xb7c + (_n) * 0x4) argument
544 #define MTK_WED_RTQM_IGRS3_I2H_DMAD_CNT(_n) (0xb98 + (_n) * 0x4) argument
546 #define MTK_WED_RTQM_IGRS3_I2H_PKT_CNT(_n) (0xba4 + (_n) * 0x4) argument
549 #define MTK_WED_RTQM_R2H_MIB(_n) (0xb70 + (_n) * 0x4) argument
550 #define MTK_WED_RTQM_R2Q_MIB(_n) (0xb78 + (_n) * 0x4) argument
552 #define MTK_WED_RTQM_Q2H_MIB(_n) (0xb84 + (_n) * 0x4) argument
668 #define MTK_WED_RRO_MSDU_PG_RING_CFG(_n) (0xe44 + (_n) * 0x8) argument
674 #define MTK_WED_RRO_MSDU_PG_CTRL0(_n) (0xe5c + (_n) * 0xc) argument
675 #define MTK_WED_RRO_MSDU_PG_CTRL1(_n) (0xe60 + (_n) * 0xc) argument
676 #define MTK_WED_RRO_MSDU_PG_CTRL2(_n) (0xe64 + (_n) * 0xc) argument
678 #define MTK_WED_RRO_RX_D_RX(_n) (0xe80 + (_n) * 0x10) argument
682 #define MTK_WED_RRO_RX_D_CFG(_n) (0xea0 + (_n) * 0x4) argument
719 #define MTK_WED_RX_IND_CMD_CNT(_n) (0xf20 + (_n) * 0x4) argument
722 #define MTK_WED_RX_ADDR_ELEM_CNT(_n) (0xf48 + (_n) * 0x4) argument
727 #define MTK_WED_RX_MSDU_PG_CNT(_n) (0xf5c + (_n) * 0x4) argument
748 #define MTK_WED_AMSDU_HIFTXD_BASE_L(_n) (0x1980 + (_n) * 0x4) argument
758 #define MTK_WED_MON_AMSDU_ENG_DMAD(_n) (0x1a80 + (_n) * 0x50) argument
759 #define MTK_WED_MON_AMSDU_ENG_QFPL(_n) (0x1a84 + (_n) * 0x50) argument
760 #define MTK_WED_MON_AMSDU_ENG_QENI(_n) (0x1a88 + (_n) * 0x50) argument
761 #define MTK_WED_MON_AMSDU_ENG_QENO(_n) (0x1a8c + (_n) * 0x50) argument
762 #define MTK_WED_MON_AMSDU_ENG_MERG(_n) (0x1a90 + (_n) * 0x50) argument
764 #define MTK_WED_MON_AMSDU_ENG_CNT8(_n) (0x1a94 + (_n) * 0x50) argument
768 #define MTK_WED_MON_AMSDU_ENG_CNT9(_n) (0x1a98 + (_n) * 0x50) argument
775 #define MTK_WED_MON_AMSDU_QMEM_CNT(_n) (0x1e0c + (_n) * 0x4) argument
787 #define MTK_WED_MON_AMSDU_QMEM_PTR(_n) (0x1e20 + (_n) * 0x4) argument
809 #define MTK_WED_MON_AMSDU_HIFTXD_FETCH_MSDU(_n) (0x1ec4 + (_n) * 0x4) argument