Lines Matching refs:enetc_port_wr
50 enetc_port_wr(hw, ENETC_PSIPVMR, ENETC_PSIPVMR_SET_VP(si_map) | val);
72 enetc_port_wr(hw, ENETC_PSIVLANR(si), val);
88 enetc_port_wr(&si->hw, ENETC_PSIUMHFR0(si_idx, err), 0);
89 enetc_port_wr(&si->hw, ENETC_PSIUMHFR1(si_idx), 0);
91 enetc_port_wr(&si->hw, ENETC_PSIMMHFR0(si_idx, err), 0);
92 enetc_port_wr(&si->hw, ENETC_PSIMMHFR1(si_idx), 0);
102 enetc_port_wr(&si->hw, ENETC_PSIUMHFR0(si_idx, err),
104 enetc_port_wr(&si->hw, ENETC_PSIUMHFR1(si_idx),
107 enetc_port_wr(&si->hw, ENETC_PSIMMHFR0(si_idx, err),
109 enetc_port_wr(&si->hw, ENETC_PSIMMHFR1(si_idx),
216 enetc_port_wr(hw, ENETC_PSIPMR, psipmr);
291 enetc_port_wr(&priv->si->hw, ENETC_PSICFGR0(vf + 1), cfgr);
309 enetc_port_wr(hw, ENETC_PSIRFSCFGR(i + 1), vf_entries);
310 enetc_port_wr(hw, ENETC_PSIRFSCFGR(0),
314 enetc_port_wr(hw, ENETC_PRFSMR, ENETC_PRFSMR_RFSE);
362 enetc_port_wr(hw, ENETC_PSICFGR0(0), val);
378 enetc_port_wr(hw, ENETC_PSICFGR0(i + 1), val);
382 enetc_port_wr(hw, ENETC_PVCLCTR, val);
384 enetc_port_wr(hw, ENETC_PSIVLANFMR, ENETC_PSIVLANFMR_VS);
397 enetc_port_wr(hw, ENETC_PTCMSDUR(tc), val);
406 enetc_port_wr(hw, ENETC_PTCMSDUR(tc), ENETC_MAC_MAXFRM_SIZE);
473 enetc_port_wr(hw, ENETC_PSIPMR, 0);
476 enetc_port_wr(hw, ENETC_PMR, ENETC_PMR_EN);
742 enetc_port_wr(hw, ENETC_PPAUONTR, pause_on_thresh);
743 enetc_port_wr(hw, ENETC_PPAUOFFTR, pause_off_thresh);