Lines Matching refs:STMP_OFFSET_REG_CLR
156 adc->base + LRADC_CTRL1 + STMP_OFFSET_REG_CLR);
157 writel(0x1, adc->base + LRADC_CTRL0 + STMP_OFFSET_REG_CLR);
165 adc->base + LRADC_CTRL2 + STMP_OFFSET_REG_CLR);
169 adc->base + LRADC_CTRL4 + STMP_OFFSET_REG_CLR);
192 adc->base + LRADC_CTRL1 + STMP_OFFSET_REG_CLR);
404 adc->base + LRADC_CTRL1 + STMP_OFFSET_REG_CLR);
440 const u32 st = state ? STMP_OFFSET_REG_SET : STMP_OFFSET_REG_CLR;
496 adc->base + LRADC_CTRL1 + STMP_OFFSET_REG_CLR);
498 adc->base + LRADC_CTRL0 + STMP_OFFSET_REG_CLR);
510 adc->base + LRADC_DELAY(0) + STMP_OFFSET_REG_CLR);
511 writel(ctrl4_clr, adc->base + LRADC_CTRL4 + STMP_OFFSET_REG_CLR);
526 adc->base + LRADC_DELAY(0) + STMP_OFFSET_REG_CLR);
529 adc->base + LRADC_CTRL0 + STMP_OFFSET_REG_CLR);
532 adc->base + LRADC_CTRL1 + STMP_OFFSET_REG_CLR);