Lines Matching +full:0 +full:xfffff000
21 "lui %[__ret],0x89abd\n\t" \
22 "addi %[__ret],%[__ret],-0x211\n\t" \
45 "lui %[__ret],0x89abd\n\t" \
46 "lui %[__tmp],0x1234\n\t" \
47 "addiw %[__ret],%[__ret],-0x211\n\t" \
48 "addiw %[__tmp],%[__tmp],0x567\n\t" \
91 0, RISCV_ISA_EXT_ZBA, 1, \
93 0, RISCV_ISA_EXT_ZBKB, 1 \
107 0, RISCV_ISA_EXT_ZBA, 1 \
121 0, RISCV_ISA_EXT_ZBKB, 1 \
164 } while (0)
186 addi_insn_mask = 0x000fffff;
188 lui_insn = (u32)le16_to_cpu(lui_parcel[0]) | (u32)le16_to_cpu(lui_parcel[1]) << 16;
189 addi_insn = (u32)le16_to_cpu(addi_parcel[0]) | (u32)le16_to_cpu(addi_parcel[1]) << 16;
194 if (upper_immediate & 0xfffff000) {
196 lui_insn &= 0x00000fff;
197 lui_insn |= upper_immediate & 0xfffff000;
206 addi_insn_mask &= 0x07fff;
209 if (lower_immediate & 0x00000fff || lui_insn == RISCV_INSN_NOP4) {
212 addi_insn |= (lower_immediate & 0x00000fff) << 20;
248 insn = (u32)le16_to_cpu(parcel[0]) | (u32)le16_to_cpu(parcel[1]) << 16;
250 insn &= 0xfe0fffff;
251 insn |= (val & 0b11111) << 20;