Lines Matching +full:0 +full:x000002a0

24 #define XILINX_CPM_PCIE_REG_IDR		0x00000E10
25 #define XILINX_CPM_PCIE_REG_IMR 0x00000E14
26 #define XILINX_CPM_PCIE_REG_PSCR 0x00000E1C
27 #define XILINX_CPM_PCIE_REG_RPSC 0x00000E20
28 #define XILINX_CPM_PCIE_REG_RPEFR 0x00000E2C
29 #define XILINX_CPM_PCIE_REG_IDRN 0x00000E38
30 #define XILINX_CPM_PCIE_REG_IDRN_MASK 0x00000E3C
31 #define XILINX_CPM_PCIE_MISC_IR_STATUS 0x00000340
32 #define XILINX_CPM_PCIE_MISC_IR_ENABLE 0x00000348
35 #define XILINX_CPM_PCIE_IR_STATUS 0x000002A0
36 #define XILINX_CPM_PCIE_IR_ENABLE 0x000002A8
37 #define XILINX_CPM_PCIE_IR_LOCAL BIT(0)
65 #define XILINX_CPM_PCIE_IDR_ALL_MASK 0xFFFFFFFF
71 #define XILINX_CPM_PCIE_RPEFR_REQ_ID GENMASK(15, 0)
72 #define XILINX_CPM_PCIE_RPEFR_ALL_MASK 0xFFFFFFFF
75 #define XILINX_CPM_PCIE_REG_RPSC_BEN BIT(0)
188 * Return: Always returns 0.
198 return 0; in xilinx_cpm_pcie_intx_map()
261 return 0; in xilinx_cpm_pcie_event_map()
371 * Return: '0' on success and error value on failure
405 return 0; in xilinx_cpm_pcie_init_irq_domain()
420 port->irq = platform_get_irq(pdev, 0); in xilinx_cpm_setup_irq()
421 if (port->irq < 0) in xilinx_cpm_setup_irq()
424 for (i = 0; i < ARRAY_SIZE(intr_cause); i++) { in xilinx_cpm_setup_irq()
437 0, intr_cause[i].sym, port); in xilinx_cpm_setup_irq()
459 return 0; in xilinx_cpm_setup_irq()
505 * Return: '0' on success and error value on failure
537 return 0; in xilinx_cpm_pcie_parse_dt()
550 * Return: '0' on success and error value on failure
596 if (err < 0) in xilinx_cpm_pcie_probe()
599 return 0; in xilinx_cpm_pcie_probe()