Lines Matching full:pci

20 #include "../../pci.h"
44 .name = "PCI-MSI",
63 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_handle_msi_irq() local
68 status = dw_pcie_readl_dbi(pci, PCIE_MSI_INTR0_STATUS + in dw_handle_msi_irq()
105 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pci_setup_msi_msg() local
115 dev_dbg(pci->dev, "msi#%d address_hi %#x address_lo %#x\n", in dw_pci_setup_msi_msg()
128 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pci_bottom_mask() local
139 dw_pcie_writel_dbi(pci, PCIE_MSI_INTR0_MASK + res, pp->irq_mask[ctrl]); in dw_pci_bottom_mask()
147 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pci_bottom_unmask() local
158 dw_pcie_writel_dbi(pci, PCIE_MSI_INTR0_MASK + res, pp->irq_mask[ctrl]); in dw_pci_bottom_unmask()
166 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pci_bottom_ack() local
173 dw_pcie_writel_dbi(pci, PCIE_MSI_INTR0_STATUS + res, BIT(bit)); in dw_pci_bottom_ack()
235 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pcie_allocate_domains() local
236 struct fwnode_handle *fwnode = of_node_to_fwnode(pci->dev->of_node); in dw_pcie_allocate_domains()
241 dev_err(pci->dev, "Failed to create IRQ domain\n"); in dw_pcie_allocate_domains()
251 dev_err(pci->dev, "Failed to create MSI domain\n"); in dw_pcie_allocate_domains()
275 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pcie_msi_init() local
282 dw_pcie_writel_dbi(pci, PCIE_MSI_ADDR_LO, lower_32_bits(msi_target)); in dw_pcie_msi_init()
283 dw_pcie_writel_dbi(pci, PCIE_MSI_ADDR_HI, upper_32_bits(msi_target)); in dw_pcie_msi_init()
288 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pcie_parse_split_msi_irq() local
289 struct device *dev = pci->dev; in dw_pcie_parse_split_msi_irq()
328 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pcie_msi_host_init() local
329 struct device *dev = pci->dev; in dw_pcie_msi_host_init()
398 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pcie_host_init() local
399 struct device *dev = pci->dev; in dw_pcie_host_init()
409 ret = dw_pcie_get_resources(pci); in dw_pcie_host_init()
478 dw_pcie_version_detect(pci); in dw_pcie_host_init()
480 dw_pcie_iatu_detect(pci); in dw_pcie_host_init()
482 ret = dw_pcie_edma_detect(pci); in dw_pcie_host_init()
490 if (!dw_pcie_link_up(pci)) { in dw_pcie_host_init()
491 ret = dw_pcie_start_link(pci); in dw_pcie_host_init()
497 dw_pcie_wait_for_link(pci); in dw_pcie_host_init()
511 dw_pcie_stop_link(pci); in dw_pcie_host_init()
514 dw_pcie_edma_remove(pci); in dw_pcie_host_init()
530 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pcie_host_deinit() local
535 dw_pcie_stop_link(pci); in dw_pcie_host_deinit()
537 dw_pcie_edma_remove(pci); in dw_pcie_host_deinit()
551 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pcie_other_conf_map_bus() local
558 * SError upon PCI configuration transactions issued when the link in dw_pcie_other_conf_map_bus()
563 if (!dw_pcie_link_up(pci)) in dw_pcie_other_conf_map_bus()
574 ret = dw_pcie_prog_outbound_atu(pci, 0, type, pp->cfg0_base, busdev, in dw_pcie_other_conf_map_bus()
586 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pcie_rd_other_conf() local
594 ret = dw_pcie_prog_outbound_atu(pci, 0, PCIE_ATU_TYPE_IO, in dw_pcie_rd_other_conf()
608 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pcie_wr_other_conf() local
616 ret = dw_pcie_prog_outbound_atu(pci, 0, PCIE_ATU_TYPE_IO, in dw_pcie_wr_other_conf()
635 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pcie_own_conf_map_bus() local
640 return pci->dbi_base + where; in dw_pcie_own_conf_map_bus()
652 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pcie_iatu_setup() local
657 if (!pci->num_ob_windows) { in dw_pcie_iatu_setup()
658 dev_err(pci->dev, "No outbound iATU found\n"); in dw_pcie_iatu_setup()
666 for (i = 0; i < pci->num_ob_windows; i++) in dw_pcie_iatu_setup()
667 dw_pcie_disable_atu(pci, PCIE_ATU_REGION_DIR_OB, i); in dw_pcie_iatu_setup()
669 for (i = 0; i < pci->num_ib_windows; i++) in dw_pcie_iatu_setup()
670 dw_pcie_disable_atu(pci, PCIE_ATU_REGION_DIR_IB, i); in dw_pcie_iatu_setup()
677 if (pci->num_ob_windows <= ++i) in dw_pcie_iatu_setup()
680 ret = dw_pcie_prog_outbound_atu(pci, i, PCIE_ATU_TYPE_MEM, in dw_pcie_iatu_setup()
685 dev_err(pci->dev, "Failed to set MEM range %pr\n", in dw_pcie_iatu_setup()
692 if (pci->num_ob_windows > ++i) { in dw_pcie_iatu_setup()
693 ret = dw_pcie_prog_outbound_atu(pci, i, PCIE_ATU_TYPE_IO, in dw_pcie_iatu_setup()
698 dev_err(pci->dev, "Failed to set IO range %pr\n", in dw_pcie_iatu_setup()
707 if (pci->num_ob_windows <= i) in dw_pcie_iatu_setup()
708 dev_warn(pci->dev, "Ranges exceed outbound iATU size (%d)\n", in dw_pcie_iatu_setup()
709 pci->num_ob_windows); in dw_pcie_iatu_setup()
716 if (pci->num_ib_windows <= i) in dw_pcie_iatu_setup()
719 ret = dw_pcie_prog_inbound_atu(pci, i++, PCIE_ATU_TYPE_MEM, in dw_pcie_iatu_setup()
724 dev_err(pci->dev, "Failed to set DMA range %pr\n", in dw_pcie_iatu_setup()
730 if (pci->num_ib_windows <= i) in dw_pcie_iatu_setup()
731 dev_warn(pci->dev, "Dma-ranges exceed inbound iATU size (%u)\n", in dw_pcie_iatu_setup()
732 pci->num_ib_windows); in dw_pcie_iatu_setup()
739 struct dw_pcie *pci = to_dw_pcie_from_pp(pp); in dw_pcie_setup_rc() local
747 dw_pcie_dbi_ro_wr_en(pci); in dw_pcie_setup_rc()
749 dw_pcie_setup(pci); in dw_pcie_setup_rc()
756 dw_pcie_writel_dbi(pci, PCIE_MSI_INTR0_MASK + in dw_pcie_setup_rc()
759 dw_pcie_writel_dbi(pci, PCIE_MSI_INTR0_ENABLE + in dw_pcie_setup_rc()
768 dw_pcie_writel_dbi(pci, PCI_BASE_ADDRESS_0, 0x00000004); in dw_pcie_setup_rc()
769 dw_pcie_writel_dbi(pci, PCI_BASE_ADDRESS_1, 0x00000000); in dw_pcie_setup_rc()
772 val = dw_pcie_readl_dbi(pci, PCI_INTERRUPT_LINE); in dw_pcie_setup_rc()
775 dw_pcie_writel_dbi(pci, PCI_INTERRUPT_LINE, val); in dw_pcie_setup_rc()
778 val = dw_pcie_readl_dbi(pci, PCI_PRIMARY_BUS); in dw_pcie_setup_rc()
781 dw_pcie_writel_dbi(pci, PCI_PRIMARY_BUS, val); in dw_pcie_setup_rc()
784 val = dw_pcie_readl_dbi(pci, PCI_COMMAND); in dw_pcie_setup_rc()
788 dw_pcie_writel_dbi(pci, PCI_COMMAND, val); in dw_pcie_setup_rc()
801 dw_pcie_writel_dbi(pci, PCI_BASE_ADDRESS_0, 0); in dw_pcie_setup_rc()
804 dw_pcie_writew_dbi(pci, PCI_CLASS_DEVICE, PCI_CLASS_BRIDGE_PCI); in dw_pcie_setup_rc()
806 val = dw_pcie_readl_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL); in dw_pcie_setup_rc()
808 dw_pcie_writel_dbi(pci, PCIE_LINK_WIDTH_SPEED_CONTROL, val); in dw_pcie_setup_rc()
810 dw_pcie_dbi_ro_wr_dis(pci); in dw_pcie_setup_rc()
816 int dw_pcie_suspend_noirq(struct dw_pcie *pci) in dw_pcie_suspend_noirq() argument
818 u8 offset = dw_pcie_find_capability(pci, PCI_CAP_ID_EXP); in dw_pcie_suspend_noirq()
826 if (dw_pcie_readw_dbi(pci, offset + PCI_EXP_LNKCTL) & PCI_EXP_LNKCTL_ASPM_L1) in dw_pcie_suspend_noirq()
829 if (dw_pcie_get_ltssm(pci) <= DW_PCIE_LTSSM_DETECT_ACT) in dw_pcie_suspend_noirq()
832 if (!pci->pp.ops->pme_turn_off) in dw_pcie_suspend_noirq()
835 pci->pp.ops->pme_turn_off(&pci->pp); in dw_pcie_suspend_noirq()
839 PCIE_PME_TO_L2_TIMEOUT_US, false, pci); in dw_pcie_suspend_noirq()
841 dev_err(pci->dev, "Timeout waiting for L2 entry! LTSSM: 0x%x\n", val); in dw_pcie_suspend_noirq()
845 if (pci->pp.ops->deinit) in dw_pcie_suspend_noirq()
846 pci->pp.ops->deinit(&pci->pp); in dw_pcie_suspend_noirq()
848 pci->suspended = true; in dw_pcie_suspend_noirq()
854 int dw_pcie_resume_noirq(struct dw_pcie *pci) in dw_pcie_resume_noirq() argument
858 if (!pci->suspended) in dw_pcie_resume_noirq()
861 pci->suspended = false; in dw_pcie_resume_noirq()
863 if (pci->pp.ops->init) { in dw_pcie_resume_noirq()
864 ret = pci->pp.ops->init(&pci->pp); in dw_pcie_resume_noirq()
866 dev_err(pci->dev, "Host init failed: %d\n", ret); in dw_pcie_resume_noirq()
871 dw_pcie_setup_rc(&pci->pp); in dw_pcie_resume_noirq()
873 ret = dw_pcie_start_link(pci); in dw_pcie_resume_noirq()
877 ret = dw_pcie_wait_for_link(pci); in dw_pcie_resume_noirq()