Lines Matching +full:2 +full:hz
31 #define ST_ACCEL_FS_AVL_2G 2
118 [2] = LSM330D_ACCEL_DEV_NAME,
130 { .hz = 1, .value = 0x01, },
131 { .hz = 10, .value = 0x02, },
132 { .hz = 25, .value = 0x03, },
133 { .hz = 50, .value = 0x04, },
134 { .hz = 100, .value = 0x05, },
135 { .hz = 200, .value = 0x06, },
136 { .hz = 400, .value = 0x07, },
137 { .hz = 1600, .value = 0x08, },
163 [2] = {
196 .bootime = 2,
204 [2] = LSM303DLH_ACCEL_DEV_NAME,
212 { .hz = 50, .value = 0x00, },
213 { .hz = 100, .value = 0x01, },
214 { .hz = 400, .value = 0x02, },
215 { .hz = 1000, .value = 0x03, },
242 [2] = {
278 .bootime = 2,
291 { .hz = 3, .value = 0x01, },
292 { .hz = 6, .value = 0x02, },
293 { .hz = 12, .value = 0x03, },
294 { .hz = 25, .value = 0x04, },
295 { .hz = 50, .value = 0x05, },
296 { .hz = 100, .value = 0x06, },
297 { .hz = 200, .value = 0x07, },
298 { .hz = 400, .value = 0x08, },
299 { .hz = 800, .value = 0x09, },
300 { .hz = 1600, .value = 0x0a, },
326 [2] = {
368 .bootime = 2,
381 { .hz = 40, .value = 0x00, },
382 { .hz = 160, .value = 0x01, },
383 { .hz = 640, .value = 0x02, },
384 { .hz = 2560, .value = 0x03, },
440 .bootime = 2, /* guess */
454 { .hz = 100, .value = 0x00, },
455 { .hz = 400, .value = 0x01, },
513 .bootime = 2, /* guess */
527 { .hz = 50, .value = 0x00, },
528 { .hz = 100, .value = 0x01, },
529 { .hz = 400, .value = 0x02, },
530 { .hz = 1000, .value = 0x03, },
557 [2] = {
585 .bootime = 2,
597 { .hz = 280, .value = 0x00, },
598 { .hz = 560, .value = 0x01, },
599 { .hz = 1120, .value = 0x02, },
600 { .hz = 4480, .value = 0x03, },
642 .bootime = 2,
655 { .hz = 1, .value = 0x01, },
656 { .hz = 10, .value = 0x02, },
657 { .hz = 25, .value = 0x03, },
658 { .hz = 50, .value = 0x04, },
659 { .hz = 100, .value = 0x05, },
660 { .hz = 200, .value = 0x06, },
661 { .hz = 400, .value = 0x07, },
662 { .hz = 1600, .value = 0x08, },
688 [2] = {
717 .bootime = 2,
730 { .hz = 1, .value = 0x01, },
731 { .hz = 12, .value = 0x02, },
732 { .hz = 25, .value = 0x03, },
733 { .hz = 50, .value = 0x04, },
734 { .hz = 100, .value = 0x05, },
735 { .hz = 200, .value = 0x06, },
757 [2] = {
798 .bootime = 2,
808 /* just ODR = 1100Hz available */
810 { .hz = 1100, .value = 0x00, },
850 .bootime = 2,
863 { .hz = 1, .value = 0x01, },
864 { .hz = 10, .value = 0x02, },
865 { .hz = 25, .value = 0x03, },
866 { .hz = 50, .value = 0x04, },
867 { .hz = 100, .value = 0x05, },
868 { .hz = 200, .value = 0x06, },
869 { .hz = 400, .value = 0x07, },
870 { .hz = 1620, .value = 0x08, },
871 { .hz = 5376, .value = 0x09, },
897 [2] = {
926 .bootime = 2,
939 { .hz = 10, .value = 0x01, },
940 { .hz = 50, .value = 0x02, },
941 { .hz = 100, .value = 0x03, },
942 { .hz = 200, .value = 0x04, },
943 { .hz = 400, .value = 0x05, },
944 { .hz = 800, .value = 0x06, },
970 [2] = {
1007 .bootime = 2,
1021 { .hz = 10, .value = 0x01, },
1022 { .hz = 50, .value = 0x02, },
1023 { .hz = 100, .value = 0x03, },
1024 { .hz = 200, .value = 0x04, },
1025 { .hz = 400, .value = 0x05, },
1026 { .hz = 800, .value = 0x06, },
1052 [2] = {
1084 .bootime = 2,
1133 [2] = {
1157 .mask = BIT(2),
1165 .mask = GENMASK(2, 0),
1173 .bootime = 2,
1190 { .hz = 1, .value = 0x01, },
1191 { .hz = 10, .value = 0x02, },
1192 { .hz = 25, .value = 0x03, },
1193 { .hz = 50, .value = 0x04, },
1194 { .hz = 100, .value = 0x05, },
1195 { .hz = 200, .value = 0x06, },
1196 { .hz = 400, .value = 0x07, },
1197 { .hz = 1600, .value = 0x08, },
1223 [2] = {
1256 .bootime = 2,
1393 * e.g. 0 1 2 would indicate normal X,Y,Z ordering. in apply_acpi_orientation()
1394 * e.g. 1 0 2 indicates that data arrives in order Y,X,Z. in apply_acpi_orientation()
1402 if (val > 2) in apply_acpi_orientation()
1411 final_ont[2][i] = default_ont[2][val]; in apply_acpi_orientation()
1433 final_ont[2][i] *= -1; in apply_acpi_orientation()
1525 adata->odr = adata->sensor_settings->odr.odr_avl[0].hz; in st_accel_common_probe()