Lines Matching full:ch

13 #define _VLV_PLL(ch, dw) (0x8000 + (ch) * 0x20 + (dw) * 4) /* dw 0-7,16-23 */  argument
14 #define _CHV_PLL(ch, dw) (0x8000 + (ch) * 0x180 + (dw) * 4) argument
16 #define _VLV_PCS(ch, spline, dw) (0x200 + (ch) * 0x2400 + (spline) * 0x200 + (dw) * 4) argument
17 #define _VLV_PCS_GRP(ch, dw) (0x8200 + (ch) * 0x200 + (dw) * 4) argument
19 #define _VLV_TX(ch, lane, dw) (0x80 + (ch) * 0x2400 + (lane) * 0x200 + (dw) * 4) argument
20 #define _VLV_TX_GRP(ch, dw) (0x8280 + (ch) * 0x200 + (dw) * 4) argument
26 #define VLV_PLL_DW3(ch) _VLV_PLL((ch), 3) argument
47 #define VLV_PLL_DW5(ch) _VLV_PLL((ch), 5) argument
55 #define VLV_PLL_DW7(ch) _VLV_PLL((ch), 7) argument
57 #define VLV_PLL_DW16(ch) _VLV_PLL((ch), 16) argument
59 #define VLV_PLL_DW17(ch) _VLV_PLL((ch), 17) argument
61 #define VLV_PLL_DW18(ch) _VLV_PLL((ch), 18) argument
63 #define VLV_PLL_DW19(ch) _VLV_PLL((ch), 19) argument
72 #define VLV_PCS_DW0_GRP(ch) _VLV_PCS_GRP((ch), 0) argument
73 #define VLV_PCS01_DW0(ch) _VLV_PCS((ch), 0, 0) argument
74 #define VLV_PCS23_DW0(ch) _VLV_PCS((ch), 1, 0) argument
80 #define VLV_PCS_DW1_GRP(ch) _VLV_PCS_GRP((ch), 1) argument
81 #define VLV_PCS01_DW1(ch) _VLV_PCS((ch), 0, 1) argument
82 #define VLV_PCS23_DW1(ch) _VLV_PCS((ch), 1, 1) argument
92 #define VLV_PCS_DW8_GRP(ch) _VLV_PCS_GRP((ch), 8) argument
93 #define VLV_PCS01_DW8(ch) _VLV_PCS((ch), 0, 8) argument
94 #define VLV_PCS23_DW8(ch) _VLV_PCS((ch), 1, 8) argument
98 #define VLV_PCS_DW9_GRP(ch) _VLV_PCS_GRP((ch), 9) argument
99 #define VLV_PCS01_DW9(ch) _VLV_PCS((ch), 0, 9) argument
100 #define VLV_PCS23_DW9(ch) _VLV_PCS((ch), 1, 9) argument
108 #define VLV_PCS_DW10_GRP(ch) _VLV_PCS_GRP((ch), 10) argument
109 #define VLV_PCS01_DW10(ch) _VLV_PCS((ch), 0, 10) argument
110 #define VLV_PCS23_DW10(ch) _VLV_PCS((ch), 1, 10) argument
120 #define VLV_PCS_DW11_GRP(ch) _VLV_PCS_GRP((ch), 11) argument
121 #define VLV_PCS01_DW11(ch) _VLV_PCS((ch), 0, 11) argument
122 #define VLV_PCS23_DW11(ch) _VLV_PCS((ch), 1, 11) argument
129 #define VLV_PCS_DW12_GRP(ch) _VLV_PCS_GRP((ch), 12) argument
130 #define VLV_PCS01_DW12(ch) _VLV_PCS((ch), 0, 12) argument
131 #define VLV_PCS23_DW12(ch) _VLV_PCS((ch), 1, 12) argument
142 #define VLV_PCS_DW14_GRP(ch) _VLV_PCS_GRP((ch), 14) argument
143 #define VLV_PCS01_DW14(ch) _VLV_PCS((ch), 0, 14) argument
144 #define VLV_PCS23_DW14(ch) _VLV_PCS((ch), 1, 14) argument
147 #define VLV_PCS_DW17_GRP(ch) _VLV_PCS_GRP((ch), 17) argument
148 #define VLV_PCS01_DW17(ch) _VLV_PCS((ch), 0, 17) argument
149 #define VLV_PCS23_DW17(ch) _VLV_PCS((ch), 1, 17) argument
151 #define VLV_PCS_DW23_GRP(ch) _VLV_PCS_GRP((ch), 23) argument
152 #define VLV_PCS01_DW23(ch) _VLV_PCS((ch), 0, 23) argument
153 #define VLV_PCS23_DW23(ch) _VLV_PCS((ch), 1, 23) argument
155 #define VLV_TX_DW2_GRP(ch) _VLV_TX_GRP((ch), 2) argument
156 #define VLV_TX_DW2(ch, lane) _VLV_TX((ch), (lane), 2) argument
162 #define VLV_TX_DW3_GRP(ch) _VLV_TX_GRP((ch), 3) argument
163 #define VLV_TX_DW3(ch, lane) _VLV_TX((ch), (lane), 3) argument
169 #define VLV_TX_DW4_GRP(ch) _VLV_TX_GRP((ch), 4) argument
170 #define VLV_TX_DW4(ch, lane) _VLV_TX((ch), (lane), 4) argument
176 #define VLV_TX_DW5_GRP(ch) _VLV_TX_GRP((ch), 5) argument
177 #define VLV_TX_DW5(ch, lane) _VLV_TX((ch), (lane), 5) argument
180 #define VLV_TX_DW11_GRP(ch) _VLV_TX_GRP((ch), 11) argument
181 #define VLV_TX_DW11(ch, lane) _VLV_TX((ch), (lane), 11) argument
183 #define VLV_TX_DW14_GRP(ch) _VLV_TX_GRP((ch), 14) argument
184 #define VLV_TX_DW14(ch, lane) _VLV_TX((ch), (lane), 14) argument
187 #define CHV_PLL_DW0(ch) _CHV_PLL((ch), 0) argument
191 #define CHV_PLL_DW1(ch) _CHV_PLL((ch), 1) argument
198 #define CHV_PLL_DW2(ch) _CHV_PLL((ch), 2) argument
202 #define CHV_PLL_DW3(ch) _CHV_PLL((ch), 3) argument
208 #define CHV_PLL_DW6(ch) _CHV_PLL((ch), 6) argument
216 #define CHV_PLL_DW8(ch) _CHV_PLL((ch), 8) argument
220 #define CHV_PLL_DW9(ch) _CHV_PLL((ch), 9) argument
253 #define CHV_CMN_DW13(ch) _PIPE(ch, CHV_CMN_DW13_CH0, CHV_CMN_DW0_CH1) argument
267 #define CHV_CMN_DW14(ch) _PIPE(ch, CHV_CMN_DW14_CH0, CHV_CMN_DW1_CH1) argument
275 #define CHV_CMN_DW19(ch) _PIPE(ch, CHV_CMN_DW19_CH0, CHV_CMN_DW6_CH1) argument
290 #define CHV_TX_DW0(ch, lane) _VLV_TX((ch), (lane), 0) argument
291 #define CHV_TX_DW1(ch, lane) _VLV_TX((ch), (lane), 1) argument
292 #define CHV_TX_DW2(ch, lane) _VLV_TX((ch), (lane), 2) argument
293 #define CHV_TX_DW3(ch, lane) _VLV_TX((ch), (lane), 3) argument
294 #define CHV_TX_DW4(ch, lane) _VLV_TX((ch), (lane), 4) argument
295 #define CHV_TX_DW5(ch, lane) _VLV_TX((ch), (lane), 5) argument
296 #define CHV_TX_DW6(ch, lane) _VLV_TX((ch), (lane), 6) argument
297 #define CHV_TX_DW7(ch, lane) _VLV_TX((ch), (lane), 7) argument
298 #define CHV_TX_DW8(ch, lane) _VLV_TX((ch), (lane), 8) argument
299 #define CHV_TX_DW9(ch, lane) _VLV_TX((ch), (lane), 9) argument
300 #define CHV_TX_DW10(ch, lane) _VLV_TX((ch), (lane), 10) argument
302 #define CHV_TX_DW11(ch, lane) _VLV_TX((ch), (lane), 11) argument
306 #define CHV_TX_DW14(ch, lane) _VLV_TX((ch), (lane), 14) argument